JPS62134858A - 磁気記憶制御装置 - Google Patents

磁気記憶制御装置

Info

Publication number
JPS62134858A
JPS62134858A JP27373685A JP27373685A JPS62134858A JP S62134858 A JPS62134858 A JP S62134858A JP 27373685 A JP27373685 A JP 27373685A JP 27373685 A JP27373685 A JP 27373685A JP S62134858 A JPS62134858 A JP S62134858A
Authority
JP
Japan
Prior art keywords
magnetic storage
identification information
cpu
read
floppy
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27373685A
Other languages
English (en)
Inventor
Takashi Higashida
隆司 東田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP27373685A priority Critical patent/JPS62134858A/ja
Publication of JPS62134858A publication Critical patent/JPS62134858A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明はコンピュータの外部記憶装置である磁気記憶装
置に挿入されて記憶をになう磁気記憶媒体で、複数個の
同一形状のものを識別する磁気記憶制御装置に関するも
のである。
従来の技術 第2図は従来の磁気記憶装置の中のフロッピ・2 ベー
ン ディスク装置を用いたシステム構成図である。第2図に
おいて、1はシステム全体を制御するCPU(中央処理
装置)である。7はシステム・バスでアドレス・バス、
データ・バス、コントロール・バスf:含す。2はシス
テム・バス7と外部装置とのインターフェースをとるC
PUインターフェースである。8はフロッピ・ディスク
制御回路3に対する、コントロール信号とデータ・バス
である。
9はフロッピ・ディスク装置4を制御する信号及び、7
0ツピ・ディスク装置4の状態信号と、シリアル・デー
タ線を含む。10は70ツピ・ディスク装置4の中の書
き込み読み出しヘッドから磁気記憶媒体であるフロッピ
5内の磁気ディスク11に対する書き込み信号、及び読
み出し信号である。6は主記憶装置である。
以上のようなシステム構成においては、複数個のフロッ
ピをCPU1で管理する際、フロッピ5の不用意な交換
によって、磁気ディスク11に記憶されているファイル
をアクセス不能にしてしまわないために、フロッピ5の
識別情報を磁気ディ3 べ−2 スフ11の特定の位置に書き込んでおき、同時に主記憶
装置6に保存しておく。
磁気ディスク11の前記識別情報以外のデータに変更・
追加・削除が生じた場合、フロッピ5の識別情報を再度
、主記憶装置6の別の場所に読み出し、既に主記憶装置
6に保存されている前記識別情報と照合し、一致した場
合のみ磁気ディスク11のデ叶夕の変更・追加・削除を
行なうような方法を取っている。
発明が解決しようとする問題点 しかしながら上記のような構成では、複数個のフロッピ
fcPU1で識別するために、磁気ディスク11の特定
の位置に書かれているフロッピ5の識別情報を、必要に
応じて読み出し、比較照合しなければならない。
これでは磁気ディスク11に記憶されているファイルを
アクセスする時間が艮くなるばかりでなく、前記識別情
報が磁気ディスク11の物理的な破壊によって読み出し
不能になるとフロッピ5は使用不能になる可能性がある
という問題点を有していた。
本発明はかかる点に鑑み、フロッピ5の識別情報とフロ
ッピ5の着脱の状態の識別情報とi CPU1で瞬時に
随時読み出し、CPU1で容易にフロッピの管理ができ
る磁気記憶制御装置を提供することを目的とする。
問題点を解決するための手段 本発明は複数個の同一形状の磁気記憶カートリッジを識
別するための機構を磁気記憶媒体のケースに有した磁気
記憶カートリッジを装着した状態で、前記機構から識別
信号を取り出し、論理信号に変換して識別情報を出力し
、前記磁気記憶カートリッジを排出した状態で、排出さ
れている情報を出力する磁気記憶装置と、前記識別情報
を中央処理装置で読み出すためのバッファ回路とを有し
、前記中央処理装置で認識した情報により前記磁気記憶
カートリッジを管理するよう構成されている。
作用 本発明は前記した構成により、磁気記憶カートリッジを
磁気記憶装置に装着すると、前記磁気記5ベーノ 憶カー) IJッジの機構から機械的あるいは光学的あ
るいは電気的に、磁気記憶装置内に設けた検出手段で識
別情報を読み出し、論理信号に変換して前記磁気記憶装
置のインターフェース信号として出力する。また前記磁
気記憶カートリッジが前記磁気記憶装置から排出される
と、前記識別情報は排出されたことがわかるパターンと
なり、前記磁気記憶カートリッジとは別の磁気記憶カー
トリッジが再度装着されるとその磁気記憶カートリッジ
の識別情報を出力する。
このように磁気記憶装置からは常に識別情報が出力され
ていることになり、磁気記憶装置から出力される識別情
報を、中央処理装置で読み出すためのバッファ回路を介
して、前記中央処理装置で瞬時に随時読み出し可能であ
り、読み出し不能になることもない。
実施例 第1図人は本発明の一実施例における磁気記憶カートリ
ッジであるフロッピの側面図を示すものである。第1図
人において、51はフロッピのケ6ベージ ースである。52から55は70ツピ51を識別するた
めの識別機構で、識別機構62と54の斜線を付した部
分は穴が閉じた状態で、識別機構53と55は穴が開い
た状態である。
第1図Bは本実施例における磁気記憶装置であるフロッ
ピ・ディスク装置に、70ツピ51を装着した状態での
磁気記憶制御装置の回路図を示すものである。第1図B
において、第1図人と同一部には同一番号を付している
。100はCPU。
101は磁気記憶装置内に設けられた、磁気記憶カート
リッジの識別情報検出回路、102から106は、識別
機構62〜56によってオン・オフするスイッチである
。106から109は抵抗、110から113は、磁気
記憶装置から識別信号を出力するためのライントライバ
で、114から117は抵抗、118から121はライ
ンレシーバ、122から125は3ステートのバッファ
、126は前記識別信号を読み出すためのバッファ回路
、127から130はデータ・バスで、データ・バス1
30が最下位ビットである。131は7ペーノ 入出力装置に対するリードパルス(負論理)である。
以上のように構成された本実施例の磁気記憶制御装置に
ついて、以下その動作を説明する。
まず、識別機構52によりスイッチ102がオンし、ラ
イントライバ110の入力は零Vで、出力はvo。にな
る。これをラインレシーバ118で受けるのでラインレ
シーバ118の出力は零Vとなり、CPU100がリー
ドパルス131を出力するとデータ・バス127に論理
”o”が読み込まれる。同時に識別機構53によりスイ
ッチ103がオンし、ライントライバ111の入力はv
ca で、出力は零Vになる。これをラインレシーバ1
19で受けるのでラインレシーバ119の出力はvcc
 となシ、CPU100がリードパルス131i出力す
るとデータ・バス128に論理゛1″が読み込まれる。
この様にして、CPU1ooはフロッピ51の識別情報
として次に、フロッピ51が本実施例のフロッピ・ディ
スク装置から排出された場合は、スイッチ102からス
イッチ1o5は全てオフの状態になるので、CPU10
0は識別情報として”1111B”というコードを認識
することができる。
従来のフロッピが本実施例のフロッピ・ディスク装置に
装着された場合は、スイッチ102からスイッチ105
は全てオンの状態になるのでCPU100は識別情報と
して” o o o○B”というコードを認識すること
ができる。
以上のように本実施例によれば、識別機構の付いたフロ
ッピあるいは従来のフロッピと、前記識別機構から識別
信号を取り出すスイッチと、前記スイッチの出力を論理
信号に変換して識別情報を出力するライントライバとを
有したフロッピ・ディスク装置と、前記ライントライバ
の出力を受は取るラインレシーバと、CPHのデータ・
バスと接続して前記ラインレシーバの出力1cPUで読
み出すための3ステートのバッファとを有したバッファ
回路とを設けることにより、識別機構付き9 ベーン +7)7oツピでは”0001 B” 〜”1110B
”の14通シのフロッピを識別することができ、70ツ
ピが排出された状態は” 1111 B”というコード
で認識でき、従来の70ツピが装着された状態は“0O
OOB”というコードで認識できる。
なお、本実施例において識別機構52〜55は使用者が
任意の組み合わせに設定できるようにしてもよい。
また識別機構52〜55およびスイッチ102〜105
i、光学的に読み取れるマーカーとフォトセンサーとに
したシ、導電体と電極とにしてもよい。
さらに識別機構52〜55およびスイッチ102〜10
5はそれぞれ4個であるが、この数を増すことによシ識
別できる70ツピの数が増すことは言うまでもない。
発明の詳細 な説明したように、本発明によれば、同一形状の磁気記
憶カートリッジを磁気記憶装置に装着した状態で、中央
処理装置によシ前記磁気記憶カ1o ベーン ートリッレを瞬時に随時識別することができ、前記磁気
記憶カートリッジが排出されているという情報も瞬時に
随時認識することができる。また磁気記憶媒体に書かれ
たデータのように読み出し不能になることもない。
【図面の簡単な説明】
第1図Aは本発明の一実施例の磁気記憶制御装置の磁気
記憶カー)IJッジの側面図、第1図Bは磁気記憶制御
装置の回路図、第2図は従来のフロッピ・ディスク装置
を用いたシステム構成図である。 1・・・・・・CPU、2・・・・・・CPUインター
フェース、3・・・・・・フロッピ・ディスク制御回路
、4・・・・・・フロッピ・ディスク装置、5・・・・
・・フロッピ、6・・・・・・主記憶装置、7・・・・
・・システム・バス、8・・・・・・FDC(フロッピ
・ディスク・コントローラ)制御信号、9・・・・・・
FDD (フロッピ・ディスク装置)制御信号、1o・
・・・・・ヘッド信号、11・・・・・・磁気ディスク
、11 べ− 105・・・・・・スイッチ、106〜109・・・・
・抵抗、110〜113・・・・・ライントライバ、1
14〜117・・・・・・抵抗、118〜121・・・
・・・ラインレシーバ、122〜125・・・・・・3
ステードパyフア、126・・・・・・CPUインター
フェース、127〜130・・・・・・データ・バス、
131・・・・・・工/○リード信号。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名ミ 
担 詞 ミ 勺

Claims (1)

    【特許請求の範囲】
  1.  複数個の同一形状の磁気記憶媒体を識別するための機
    構を磁気記憶媒体のケースに有した磁気記憶カートリッ
    ジと、前記機構から識別信号を取り出す検出手段と、前
    記識別信号を論理信号に変換して識別情報を出力する識
    別情報出力回路とを有する磁気記憶装置と、前記識別情
    報を中央処理装置で取り出すためのバッファ回路とを備
    えたことを特徴とする磁気記憶制御装置。
JP27373685A 1985-12-05 1985-12-05 磁気記憶制御装置 Pending JPS62134858A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27373685A JPS62134858A (ja) 1985-12-05 1985-12-05 磁気記憶制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27373685A JPS62134858A (ja) 1985-12-05 1985-12-05 磁気記憶制御装置

Publications (1)

Publication Number Publication Date
JPS62134858A true JPS62134858A (ja) 1987-06-17

Family

ID=17531847

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27373685A Pending JPS62134858A (ja) 1985-12-05 1985-12-05 磁気記憶制御装置

Country Status (1)

Country Link
JP (1) JPS62134858A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02281321A (ja) * 1989-04-24 1990-11-19 Aibitsukusu Kk 情報処理装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02281321A (ja) * 1989-04-24 1990-11-19 Aibitsukusu Kk 情報処理装置

Similar Documents

Publication Publication Date Title
US5384669A (en) Combining small records into a single record block for recording on a record media
US5414570A (en) Tape marks recorded in user data blocks having identifications of the recorded tape marks
US6191909B1 (en) Polling a preamplifier within a disk drive to remotely determine pre-established parametric values
US5805921A (en) Enhanced integrated device electronics (EIDE) interface for controlling communication between CPU and nine storage drives including tape drive, CD-ROM drive, and seven hard disk drives
US5996045A (en) IDE disk drive arrangement that combines the capacity of a master drive and slave drive while hiding the presence of slave drive to a host computer
KR100212084B1 (ko) 시리얼 인터페이스 회로
PL167015B1 (pl) Komputer osobisty PL PL PL PL
US4651238A (en) Recording medium read/write control system
PL167020B1 (pl) K omputer osobisty PL PL PL PL
JPH0567028A (ja) 情報処理装置
JPS62134858A (ja) 磁気記憶制御装置
EP0478616B1 (en) Method and apparatus for data store connection
CA1285065C (en) Diskette drive determination
EP0635791B1 (en) Data bus controller having a level setting circuit
US6161155A (en) Apparatus and method for storing retrievable boundary information into a buffer memory of a receiving device
US5293625A (en) Signal selecting circuit which selectively outputs predetermined signal to host computer compatible with plurality of computer hardware types and disk drive having such signal selecting circuit
JPH0129636Y2 (ja)
JPS6217299B2 (ja)
US6532393B1 (en) Keypad structure
JPH11296433A (ja) ファイル装置用外付けキャッシュ付きパーソナルコンピュータ
Flannigan Bubble Memory Terminal, An Added Dimension To Data Entry
EP1081584B1 (en) Information processing apparatus and storage medium control method
JP2658911B2 (ja) フロッピィ・ディスク装置
JPH05325537A (ja) メモリカードのアクセス方法及びその装置
JPH03144720A (ja) Fddの識別方法ならびにfddの認識回路