JPS6188351A - Program load system - Google Patents

Program load system

Info

Publication number
JPS6188351A
JPS6188351A JP20938384A JP20938384A JPS6188351A JP S6188351 A JPS6188351 A JP S6188351A JP 20938384 A JP20938384 A JP 20938384A JP 20938384 A JP20938384 A JP 20938384A JP S6188351 A JPS6188351 A JP S6188351A
Authority
JP
Japan
Prior art keywords
program
data processing
processor
transfer
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20938384A
Other languages
Japanese (ja)
Inventor
Akiko Naito
明子 内藤
Masatsugu Nakagawa
雅嗣 中川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP20938384A priority Critical patent/JPS6188351A/en
Publication of JPS6188351A publication Critical patent/JPS6188351A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

PURPOSE:To shorten the program loading time by transferring the common program of each data processor between memories connected to respective data processors. CONSTITUTION:When a program load request is transmitted from the data processor to a management controller 1, it indicates the other data processor 4 to transfer a program. Receiving the indication the processor 4 loads a common program from a memory 6 to a memory 5 of a request originating processor 3. The processor 4 having completed the transfer of the common program based on the program transfer indications transmits a program transfer termination signal to the controller 1. Receiving said signal, the controller 1 loads a separate program P on a backup file 2 to the processor 3, transmits a program load termination signal at the time of completion of the load, and terminates the program load.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、複数のデータ処理装置におけるプログラムロ
ード方式に関する。
DETAILED DESCRIPTION OF THE INVENTION (Field of Industrial Application) The present invention relates to a program loading method in a plurality of data processing devices.

(従来の技術) 従来、この種のプログラムロード方式を実現するシステ
ムにおいては、共通信号線または通信回線を介して接続
されたデータ処理装置から管理制御装置はプログラムロ
ード要求を受取った後、外部記憶部に格納されているプ
ログラムをすべてデータ処理装置ヘロードしていた。
(Prior Art) Conventionally, in a system that implements this type of program loading method, a management control device receives a program loading request from a data processing device connected via a common signal line or a communication line, and then transfers the program to an external storage. All programs stored in the computer were loaded into the data processing device.

(発明が解決しようとする問題点) 上記構成においては構成が複雑であるため、プログラム
ロードに比較的長い時間がかかるという欠点があった。
(Problems to be Solved by the Invention) The above configuration has a drawback that it takes a relatively long time to load a program because the configuration is complicated.

本発明の目的は、プログラム制御された複数のデータ処
理装置と、上記データ処]′J!装置;こよって実行さ
れるプログラムを格納するバックアップファイルを備え
た管理制御装置とから成るシステムにおいて、上記デー
タ処理装置の一つから送出されたプログラムロード要求
に対して、他のデータ処理装置に接続されたメモリ上の
共通プログラムと、上記管理制御装置に備えられたバッ
クアップファイル上の個別プログラムとを組合せて、上
記プログラムロード要求を送出したデータ処理装ffj
ヘロードすることにより上記欠点を除去し、プログラム
ロード時間を短縮できるように構成したフログラムロー
ド方式を提供することにちる。
An object of the present invention is to provide a plurality of program-controlled data processing devices and the above-mentioned data processor]'J! device; in a system consisting of a management control device equipped with a backup file for storing the program to be executed, the device connects to another data processing device in response to a program load request sent from one of the data processing devices. The data processing device ffj that has sent out the program load request by combining the common program on the stored memory and the individual program on the backup file provided in the management control device.
An object of the present invention is to provide a program loading method configured to eliminate the above-mentioned drawbacks and shorten the program loading time by loading the program.

(問題点を解決するための手段) 本発明によるプログラムロード方式は、複数のデータ処
理装置と、管理ル1j御装置とを具備して構成すること
(こよ1ツ実現したものでろる。
(Means for Solving the Problems) The program loading method according to the present invention is realized by comprising a plurality of data processing devices and a management control device.

複数のデータ処理装(4は、それぞれメモリに接続され
ていて、〕゛ロログラム制れたものである。
A plurality of data processing devices (4 each connected to a memory and capable of controlling a rollogram) are provided.

管理制御装置は、複数のデータ処理装置によって実行さ
れるプログラムを格納したバックアップファイルを備え
、データ処理装置の一つから送出されたプログラムロー
ド要求に対して、他のデータ処理装置に接続された上記
メモリ上の共通プログラムと、バックアップファイル上
の・個別プログラムとをさ且合づてプログラムロード要
求を送出したデータ処理?imヘロードするためのもの
である。
The management control device is equipped with a backup file storing programs to be executed by a plurality of data processing devices, and in response to a program load request sent from one of the data processing devices, the management control device Data processing in which a program load request is sent by combining a common program in memory and an individual program in a backup file? It is for loading to im.

(実施例) 次に、図面を参照して本発明の実施例について説明する
(Example) Next, an example of the present invention will be described with reference to the drawings.

第1図は、本発明によるプログラムロート方式を実現す
るシ2テムの一実施例を示すブロック図である。第1図
において、1は管理制御装置、2はバックアップファイ
ル、3,4はそれぞれ第1および第nのデータ処理装置
(n:正整数)、5゜6はそれぞれ第1およびinのデ
ータ処理装置3゜4のメモリである。
FIG. 1 is a block diagram showing an embodiment of a system that implements the program load method according to the present invention. In FIG. 1, 1 is a management control device, 2 is a backup file, 3 and 4 are the first and nth data processing devices (n: positive integer), respectively, and 5 and 6 are the first and in data processing devices, respectively. It is a 3°4 memory.

第1図tこおける第1および第nのデータ処理装謂ろ、
4と上記データ処理装置3.4を管理制御するための管
理制御装置1とは、図示したように共i山信号線を介し
て接続しても、あるいは通信回線を介して接続してもよ
い。各データ処理装置6゜4はそれぞれメモリ5,6上
に共通プログラムを有している。
The first and nth data processing devices in FIG.
4 and the management control device 1 for managing and controlling the data processing device 3.4 may be connected to each other via the i-mount signal line as shown in the figure, or may be connected via a communication line. . Each data processing device 6.4 has a common program on its memory 5, 6, respectively.

管理制御装置1は、各データ処理装M3,4の一つから
送出されたプログラムロード要求に対して他のデータ処
理装置に接続されたメモリ上の共通プログラムと上記管
理制御装置10バツクアツプフアイル2上の個別プログ
ラムとを組合せて、上記プログラムロード要求を送出し
たデータ処理装置ヘロードする。
In response to a program load request sent from one of the data processing devices M3 and 4, the management control device 1 loads the common program on the memory connected to the other data processing device and the backup file 2 of the management control device 10. The program is combined with the above individual program and loaded into the data processing device that sent the program load request.

第2図は、プログラムロード方式のシーケンス9りを示
す説明図でろる。データ処理装置6よシ管理制御装置1
ヘプログラムーード要求が送出されると、プログラムロ
ード要求を受信した管理制御装置1は他のデータ処理装
置4ヘプログラムの転送指示(TR3指示)を送出し、
これを受信したデータ処理装置4は上記プログラムa−
ド要求を送出したデータ処理装置ろのメモリ5へ、デー
タ処理装置4のメモリ6から共通プログラムをロードす
る。上記プログラム転送指示にもとづいて共通プログラ
ムの転送を完了したデータ処理装置4は、プログラム転
送終了信号(TR8END)を管理側a装置1へ送信し
、これを受信した管理制御装@1はバックアップファイ
ル2上の個別プログラムPs ヲ上記プログラムロード
要求を送出したデータ処理装置3ヘロードし、ロード完
了時にプログラムロード終了信号を送出してプログラム
ロードを終了する。
FIG. 2 is an explanatory diagram showing the sequence 9 of the program loading method. Data processing device 6 and management control device 1
When the program load request is sent to the program load request, the management control device 1 that received the program load request sends a program transfer instruction (TR3 instruction) to the other data processing device 4,
Having received this, the data processing device 4 executes the program a-
The common program is loaded from the memory 6 of the data processing device 4 into the memory 5 of the data processing device that sent the code request. The data processing device 4, which has completed the transfer of the common program based on the program transfer instruction, sends a program transfer end signal (TR8END) to the management side device a 1, and upon receiving this, the management control device @1 receives the backup file 2. The above individual program Ps is loaded into the data processing device 3 that sent the program load request, and when the loading is completed, a program load end signal is sent out to end the program loading.

ここで、TBS指示を受けて共通プログラムを転送する
データ処理装置は上記第1〜第nのデータ処理装置6〜
4のうちで正常に動作中の任意の一つの装置でよ(、こ
れは管理制御装置1によって選択すればよい。
Here, the data processing devices that receive the TBS instruction and transfer the common program are the first to nth data processing devices 6 to 6.
Any one of the four normally operating devices may be selected by the management control device 1.

(発明の効果) 本発明は以上説明したように、各データ処理装置の共通
プログラムを各データ処理装置に接続されたメモリ間で
転送することによシ、プログラムロード時間を短縮する
ことができるという効果がある。
(Effects of the Invention) As explained above, the present invention is capable of shortening program load time by transferring a common program for each data processing device between memories connected to each data processing device. effective.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本発明によるプログラムロード方式を実現す
るための一実施ψりを示すブロック図でろる。 第2図は、第】スにおけるプログラムロード方式のシー
ケンスの一列を示す説明図でろる。 1・・・管理制御装置 2・e・バックアップファイル ろ、4・・・データ処理装置 5.6・・−メそり
FIG. 1 is a block diagram showing one implementation for implementing the program loading method according to the present invention. FIG. 2 is an explanatory diagram showing a sequence of the program loading method in step 1. 1... Management control device 2... Backup file, 4... Data processing device 5.6...-Mesori

Claims (1)

【特許請求の範囲】[Claims] それぞれメモリに接続されていてプログラム制御された
複数のデータ処理装置と、前記複数のデータ処理装置の
プログラムのバックアップファイルを備え、前記データ
処理装置の一つから送出されたプログラムロード要求に
対して他のデータ処理装置に接続された前記メモリ上の
共通プログラムと、前記バックアップファイル上の個別
プログラムとを組合せて前記プログラムロード要求を送
出した前記データ処理装置へロードするための管理制御
装置とを具備して構成することにより実現したことを特
徴とするプログラムロード方式。
It comprises a plurality of data processing devices each connected to a memory and controlled by a program, and a backup file of the program of the plurality of data processing devices, and in response to a program load request sent from one of the data processing devices to another. a management control device for loading a combination of the common program on the memory connected to the data processing device and the individual program on the backup file to the data processing device that has sent the program load request. A program loading method that is realized by configuring
JP20938384A 1984-10-05 1984-10-05 Program load system Pending JPS6188351A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20938384A JPS6188351A (en) 1984-10-05 1984-10-05 Program load system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20938384A JPS6188351A (en) 1984-10-05 1984-10-05 Program load system

Publications (1)

Publication Number Publication Date
JPS6188351A true JPS6188351A (en) 1986-05-06

Family

ID=16572002

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20938384A Pending JPS6188351A (en) 1984-10-05 1984-10-05 Program load system

Country Status (1)

Country Link
JP (1) JPS6188351A (en)

Similar Documents

Publication Publication Date Title
JPS6184765A (en) Microprocessor system
JPS6188351A (en) Program load system
KR920004061B1 (en) A system for reconstructing i/o control system
JPS61271555A (en) Transferring system for direct memory access
JPS627245A (en) Terminal communication system for local area network
JP2718690B2 (en) Communication control system
JPH01245346A (en) Information down loading system
JPS61123244A (en) Data communication processor
JPS58182737A (en) Information processor
JPS63311555A (en) Shared data control system for multiprocessor system
JPH03113506A (en) Program control system
JPH01248207A (en) Numerical controller
JPH0226904B2 (en)
JPS59109931A (en) Constant data transferring method of centralized control system
JPH0264759A (en) Input/output processor
JPH01162974A (en) Dynamic replacement system for load module
JPS63249243A (en) Secondary storage information saving system
JPH0414378B2 (en)
JPH07111711B2 (en) Processing end interrupt control system
JPH04184554A (en) Program load system for network system
JPS6231386B2 (en)
JPH03223947A (en) Input/output processing system
JPS5987527A (en) Initial program loading system
JPS6227844A (en) Bootstrap system for program of computer
JPH052547A (en) Terminal equipment and its memory dump transfer system