JPS6172706U - - Google Patents

Info

Publication number
JPS6172706U
JPS6172706U JP15447184U JP15447184U JPS6172706U JP S6172706 U JPS6172706 U JP S6172706U JP 15447184 U JP15447184 U JP 15447184U JP 15447184 U JP15447184 U JP 15447184U JP S6172706 U JPS6172706 U JP S6172706U
Authority
JP
Japan
Prior art keywords
tape recorder
playback
switch
recording
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15447184U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15447184U priority Critical patent/JPS6172706U/ja
Publication of JPS6172706U publication Critical patent/JPS6172706U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Description

【図面の簡単な説明】
図示した回路は本考案のミユーテイング回路の
一実施例である。 主な図番の説明、1…録音再生切換スイツチ、
2…ダビングスイツチ、3…速度切換スイツチ、
…制御回路、9…表示用トランジスター、13
…第1電動機、14…第2電動機、15…電動機
駆動回路、16…切換用トランジスター、19…
増幅回路、20…出力端子、21…第1スイツチ
、23…第2スイツチ、25…第1トランジスタ
ー、30…ミユーテイングトランジスター、31
…第2トランジスター、34…第3トランジスタ
ー、40…ミユーテイング制御回路、42…第1
制御トランジスター、44…第2制御トランジス
ター、47…第1時定数回路、50…第2時定数
回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. 同一のキヤビネツト内に少なくとも再生機能を
    備えた第1テープレコーダー及び録音再生機能を
    備えた第2テープレコーダーが組込まれていると
    共に第1テープレコーダーによつて再生された信
    号を第2テープレコーダーにて録音するダビング
    機能を備えたテープレコーダーにおいて、第1テ
    ープレコーダーにより再生された信号、第2テー
    プレコーダーにより再生された信号及び第2テー
    プレコーダーにより録音される信号のモニター信
    号が出力される出力端子と、導通状態にあるとき
    前記出力端子に出力される信号を側路するミユー
    テイングトランジスターと、第1テープレコーダ
    ーが再生状態にあるとき開放される第1スイツチ
    と、第2テープレコーダーが録音及び再生状態に
    あるとき開放される第2スイツチと、第2テープ
    レコーダーの録音動作と再生動作とを切換える録
    音再生切換スイツチと、前記第1スイツチにより
    動作が制御されると共に該第1スイツチが閉成状
    態にあるとき導通状態になる第1トランジスター
    と、前記第2スイツチ及び録音再生切換スイツチ
    により動作が制御されると共に該第2スイツチ及
    び録音再生切換スイツチが夫々閉成状態及び再生
    側に切換えられた状態にあるとき導通状態になる
    第2トランジスターとより成り、前記第1トラン
    ジスター及び第2トランジスターが共に導通状態
    にあるとき該第1及び第2トランジスターを介し
    て前記ミユーテイングトランジスターにバイアス
    電流を供給するようにしたことを特徴とするテー
    プレコーダーのミユーテイング回路。
JP15447184U 1984-10-12 1984-10-12 Pending JPS6172706U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15447184U JPS6172706U (ja) 1984-10-12 1984-10-12

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15447184U JPS6172706U (ja) 1984-10-12 1984-10-12

Publications (1)

Publication Number Publication Date
JPS6172706U true JPS6172706U (ja) 1986-05-17

Family

ID=30712462

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15447184U Pending JPS6172706U (ja) 1984-10-12 1984-10-12

Country Status (1)

Country Link
JP (1) JPS6172706U (ja)

Similar Documents

Publication Publication Date Title
JPS6172706U (ja)
JPH0319108Y2 (ja)
JPH0333951Y2 (ja)
JPS6211205U (ja)
JPS6155205U (ja)
JPS61163310U (ja)
JPH0413763Y2 (ja)
JPS6336904U (ja)
JPH0316108Y2 (ja)
JPH0316082Y2 (ja)
JPH0739074Y2 (ja) テ−プレコ−ダ−の電動機制御回路
JPS62129132U (ja)
JPS6378316U (ja)
JPS62150793U (ja)
JPS6186890U (ja)
JPS6333284U (ja)
JPS6044220U (ja) テ−プレコ−ダ−の制御回路
JPS63138639U (ja)
JPS6283210U (ja)
JPS61167024U (ja)
JPS6148434U (ja)
JPS6332301U (ja)
JPH03124390U (ja)
JPS61145396U (ja)
JPS61114527U (ja)