JPS616690A - 楽音発生システム - Google Patents

楽音発生システム

Info

Publication number
JPS616690A
JPS616690A JP59127059A JP12705984A JPS616690A JP S616690 A JPS616690 A JP S616690A JP 59127059 A JP59127059 A JP 59127059A JP 12705984 A JP12705984 A JP 12705984A JP S616690 A JPS616690 A JP S616690A
Authority
JP
Japan
Prior art keywords
data
vibrato
musical tone
flag
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59127059A
Other languages
English (en)
Inventor
達也 足立
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP59127059A priority Critical patent/JPS616690A/ja
Publication of JPS616690A publication Critical patent/JPS616690A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、電子楽器等に用いることができる楽音発生シ
ステムに関するものである。
従来例の構成とその問題点 近年、電子楽器等に用いられる楽音発生システムは、従
来のアナログ方式からディジタル方式に変わってきてい
る。
従来のアナログ方式においては、発音中に音色を切り換
える際に、単に音色に関係するフィルタや電圧制御型増
幅器の制御入力を切り換える操作だけでも十分であった
。これはアナログ方式の楽音発生システムが基本ピッチ
を有する矩形波に振幅変調をかけるとともに、時間的に
特性の変化するフィルタをかける方式になっておシ、フ
ィルタ自体ORを用いたアクティブ・フィルタで構成さ
れているため、発音中に音色が切り変わって、フィルタ
の特性が変化しても、それは連続的な変化であって、ク
リック・ノイズが発生したりすることはなかっただめで
ある。
ところが、ディジタル式楽音発生システムにおいては、
音色が切り換えられた時点で、制御の不連続が生じて、
クリック・ノイズが発生するという欠点を有した。
発明の目的 本発明の目的は、電子楽器等において音色の切り換え時
や、システム全体のモード切り換え時に、発音中の楽音
を短時間でスムーズに減衰させ、クリック・ノイズの発
生を防ぐことができる楽音発生システムを提供すること
である。
また本発明の他の目的は、音色切り換え時などに、発音
中の楽音を短時間で減衰させる処理を実行する際に、電
子楽器の全体システムを制御するマイクロコンピュータ
等で実現される制御装置は、単に消音要求フラグを出す
だけの処理を行えばよく、実際の消音処理は楽音発生装
置側の制御装置で行うことによって全体システムの制御
装置の処理量を軽減することができる楽音発生システム
を提供することである。
発明の構成 本発明の楽音発生システムは、発生楽音の発音タイミン
グを制御するキーオン/オフ・データにもとづいて、楽
音を発生する楽音発生装置と、発音中の楽音を無条件に
減衰させることを指示する強制消音フラグを発生する強
制消音フラグ発生装置と、強制消音フラグを受けとると
、楽音発生装置に対して、キーオフ・データを送出した
後、7フースト・ダンパ要求信号を送出し、発音中の楽
音を短時間で減衰させる機能をもつ強制消音制御手段と
で構成したものであシ、音色切り換え時などに発音中の
楽音を短時間で、スムーズに減衰させ、クリック・ノイ
ズの発生を防ぐことができる。
実施例の説明 0〕 楽音発生システムの構成 第1図は、本発明の楽音発生システムを電子楽器に応用
した、本発明の実施例の構成を示すブロック図である。
メイン・マイクロコンピュータyμG(101)はキー
ボード(102)、タブ・スイッチ(1o3)などの入
力装置から信号を受けとって、複数の楽音発生システム
(1o8−1〜4)を制御する。
楽音発生システム(1OS−1〜4)から出力された楽
音信号は、加算器(109)で加算され、増幅器(11
0)を通して、スピーカ(111)から発音される。
サブ・マイクロコンピュータSμG (104)は、メ
イン・マイクロコンピュータMμc(1o1)から送出
される発音コントロール・データSCD、音色セレクト
・データTSD等を受けとって、ディジタル・サウンド
ジェネレータ13 G (1os)、ローパス・フィル
タLPF (1Qe )、 振幅変調部AMS(107
)を制御する。DSG(105)は、サブ゛・マイクロ
コンピュータ5llG(104)から送出される発音コ
ントロール・データSOD、音色セレクト・データTS
D等にも、とづいて8チヤネルの楽音を独立に発生する
このような機能をもつディジタル・サウンド・ジェネレ
ータDa昏は、特願昭57−231482の「楽音発生
装置」において、提案されている。
上記の楽音発生装置は、波形メモリから、2つの波形デ
ータを順次読み出して、補間演算を行い、得られた出力
データをディジタル−アナログ変換器DACを通して、
アナログ楽音出力を得る構成になっている。
ただし、本発明の楽音発生システムにおけるディジタル
・サウンド・ジェネレータD S G (105)は、
音階に対応した周波数データの発生、ビブラー4付加処
理、グライド付加処理等の機能を持たず、上記の処理を
サブ・マイクロ・コンピュータ13pC(104)で行
っておシ、またディジタル−アナログ変換器DACの前
のディジタル楽音出力をチャネル独立に見て、オール0
検出を行い、楽音が発生中か、否かを示すチャンネル・
ステート・データCH8Tをサブ・マイクロ寺コンピュ
ータSμG(,104)に対して、送出する機能をもっ
ている。
またn5G(1o6)は、5μ(i(104)から送出
されるチャネル独立の7フースト・ダンバ要求信号を受
けとると、発音中の楽音を短時間で減衰させる機能を持
っている。このファースト・ダンパ機能は、DSG(1
o5)内のエンベロープ・データを操作することによっ
て、容易に実現できる。まだSμG(104)から送出
される信号FDPは、該当するチャネルのキーオン/オ
フデータKDの反転値KDと論理積がとられて、データ
KDが、オンのときは、ファースト−ダンパがかからな
いようになっている。
(2)サブ・マイクロコンピュータの1人力データ・フ
ォーマット 第2図は、メイン・マイクロ・コンピュータMμC(1
01)から、サブ・マイクロ・コンピュータSμG(1
04)へのデータ転送のI10マツプである。
第3図〜第5図は、第2図に示されているデータのデー
タ・フォーマット図である。
発音コントロール・データSODは、/−)・データN
TD、オクターブ・データOTD、キー・データKDで
構成され、OTD 、NTDは、ディジタル・サウンド
・ジェネレータDSG(1o6)に送られて、音名に対
応する基本ピッチと、音色、エンベロープをもつ、楽音
が発生される。
キーオン/オアーデータKDは、D S G(105)
に送られ、発音の開始と終了に関する制御を行う。
ピッチ・コントロール・データPODは、ノート・デー
タNTDとオクターブ・データOTDで、決定される基
本ピッチからのピッチのずれをチャネル独立に与えるデ
ータである。
レベル・コントロール・データLCDは、発音される楽
音のレベルをチャネル独立に設定するデータである。
音色セレクト・データTSDは、波形データ・メモリ上
の、どの音色に相当するメモリ領域を選択するかを決定
するデータで、このデータによって、例えば、ピアノ、
ギター等の音色を各チャネル独立に16種類まで選択す
ることができる。
ビブラート・イネイブル・データTENは、チャネル独
立にビブラートのオン/オフを指定するデータである。
グライド・イネイブル・データGINはチャネル独立に
グライドのオン/オフを指定するデータである。
効果コントロール・データECDは、ディレィビブラー
ト、オン/オフを指定するデータDVIBと、ビブラー
トの深さを4段階で指定するビブラート・デプス・デー
タVDPと、ビブラートの周波数を4段階で指定するビ
ブラート周波数データvFDと、ダンパのオン/オフを
指定するダンパオン/オフデータDMPと、トレモロの
オン/オフを指定するトレモロオン/オフ・データTR
Mと、グライドのオン/オフを指定するデータCLとで
構成されている。
(8)データ転送方式 次に上記のメイン・マイクロコンピュータMμC(1o
1)からサブ・マイクロコンピュータSμC(104)
へ送られるデータの転送方式について説明する。
第6図は、本発明の楽音発生システムで、用いているデ
ータ転送方式を実現するデータ転送装置のブロック図で
ある。
メイン・マイクロコンピュータ(201)は、8ビツト
のデータ・バスDBを介して、サブ・マイクロコンピュ
ータ(203)にデータを転送する。そのデータ・バス
上のデータは、メイン・マイクロコンピュータMμG(
201)から送出される転送フラグTftFによって、
アドレスとデータの区別および、データの順序の判断が
行われる。
サブeマイクロコンピュータSμGのデータの受は取シ
は、メイン・マイクロコンピュータMμCから送出され
る割込み要求信号WRによって、RSフリップ・70ツ
ブ(202)がセットされることによって、始まfiR
8Tから送出されるリセット信号によって、R87リツ
プ・70ツブ(202)がリセットされることによって
終了する。
第7図は、データ転送装置の機能ブロック図である。
データ送出装置(306)は、発音コントロール・デー
タSCD、ピッチ・コントロール・テータPOD等を生
成するデータ生成手段(301)と、データ生成手段(
301)によって生成されたデータを、データ受信装置
(312)に対して送出するデータ出力手段(304)
とデータ出力の前に、転送フラグTRFを所定の値にセ
ットして送出するTRF出力手段(303)と、データ
出力手段(304)によるデータ出力のタイミングを制
御するタイマ手段(302)と、データ出力の際にSμ
C(312)に対して、割込み要求信号を送出する割込
み要求手段(305)によって構成される。
データ受信装置(312)は、データ送信装置(306
)から送出される割込み要求信号を受は取って、データ
入力手段(308)を割込み処理状態にし、データ入力
が完了すると、割9込み待機状態になる割込み制御手段
(309)と、TftF入力手段(307)から送られ
てくる転送フラグTRFによって、データ入力手段(3
08)から送られてくるデータの区別を待ない、データ
を格納するデータ格納手段(310)によシ、構成され
る。
上記のデータ転送装置を第6図のような構成で8049
などのマイクロ・コンピュータで実現シた場合の、プロ
グラムのフローチャートを第8図。
第9図に示す。
第8図は、MgO(2o1)で実現されるデータ送信装
置の動作を表わすフローチャートで、第9図は、SμC
(203)で実現されるデータ受信装置の動作を表わす
フローチャートである。
MgO(201)のデータ転送プログラムには2通シあ
シ、第8図(−)は、複数ワードのデータを一度に転送
するブロック転送方式のフロー・チャートで、第8図(
b)は、1ワードのデータを特定のアドレスに対して転
送する、ワード転送方式のフロー・チャートである。
第8図(a)のブロック転送方式の場合、ららかじめ、
24ワードのブロック・データ(SOD。
POD 、LCD )がMgO(201)上のメモリに
連続的に格納されているとする。
処理(401)で、MgO(201)上ツメモリのブロ
ック・データ・エリアの先頭にアドレス・カウンタをセ
ットし、処理(402)で、転送フラグTRF−δ′(
′O′は論理0を表わす)を出力して、初期設定する。
処理(403)で、5pc(203)に対して、割込み
要求信号WRを出力し、次に処理(404)で、ブロッ
ク転送を開始することを示す、データooH(Hは16
進数を表わす〕を出力し、処理(405)で、次のデー
タを送出することを示すフラグT RF −’1’ (
’1’は論理1を表わす)を出力し、処理(406)に
おいて、一定時間待つことによって、SμC(203)
が次のデータを受は取ることが、可能になるまで、次の
データの送出を保留する。
次に処理(407)で、uμG (201)上ツメモリ
のブロック・データ・エリアからデータを読み、処理(
408)で、データをS p C(203)に送出し、
処理(409)で、メモリのアドレス・カウンタをイン
クリメントする。その後、上述の処理(406)と同じ
目的で、処理(4101で一定時間待つ。処理(412
)で、アドレス・カウンタが最終のアドレス1でインク
リメントしたか否かを見ている。例えば、SCD 、P
OD 。
LCDの8ワードのデータを同時にブロック転送すると
すれば、(407)〜(411)までの処理が24回繰
シ返される。
第8図−?)のワード転送方式の場合、処理(413)
で出力するアドレス・データをセントし、処理(414
)で、アドレス・データの送出を示すフラグT RF 
−’O’を出力し、処理(416)でSμc(203)
に対して割込み要求信号WRを出力し、処理(416)
でアドレス・データを出力し、処理(417)で、上述
の処理(406)と同様の目的で、一定時間待つ。次に
、データを送出することを示すフラグTRF=’1’を
出力し、処理(419)で割込み要求信号WRを出力し
、処理(420)でデータを出力し、処理(421)で
、上述の処理(406)と同様の目的で、一定時間待つ
第9図は、MgO(201)が送出されるデータをSμ
C(2o3)で、受けとる場合の割込みルーチンのフロ
ーチャートを示している。
MgO(201)からの割込み要求信号WRによって、
割込みルーチンに入ると、まず処理(501)で、デー
タを入力し、処理(502)で、入力データがOOHか
否かを見てOOHならば、ブロック転送が開始されると
判断して、処理(604)を実行し、OOHでなければ
、ワード転送と判断して処理(ε15)を実行する。
ブロック転送の場合、処理(504)で、データを格納
すべき、SOD 、POD 、LCDメモリのアドレス
・カウンタを初期設定する。
なおSμC(203)内のメモリのメモリ・マツプを第
10図に示す。ここに記されているデータのデータ・フ
ォーマットは、アドレス20H〜3FHまでは、第4図
で説明したデータ・フォーマントと同様である。
次に、処理(505)で、フラグTftFが′O′から
 1 に変化するまで待ってから、処理(606)で、
データを入力し、処理(507)で第10図に示された
メモリに格納する。次に処理(508)で、アドレス・
カウンタをインクリメントし、処理(509)で、フラ
グTRFが反転するまで待ってから、アドレス・カウン
タをインクリメントし、アドレス・カウンタが、最後の
アドレスを越えているか否かを見る、つまシ、アドレス
・カウンタが、38Hか否かを見て゛、処理(506)
か、処理(514)を実行する。
アドレス・カウンタが38Hでないとき、再び(505
)〜(’512)の処理を繰シ返し、アドレス・カウン
タが38Hになると、処理(514)で、インタラブド
フリップ・フロップ(第6図のRSフリップ・フロップ
(202)に相当する)をリセットする信号RATを出
して、処理を終了する。
ワード転送の場合、処理(515)において、処理(5
01)で、入力したデータをアドレス゛データとして、
セーブし、処理(516)で、フラグTRFが反転する
のを待ってから、処理(517)で、データを入力し、
処理(51g )において、処理(515)で、セーブ
されたアドレス・データにもとづいて、メモリにデータ
を格納し、最後に処Flu(519)で、インタラブド
フリップ・フロップをリセットする。
第11図(a)は、MgO(201)から5pC(20
3)へブロック転送を行うときのタイミング・チャート
であシ、第11図(貝は、ワード転送を行うときのタイ
ミング・チャートである。なお図中の信号名は、第6図
中の信号名と一致している。
第11図(a)において、MgO(201)からSμC
(203)に対して、割込み要求信号WRが送出される
と、SμC(203)は割込み処理に入シ、DBババス
上データOOHを見てブロック転送であることを判断し
、転送フラグTRFの値を見ながら順次データを受けと
って行き、データ5CDOからデ〜りLCD7Jでの2
4個のデータをすべて受けとると、信号FISTによっ
てRSフリップ・フロップ(202)がリセットされ、
割込み待機状態になる。
なお信号INTは、R8クリップ・70ツブ(2’02
)からSμc(2os)に込られる割込み要求信号であ
シ、信号R8Tによってリセットされるまで保持される
第11図(b)において、MgO(201)は、割込み
要求信号WRをSμC(203)に送出し、その後、D
Bババス介して、アドレスADRを送シ、7ラグTRF
が反転してからデータDATムt−8μC(203)に
対して送る。
SμC(203)は、データDATAを受けとるとRS
フリップ・フロップ(202)をリセットして、通常処
理に戻る。
以上のようなタイミングで、ブロック転送とフード転送
が行われる。
なお本発明の楽音発生システムにおけるMgO(101
)からSμC(104)へのデータ転送は、ワード数が
多く、転送頻度が高いデータSC+O。
POD、LCD等は、ブロック転送を用い、ワード数が
少なく転送頻度の低いデータT S D 、EFT。
VBK等は、ワード転送を用いている。
つまり、同じタイミングで多数のデータを一度に転送す
る場合、アドレスの転送を必要としないブロック転送は
有利で、少数のデータ全ばらばらのタイミングで転送す
るときは、ワード転送が有利なので、この2つの転送方
式を転送するデータによって使い分けることによって、
CPUの占有時間の少ない転送処理を実現することがで
きる。
(イ)サブ・マイクロコンピュータの処理サブ拳マイク
ロコンピュータSμG(104)は、ディジタル・サウ
ンド・ジェネレータDSG(1OS)に対する発音コン
トロール・データ5CiDの送出のタイミング制御、音
色セレクトデータTSDの切り換え時の制御、データS
ODにもとづいて、基本周波数に対応する周波数データ
FQDを作成する処理、ディレィビブラートの制御、ト
レモロ付加処理、グライド付加処理および各種データの
DSG(105)に対する出力処理を行う。
(6)ディジタル・サウンド・ジェネレータの入出力デ
ータ・フォーマット 第12図は、SμC(104)とDS(r(105ンの
間のデータの入出力形式を示すI10マツプである。I
10アドレス44Hのチャネル・ステート・データは、
DSG(105)が、発音中であることを、チャネル独
立に示すデータでアシ、DSG(105)からSμC(
1o4)に送られる。他のすべてのデータは、SμC(
104)からDSG(105)に送出される。
発音コントロール・データSODは、第3図に示される
MgO(101)から8μG(104)へのデータ転送
の際のデータ・フォーマット図と全く同様である。
レベル・コントロール・データLCD、音色セレクトデ
ータTSD、エンベローフ自データKNVは、第4図に
示されるMgO(101)からSμC(104)への転
送の際のデータ・フォーマットと同様である。
、  第13図(a)〜(C)は、S μCj (10
4)からDSG(106)に送られる周波数データFQ
Dのデータ・フォーマ、トである。データFQDは8チ
ヤ)ル独立のデータで1ワードが13ビツトの構成にな
っておシ、下位8ビツトと上位6ビツトが、順次、連送
され、DSG(105)は、コノデータFQDO値に対
応した周期の楽音信号を出力する。
第13図(d+) 、(d2)は、ダンパ・オン/オフ
・データDMPのデータ・フォーマットを示す。第13
図(e+) 、(ez)は、ファースト・ダンパ・デー
タFDPのデータ・フォーマットを示しておシ、データ
FDPはDSG(106)で発音する8チヤネルの発音
チャネルに対して、独立に71−スト・ダンパを要求す
るデータである。DSG(105)のあるチャネルに対
してSμC(104)から、ファースト・ダンパが要求
されると、そのチャネルが発音中である場合、DsG(
1oes)は通常の楽音の減衰より、短かい時間で楽音
を減衰させる。
この、ファースト・ダンパの減衰時間は、短いほど、次
の新たな楽音の発生は速いが、短かすぎると、クリック
に聞こえるので、適当な時間に設定する必要がちる。
第13図(f、) 、 (f2)は、上述のチャネル・
ステート・データCH8Tのデータ・フォーマット図で
ある。
lf;J  発音コントロール・データの割当て処理S
μC(104)からDSG(105)に対する発音コン
トロール・データSCDの送出タイミングの制御につい
て以下に説明する。
第14図は、第1図におけルM μC(101) 。
84G(104)、DSG(105)O部分を、発音制
御を行う1つのシステムと見た場合の機能ブロック図で
ある。
SCD発生装置(601)は、実際には、−μC(10
1)上のソフト・ウェアで実現される発音コントロール
・データSCDの生成装置である。
発音制御装置(eoo)は、Sμa(1o4)上のソフ
ト・ウェアで実現される。データSCDの割当てタイミ
ングの制御手段で6D、楽音発生装置(604)は、D
SG(10B)に相描する。
発音制御装置(eoo)は、SCD発生装置(eol)
から送出されるデータ5CDf:受けとって、楽音発生
装置(604)から送出されるチャネル・ステート・デ
ータCH8Tを見て、データSODを楽音発生装置(6
04)に送出するとともに、楽音発生装置(604)の
該当するチャネルが、発音中であれば、ファースト・ダ
ンパ要求手段(603)によシ、該当するチャネルに対
して、ファースト・ダンパの要求を行う。
第15図は、発音制御装置(600)の機能を示した詳
細な機能ブロック図である。
SOD発生装置(601)で、生成されたデータSOD
は、上述のデータ転送方式の項で説明したブロック転送
方式で転送され、SCD記憶手段(606)によって記
憶される。S CD 記憶手段で記憶されたデータSO
Dは、アサイン・フラグ発生手段(607)に転送され
る。アサイン・フラグ発生手段(eo7)は、5CjD
記憶手段(606)からのデータSODをd己1意して
おいて、データSODが変化したとき、アサイン・フラ
グをオンにする機能をもっている。このアサイン・フラ
グは、SCD出力手段(eoe )に対して、データS
CDの出力を要求するフラグであり、新たなデータSO
Dが出力されるとSCD出力手段において、リセットさ
れる。
発音コントロール・データSODは、第3図に示される
ように、ノート・データNTDとオクターブ・データO
TDとキー・オン/オフ・データKDとで構成されてお
シ、データNTDとデータOTDは、発音する楽音の基
本ピッチ、音色、基本エンベロープを決定し、データK
Dは、発音の開始および終了のタイミングを制御する。
ただし、データKDがオフのデータSCDが楽音発生装
置(604)に送出されても、すぐに発音が終了するこ
とはなく、特定のリリース区間を経てから楽音の出力は
ゼロになる。
KD判定手段(eoa)ld、SCD記憶手段(eoe
)に記憶されているデータSCD中のデータKDのオン
/オフを判定する。0H8T判定手段(610)は楽音
発生装置(604)から送出されるチャネル・ステート
・データCH8Tを受けとって、アサイン・フラグがオ
ンで、新たなデータSCDの出力が要求されているとき
、ファースト・ダンパ要求手段(603)を制御して、
楽音発生装置(604)に対して、ファースト・ダンパ
の要求を行う。
SCD出力手段(609)は、KD判定手段(605)
、アサイン・フラグ発生手段(eo7)とCH8T判定
手段からの信号をもとにして、SCD記憶手段(eoe
)に格納されているデータSODを、楽音発生装置(6
04)に出力すると同時にファースト・ダンパ要求手段
(603)を制御して、ファースト・ダンパ要求をリセ
ットする。それと同時にcscn (現5OD)記憶手
段(608)に、出力したデータSCDと同じデータを
格納する機能をもっている。
またSCD出力手段は、KD判定手段(605)からキ
ーオンを示す信号が送出されているとき、データSCD
を出力する前に、08CD記憶手段に格納されている現
SCDデータcscnのデータKDをリセットして出力
する機能をもっている。
言い換えると、キーオンに対応して、データSODが出
力される前に必ずキーオフ処理が行われる。したがって
、SOD発生装置から、キーオンの異なるデータSOD
が送られてきても、一旦キーオフ処理を行ってから新た
なキーオンのデータSCDを、楽音発生装置(eoa 
)へ送出するようになっている。
第16図は発音制御装置(eoo)の機能をインテル社
の8049等のマイクロコンピュータを利用して実現し
た場合のプログラムのフローチャートである。
発音制御処理において、マイクロコンピュータの内部メ
モリは変数エリアとして用いられる。第10図にサブ・
マイクロコンピュータSμC(104)のメモリ・マツ
プを示す。第10図において、アドレス20H〜3FH
までのデータの内容は第3図〜第5図のMgO(1o1
)とSμC(104)間の転送データ・フォーマットと
同一であるので、ここでは説明を省略する。
アサイン・フラブムSNは、MgO(1o1)から転送
されてきた発音コントロール・テータSCDが変化した
ときにセットされ、データSCDの割当てが終了したと
きに、リセットされるフラグで6D、8チヤネル分のエ
リアを持っている。
旧発音コントロール・データ03CDは前述のアサイン
・フラグ発生手段(607)の機能の実現するだめのメ
モリで、アサイン・フラグ発生手段(607)は、SO
D記憶手段(aoe)に格納されているデータSCDと
oscnメモリのデータoscp (旧SOD )を比
較して、異っていれば、アサイン・フラブムSNをセッ
トし、次にoscnメモリを新たなデータsenに書き
換える。
cscn (現5aD)メモリは、SCD出力手段(6
09)から楽音発生装置(604)に送出されるデータ
SCDの状態をモニタするメモリで、SCD出力手段(
609)からのデータSCDの出力と同時に書き換えら
れる。
次に第16図のフローチャートについて説明する。この
フローチャートは、データSCD割当てのタイミング制
御の基本的な処理の1チャネル分を示したものである。
処理(700)は、メモリ上のアサイン°フラグASN
を見てオン/オフを判断し、オフならばデータSODの
割当てを行わず、オンならば、SCDの割当て処理のル
ーチンを実行するようにする処理であり、処理(701
)で、scnのキーオン/オフ・データKDを見て、キ
ーオフならば、データSCDをそのまま出力し、キーオ
ンならば、処理(702)において、SODキーオフ処
理を行う。SODキーオフ処理は、08CD(現sep
データ)メモリからデータcscnを読み出して、デー
タKDをクリアしたデータを出力して、キーオフ処理を
行う。この処理によって、キーオンのデータSODが出
力されるとき、つまシ、新たなデータSODに対応する
発音が行われる前には、必ずキーオフ処理が行われるこ
とになる。したがって、異なるキーオンのデータSOD
が、MμG(101)から連続して送られてきても、必
ずキーオフ処理が間に入ることになり、新たなデータS
ODが出力される度に、DSG(105)において、新
たな発音情報として認識される。
処理(703)において、DSG(105)から送出さ
れるチャネルステート・データCH8Tを見て、データ
CH8Tがオン(発音中)であれば、処理(709)に
おいて、ファーストダンパ・データFDPをセットし、
データCH8Tがオフであれば処理(704)で、デー
タFDPをクリアし、処理(705)において、データ
SODを出力する。次に処理(706)でcscnメモ
リに、処理(γ05)で出力したデータSCDを書き込
み、処理(707)で、アサイン・フラグASNiクリ
アし、データSCDの割当てが終了したことを示す。処
理(708)では、処理(704) 、 (7C)9 
)で操作されたデータFDPをDSG(1oes)に対
して出力する。
第18図は、SCD割当てタイミング制御の際のDSG
(105)の入出力を示したタイミング・チャートであ
る。第18図(a)はSμC(104)からDSG(1
05)への出力を示し、第18図(b)は5llC(1
04)の入力を示している。
第18図(a)のKDは、データSOD中のキーオン/
オフ・データKDを表わしてお沙、FDPは7フースト
ダンパ・データFDPを表わしている。
第18図(b)のムOUTは、DSG(106)のアナ
ログ楽音出力信号の振幅を表わしてお9、CH8Tは、
発音中であることを示すチャネル・ステート・データ0
H8Tを表わしている。
第18図においてデータKDは時間(800)で立ち上
が9、それにともなって、信号人OUTも豆ち上がる。
次に時間(801)において、データKDが立ち下がる
と、信号AOUTは、IJ IJ−ス部に入シ減良する
。この状態でSμC(104)から、次のデータSCD
を割当てるためにファースト・ダンパ・データFDPが
オンになる。すると信号ム0σTは、IJ IJ−ス状
態よシ速い減衰状態、つまシ、ファースト・ダンパ・モ
ードに入る。
その後、時間(802)において信号AOUTがゼロに
なシ、データCH8TがオフになるとSμC(104)
は時間(8os )で新たなデークSODを送出し、そ
の後、時間(804)でデータFDPをリセットしてく
る。この新たなデータSODの割当てと、データFDP
のリセットは、直列処理のマイクロ・コンピュータを使
用している場合、同時に行うことができない。またFD
Pのオフ。
データを、データSODの割当てよシ先に行うようにす
ると、各チャネルごとに、毎回データFDPを送出する
必要があるので、プログラムの高速化のために、FDP
のオフ・データの送出を、8チャネル分のデータSCD
の送出が終了してから行い、(805)の区間で、ファ
ースト・ダンパ・モードにならないように、FDPとK
Dの論理積をとった信号FDRをファースト・ダンパ要
求信号として、DSG(105)内部で用いている。
以上のような処理を8チヤネル独立に行って、チャネル
独立に、データSODの割当てタイミングの制御を実現
する。
SμC(104)上で上述のような発音制御処理を行っ
た場合、下記のような利点がある。
■ 発音コントロール・データs (3DB、 SμC
(104)上で、一旦保持されてから、所定のタイミン
グでディジタル・サウンド・ジェネレータDSG(10
5)に転送されるので、MgO(101)のデータSC
Dの送出タイミングに制約がないためMgO(101)
の処理が簡単になる。
■ SμC(104)において、現在発音中のチャネル
に新たなデータSCDを割当てるとき、該当するチャネ
ルに、ファースト・ダンパ要求をして、発音中の楽音を
速く減訳させるとともに、発音の終了を確認してから新
たナデータSCDを割当てるので、クリックノイズが生
じない範囲で、最短時間で、新たな発音を行うことがで
きる。    ′ (2)強制消音処理 強制消音フラグ発生装置(611)は、音色セレクト・
データT5Dの切換わシ時や、楽音発生システム自体の
リセット時に、楽音発生装置(604)において、発音
中の楽音を短時間で減潰させる強制消音フラグを発生す
る。
第15図において発音制御装置(eoo)内の強制消音
制御手段(612)は、強制消音フラグを受けて、SO
D出力手段(609)か、08CD記憶手段(eoa)
に格納されているデータcscnのデータKDをリセッ
トして、出力するように制御し、また7フースト・ダン
パ要求手段(603)に対して、無条件に7フースト・
ダンパ要求信号を送出するように制御する機能をもって
いる。
第17図は、第16図の発音制御装置(eoo )上の
プログラムに強制消音処理の機能を加えたプログラムの
フローチャートである。
なおMgO(101〕から送出される強制消音を指定す
る信号に、第3図に示される発音コントロール・データ
SODを用いて、データ5cn=00Hのとき強制消音
モードと定義する。
第17図において、処理(710)でデータS CD 
=OOHか否かを判断し、データSCDべ00Hならば
、通常のsep割当て処理を行い、一方、デーzscD
=oOHならば、処理(711)で、ファースト・ダン
パ・データFDPの該当するビットをセットし、処理(
712)で、データSODのキーオフ処理を行う。この
キーオフ処理は、処理(702)のキーオフ処理と同様
のものである。以上のような消音処理が、MgO(10
1)からの強制消音要求信号(データ5OD−〇〇H)
によって実現され、音色切り換え時や、システムのリセ
ット時にスムーズに楽音を消滅させることができる。
なお、音色切沙換わり時などの強制消音処理は、SμC
(104)の中で、音色セレクト・データTSDを記憶
するメモリを持ち、新旧のデータTSDを比較すること
によって、強制消音処理に入るようにしてもよい。
■ ビブラート付加処理 SμC(104)で行われるビブラート付加処理につい
て説明する。
本発明の楽音発生システムにおけるビブラート付加処理
は、特定のチャネルのみにビブラート効果を付加するこ
とが可能で、効果が付加されているチャネルだけのキー
オンを検出して、少なくとも1つのキーオンが検出され
たときにディレィ・ビブラートを開始するようになって
いる。
ビブラート付加処理は、SμC(104)上のソフト・
ウェアによって実現される機能である。
第19図は、SμC(104)をビブラート付加という
機能をもった1つの装置と見た場合の機能ブロック図で
ある。
ビブラート付加装置(so3)は、SμC(104)上
のソフト・ウェアで実現されるビブラート付加機能をも
った装置であシ、SCD発生手段(900)、YEN 
、DVIB発生手段(901)は、MpC(101)上
のソフト・ウェアで実現される機能であシ、楽音発生装
置(915)は、第1図におけるDSG(105)に当
たる。
SCD発生手段(900)は、発音コントロール・デー
タSCDを発生する機能であり、VEN。
DVIB発生手段(901)は、第5図で説明しなμ果
コントロール・データECD中のディレィ・ビブラート
・オン/オフ・データDVIBを設定する機能と、第4
図で説明したビブラート・イネイブル・データVICN
を設定し、8チヤネルのうち、どのチャネルをビブラー
ト・オンにするかを指定する機能をもっている。
これらの機能は、すべて第1図におけるMpC(101
)上のソフト・ウェアで実現される。
ビブラート付加装置(903)は、SμC(104)上
のソフトウェアで実現される装置であシ、sep記憶手
段(905)およびYEN 。
DVIB記憶手段(908)は、M pC(101)か
ら転送されてくるデータを記憶するメモリに相当し、第
10図のメモリ・マツプに示されるメモリに相当する。
オンキー・ダータ生成部(906)は、SCD記憶手段
(905)に格納されているデータ5aDO中のキーオ
ン/オフ・データKDを見て、8チヤネルのうち、どの
チャネルがキーオンになっているかを示すオンキー・デ
ータONKを生成する。
キーオン・スタート・フラグKO8生成部(907)は
、ONK生成部(906)で生成されるデータONKと
vEN、DvIB記憶手段(908)に記憶されている
ビブラート・イネイブル・データYEN(第4図(Φ)
を読んできて、各チャネルごとに論理積をとり、全チャ
ネルが、ゼロになるか否かを判断する。つまシ、ビブラ
ート・オンのチャネルの中でキーオンになっているチャ
ネルが存在するか、否かを判断し、全チャネル共通のデ
ィレィ・ビブラート付加のだめのスタート・フラグにす
る。
ビブラート・データ読み出し手段(910)は、タイマ
手段(913)によって、アドレスの更新タイミングを
制御されるビブラート・アドレス・カウンタ(911)
をもとに、ビブラート・データが格納されたビブラート
・データ・メモリ(909)から、ビブラート・データ
を読み出す機能をもつ。
第20図は、ビブラート・データ・メモリ(909)に
格納されるビブラート・データの一例である。横軸は、
メモリのアドレスを示し、縦軸は、データ値を示してい
る。
このビブラート・データは、ディレィ・ビブラート7波
形分をPGMデータとして格納しているもので、1波形
64サンプルの構成になっており、最後の64サンプル
(最大振幅の正弦波)が、通常のビブラート・モードの
ときに読み出される。
またKO3生成部から送出されるキー・オン・スタート
・フラグKO8がオンになり、かつTEN 。
DVIB記憶手段(908)に格納されているデータD
VIBがオンのとき、ビブラート読み出し手段(910
)はビブラート・データ・メモリの最初のアドレスから
、ディレィ・ビブラート波形を順次読み出していく機能
をもっている。
このとき、DVIBアドレス・カウンタ(912)は、
VIB7)’Lzスーカウン1(911)+7)64カ
ウントごとのオーバーフローによって更新され、ディレ
ィ・ビブラート波形を読み出すときに用いられる。
ビブラート・データ読み出し手段(910)の出力デー
タは、加算手段(914)において、基本ピッチデータ
発生手段(904)よシ送出される基本ピンチ・データ
と加算され、対数ピッチ・データを形成しgxp変換手
段(915)によって指数変換され楽音発生装置(91
6)に送出される。なお、基本ピッチ・データ発生手段
(904)は、SCD記憶手段(905)に記憶されて
いるデータSODの中のノート・データNTDをもとに
、C音からB音までのいずれかの音程に相当する基本ピ
ッチ・データを発生する機能をもっている。一方SOD
中のオクターブ・データOTDに相当する周波数の制御
は、第3図に示されるように、1周期のサンプル数を変
化させることによって得ている。
また指数変換手段(914)で発生される周波数データ
FQnは、第12図のI10マツプに示されるような形
式で、楽音発生装置(glts)に送出される。
第21図〜第23図は、上記のビブラート付加処理をS
MC(104,)上のソフト・ウェアで実処した場合の
プログラムのフローチャートである。
ビブラート付加処理は、タイマによって、一定時間間隔
で、ビブラート・データの読み出しアドレスを変化させ
ていく処理と、それとは非同期のディレィ・ビブラート
のスタートおよびビブラート・データの読み出しの処理
に分けられる。
第21図は、ディレィ・ビブラートのスタートおよびビ
ブラート・データの読み出し処理を実現するだめのプロ
グラムのフロー・チャートである。
まず処理(920)で第5図に示される効果コントロー
ル・データHOD中のビブラート周波数データVFDを
みて、それに対応するタイマ・データCYCLF、をセ
ットする。
このタイマ・データCYOLEは、タイマで、処理タイ
ミングを管理されるルーチンの処理間隔を規定するデー
タで6.?、このデータによって、ビブラートのスピー
ドが決定される。
処理(921)では、データECD中のディレィ・ビブ
ラートオン/オフ・データDV4Bをfiで、オフなら
ば、処理(93,51でディレィ・ビブラート・アドレ
ス・カウンタDCOUNTを6にセットする。
ビブラート・データの読み出しアドレスVADflは、
上記のディレィ・ビブラート・アドレス・カウンタDC
OUNTと、ビブラート・アドレス・カウンタVCO[
JNTによって、下記のように計算される。
VADR=DCOUNT、64+VCOUNT 、、、
、、、(1)処理(921)において、7” −p D
 V I B カオンと判断されたとき、処理(922
)で、第4図に示されるビブラート・イネイブル・デー
タYENとオンキー・データONKの論理積をとる。
オンキー・データONKは、第24図に示されるような
データ・フォーマットになっておシ、楽音発生装置(6
04)に出力されているデータSOD中のキー・オン/
オフ・データKDの8チャネル分で構成されたデータで
あシ、0チヤネルから7チヤネルに対応するデータSO
D上のデータKDの内容を示している。
第25図は、第17図の発音制御処理用プログラムに、
データONKの生成処理を組み込んだプログラムのフロ
ーチャートである。
処理(713)、(715)において、現在処理中のチ
ャネルに対応するオンキー・データONKのビットをク
リアし、処理(714)において、現在処理中のチャネ
ルに対応するデータONKのビットをセットする。
ここで、第21図のビブラート付加処理プログラムのフ
ロー・チャートの説明にもどる。処理(922)で、デ
ータVKNとデータONKの論理積をとった結果をキー
オン・スタート・フラグKO8とすると、ビブラートが
オンになっているチャネルのうち、すべてのチャネルが
キーオフのときフラグKO3は、001(となシ、少な
くとも1つのチャネルがキーオンになっているときOO
Hにならない。
本実施例では、ビブラートがオンのチャネルのデータK
Dがオール0からオール0以外に変化したときだけ、デ
ィレィ・ビブラート・モードに入るような処理を実行し
ている。
処理(923)で、フラグxosがOOHと判断すると
、処理(934’)においてディレィ・ビブラート・ス
タート・フラグDSTをクリアし、オンであると判断す
ると、処理(925)において、カウンタDCOUNT
をクリアし、処理(g2e)においてカウンタVOOU
NTをクリアし、処理(927)において、フラグDS
Tを反転する。
第26図は、上述のディレィ・ビブラート・スタート処
理を示したタイミングチャートである。
キー・オン・スタート・フラグKO8が時間(1020
)でOOHからOOH以外に変化すると、カウンタDc
OUNT 、VCOUNT7)EりIJ7され、それと
同時にディレィ・ビブラート・スタート・フラグDST
が時間(1021)でセットされる。次に時間(102
2)においてフラグKO375:ooHになると、77
グDSTは、時間(1023)において、クリアされる
つまシ、一度、1つのチャネルがキーオンになって、デ
ィレィ・ビブラートがスタートすると、それ以後のキー
オンに対しては、ディレィ・ビブラートはスタートせず
、一度、すべてのチャネルがキーオフになると、新たな
最初のキーオンに対して、ディレィ−ビブラートがスタ
ートする。
第21図のフローチャートにおいて処理(928)以後
は、ビブラート・データの読み出し処理のルーチンであ
る。
処理(92B)において、ディレィ・ビブラート・アド
レス・カウンタが0のとき処理(933)において、ビ
ブラートデータを○にセットする。
本実施例においては、第20図に示されるようなディレ
ィ・ビブラート波形を読み出すようになっているが、ア
ドレス0〜63までの部分は、出力がデータが常に○に
なっているので、メモリから0データ読み出す代わシに
、あらかじめビブラート・データを0にセットする。こ
のことによって、処理速度が増大するだけではなく、ア
ドレス0〜63の部分を、プログラム・メモリなどに使
用することができる。
処理(929)は、ビブラート・データ・アドレスを計
算する処理で、式(1)に示されるような計算を実行し
て、読み出しアドレスVADRを求め、処理(930)
でアドレス・データVADRにもとづいて、ビブラート
・データを読み出す。
処理(931)は、上記の読み出されたビブラート・デ
ータの振幅を制御する処理を行う部分で、第6図に示さ
れたビブラート・デップス・データVDPに従った変換
を行う。この処理は、ビット・ソフトと加算を繰返し用
いて、実現しており、乗算なしで、振幅がしL2 、 
 ”/8 、  ’/4Oe7”7−ト・データを容易
に得ることができる。その結果得られたビブラート・デ
ータは、処理(932)で基本ピッチ・データと加算さ
れる。
また上述のようにディレィ・ビブラート・オlオフ・デ
ータDVIBがオフのときは、処理(935)が実行さ
れ、カラン1DGOUNT=6と設定されるので、常に
第2o図における最後の波形が読み出されることになる
第22図は、ビブラート・アドレス・カウンタvCOU
NT、ディレィ、ビブラート・アドレス・2JウンタI
)C01JNTを定期的に更新する処理を示したフロー
・チャートである。
ここで、サブ・ルーチンT4MER(1003)は、第
23図のフロー・チャートで示されるように、タイマに
よって定期的に実行される。
第23図において、処理(1000)によって、SμC
(104)に関する各種の初期設定が行われる。次に処
理(1001)で、データSODの割当てなど各種処理
が行われて、処理(1002)で、タイマ・フラグを参
照して、タイマが、オーバー・フローしたか否かを見る
。タイマ・フラグがオンになると、サブ・ルーチンTI
MER(1003)が実行され、このサブ・ルーチンで
、タイマの初期設定が行われる。このような処理をくり
返すことによって、サブ・ルーチンTIMI!R(10
03)が定期的に実行される。
第22図において、処理(1004)で、第21図の処
理(920)で説明したタイマ・データcxcx、xを
タイマにセーブしてタイマを初期設定し、処理(1o0
5)で、カラ:y夕VGOUNT“をインクリメントし
、処理(1ooe)で、カウンタVCOUNTが64に
なったか否かを判断し、カラ72VcOUNT=64f
iらば、処ffi[1007)でカラy タV COU
 N Tをクリアシ、処理(1009)f、カウンタD
CoUNTが6か否かを判定して、カウンタDCOUN
T”+66であれば、処理(1010)でカウンタDC
OUNTをインクリメントする。
つまシカウンタDCOUNTは第21図で説明した非同
期のルーチンでカウンタDCOUNT=0に初期設定さ
れ、サブ・ルーチンTIMERで、カウンタDCOUN
T−6になるまでインクリメントされる。またカウンタ
VCOUNTは、サブ・ルーチンTIMRRにおいて、
毎回インクリメントされ、カウンタVCOUNT=64
になるとカウンタVCOUNT=Oにもどる。
以上のような処理によって、SμG(104)上でビブ
ラート付加装置の機能が実現される。
(9) トレモロ制御処理 第27図は、Sμ0 (104)上のソフトウェアによ
って、ビブラートと同期が可能なトレモロ制御機能を実
現した場合の機能プロ、り図である。
TftM発生手段(1030)は、MμG(101)上
のソフトウェアで実現される機能で、トレモロのオン/
オフを指定するトレモロ・オン/オフ・データTRM(
ECD上〕を発生する。トレモロ制御手段(1032)
は、TRM発生手段(1030)から、送出されたデー
タTRMを受けとって記憶するTRM記憶手段(103
3)と、MμC(101)上のソフトウェアで実現され
るSOD発生手段(1031)から送出されるデータS
ODを記憶するSCD記憶手段(1035)と、記憶さ
れたデータSODをもとに、オンキー・データONKを
生成するONK生成手段(1038)とデーJONKよ
シキーオン・スタート・フラグKO8を生成するKO8
生成部(1o34)と、データTRMがオンのときに、
タイマ手段(1037)の制御のもとに、トレモロ・フ
ラグTMFを発生するとともに、フラグKO5がOoH
から”qoOHに変化するタイミングで、トレモロ・フ
ラグTMFを初期設定する機能をもったTMF生成手段
で構成される。
トレモロ付那手段(1040)は、トノモロ制御手段か
ら送出されるトレモロ・フラグTMF(一定周期の矩形
波)をろ波するローパス・フィルタLPF (1041
)とLPFの出力信号によって、楽音発生装置(104
4)から出力されるアナログ楽音出力の振幅を制御する
電圧制御型増幅器V CA (1042) ic、lニ
ッチ構成サレ、ve人(1042)からの出力は、アン
プ・スピーカー等から構成される系音再生装置(104
3)で発音される。
トレモロ制御子6C1032)のタイマ手段(1o37
)、KO8生成手段(1034)、ONK生成手段(1
038)、SCD記憶手段(1035)等を前述のビブ
ラート付加装置(903)(第19図)と共用すること
によって、ビブラートに同期したトレモロが得られる。
上述のトレモロ制御手段(1032)の機能をSμG(
104)上のソフトウェアで実現した場合の処理の流れ
が、第22図の70−・チャートに示されている。
はとんどの処理は、ビブラート付加処理の項で説明した
ので、相違点のみを説明する。
処理(1o06)でビブラート・アドレス・カウンタv
COUNTが64になると、トレモロ・フラグTRFを
発生するサブ・ルーチンTI’tMSET(100B)
を実行する。
カウンタVOOUNτが64になっていないとき、処理
(1011)でトレモロ・オン/オフ・データTRMを
参照し、データTRMがオンならば、処理(1012)
でカウンタvCoUNT=32か否かを判断し、力f)
7タV COUN T=32で6れば、+ブに−y−y
TRMsRT (1013)を実行する。
つまシ、データTRMがオンのときは、カウンタvCO
UNT=32およびカウンタvCOUNT=64のとき
に、サブルーチンT RM S E T(1014)が
実行される。
サブルー−F−yTRMsKT (1014)は、デー
タTRMがオフあるいは、カウンタDCOUNT=0の
とき常にフラグTMFをオンにし、データTRMがオン
のとき、フラグTMFを反転する機能をもっている。
処理(1015)において、データTRMの判定をし、
オフならば、無条件にフラグTMFをオンにセットし、
オンならば、処理(1016)において、カウンタDC
OUNT=Oか否かを判定し、0ならば処理(1019
)−を実行し、0でなければ、処理(1017)でトレ
モロ・フラグTMFのオン/オフを見て、フラグTMF
がオンならば、処理(1018)でフラグTMFをオフ
にし、フラグTMFがオフならば処理(1019)でフ
ラグTMFをオンにして出力する。
第28図は、トレモロ制御処理のタイミングを示すタイ
ミング・チャートである。
トレモロ・フラグTMFは、トレモロ・オン/オフ・デ
ータTRMがオフのとき常にオンになっておシ、データ
TRMがオンになると、ビブラート波形VIBの1/2
周期ごとにフラグTMFを反転させる。
キーオン・スタート・フラグKO8がOOHから失00
HKZると、フラグTMFがオンの状態からスタートす
る。それと同時にディレィ・ビブラートがスタートする
LPFO[JTは、LPF(1041)の出力信号を示
したもので、フラグTMFをろ波した出力である。
このLPFOUTによって、V CA (1042)を
制御し、トレモロをかける。
発明の効果 以上の説明から明らかなように本発明の楽音発生システ
ムは発生楽音の発音タイミングを制御するキーオン/オ
フ・データにもとづいて、楽音を発生する楽音発生装置
と、発音中の楽音を無条件に減衰させることを指示する
強制消音フラグを発生する強制消音フラグ発生装置と、
強制消音フラグを受けとると、楽音発生装置に対して、
キーオフ・データを送出した後、ファースト・ダンパ要
求信号を送出し、発音中の楽音を短時間で減衰させる機
能をもつ強制消音制御手段とで構成しているので、音色
の切り換え時などに、発音中の楽音を無条件に短時間で
減衰させる強制消音処理を行うことによって、クリック
・ノイズの発生が防止できる。
また電子楽器などにおいて複数の楽音発生システムをマ
イクロコンピュータ等を用いた制御装置で制御する場合
、音色の切り換えや、演奏モードの切り換えの際、電子
楽器制御用のマイクロコンピュータは、各楽音発生シス
テムに対して、強制消音要求フラグを送出するだけで、
音色やモードの切り換えの際のクリック・ノイズの発生
を防ぐことができ、上記の制御用マイクロコンピュータ
の処理量が軽減されるという効果が得られる。
さらに、一度、キーオンの発音コントロール・データを
楽音発生装置に送出したあと、強制消音要求フラグを断
続的に送出すれば、マンドリンなどのトレモロ演奏効果
が簡単に得られる。
【図面の簡単な説明】
第1図は本発明の実施例における楽音発生システムのブ
ロック図、第2図はメイン・マイクロ・コンピュータM
μCとサブ・マイクロ・コンピュータSμCの間のI1
0マツプ、第3図〜第5図はMμCとSμC間の転送デ
ータのフォーマット図、第6図はデータ転送装置のブロ
ック図、第7図はデータ転送装置の機能ブロック図、第
8図はデータ送信装置の処理を示すフロー・チャート、
第9図はデータ受信装置の処理を示すフロー・チャー)
、第10図はSμC内のメモリのメモリ・マツプ、第1
1図はデータ転送装置のタイミング・チャート、第12
図はSμCとDSGの間のし。 マツプ、第13図はSμCとDSGの間の転送データの
フォーマット図、第14図、第16図は発音制御装置の
機能ブロック図、第16図、第17図は発音制御装置の
処理を示すフロー・チャート、第18図はディジタル・
サウンド・ジェネレータDSGの入出力を示すタイミン
グ°チャート・第19図はビブラート付加装置の機能ブ
ロック図、第20図はビブラート・データ・メモリの内
容を示すグラフ、第21図〜第23図はビブラート付加
装置とトレモロ制御手段の処理を示すフロー・チャート
、第24図はオンキー・データのフォーマット図、第2
6図はオンキー・データ生成処理を示すフロー・チャー
ト、第26図はビブラート付加装置のタイミング・チャ
ート、第27図はトレモロ制御手段の機能ブロック図、
第28図はトレモロ制御処理を示すタイミング・チャー
トである。 101・・・・メイン−マイクロコンピュータ、104
・・・・サブ・マイクロコンピュータ、105・・・・
・ディジタル・サウンド・ジェネレータ、107・・・
・・振幅変調部、600・・・・・・発音制御装置、6
01・・・・・SOD発生装置、602・・・・・・S
OD割当て手段、603・・・・・・ファースト・ダン
パ要求手段、604・・・・・楽音発生装置、605・
・・・・・KD判定手段、606・・・・・・SOD記
憶手段、607・・・・・・アサイン・フラグ発生手段
、608・・・・・cscn記憶手段、609・・・・
・・SOD出力手段、610・・・・・・CH8TH8
中段、611・・・・・・強制消音フラグ発生装置、6
12・・・・・・強制消音制御手段、900・・・・S
CD発生手段、901・、・VIEN 、DVIB゛・
輩生手段、903・・・・ビブラート付加装置、904
・・・・・・基本ピッチ・データ発生手段、906  
・ONK発生手段、907・・・・・・KO8生成手段
、909・・・・・・ビブラート・データ・メモリ、9
10・・・・・・ビブラート・データ読出し手段、91
1・・・・・ビブラート・アドレス・カウンタ、912
・・・・・ディレィ・ビブラート・アドレス・カウンタ
、913・・・・・タイマ手段、914・・・・・・加
算手段、916・・・・・指数変換手段、916・・・
・楽音発生装置、1o31・・・・・・SCD発生手段
、1032・・・・トレモロ制御手段、1o34・・・
・・・KO8生成手段、1o36・・・・・・TMF生
成手段、1o37・・・・・・タイマ手段、1o40・
・・・・トレモロ付加手段、1041・・・・・・ロー
パス・フィルタ、1o42・・・・・・電圧制御型増幅
器、1044・・・・・・楽音発生装置。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第2
図 (αl        (bλ 第6図 第7図 第8図、ユ、4,7 第9図 第10図 第16図 第17図 第18図 Rnr Dδ0のλ記カ 第21図 第22図 (α)           (b) 第23図 第24図 (ω) (bJ 第25図 126図

Claims (3)

    【特許請求の範囲】
  1. (1)発生楽音の発音タイミングを制御するキーオン/
    オフ・データにもとづいて、楽音を発生する楽音発生装
    置と、発音中の楽音を無条件に減衰させることを指示す
    る強制消音フラグを発生する強制消音フラグ発生装置と
    、強制消音フラグを受けとると、楽音発生装置に対して
    、キーオフ・データを送出した後、ファースト・ダンパ
    要求信号を送出し、発音中の楽音を短時間で減衰させる
    機能をもつ強制消音制御手段とで構成されることを特徴
    とする楽音発生システム。
  2. (2)強制消音フラグ発生手段は、楽音発生装置で発生
    される楽音の音色を切り換えるときに強制消音フラグを
    送出することを特徴とする特許請求の範囲第1項記載の
    楽音発生システム。
  3. (3)強制消音フラグ発生手段は、楽音発生装置で発生
    される楽音の音程を切り換えるときに強制消音フラグを
    送出することを特徴とする特許請求の範囲第1項記載の
    楽音発生システム。
JP59127059A 1984-06-20 1984-06-20 楽音発生システム Pending JPS616690A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59127059A JPS616690A (ja) 1984-06-20 1984-06-20 楽音発生システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59127059A JPS616690A (ja) 1984-06-20 1984-06-20 楽音発生システム

Publications (1)

Publication Number Publication Date
JPS616690A true JPS616690A (ja) 1986-01-13

Family

ID=14950572

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59127059A Pending JPS616690A (ja) 1984-06-20 1984-06-20 楽音発生システム

Country Status (1)

Country Link
JP (1) JPS616690A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63155196U (ja) * 1987-03-30 1988-10-12

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55115094A (en) * 1979-02-28 1980-09-04 Nippon Musical Instruments Mfg Electronic musical instrument
JPS56106287A (en) * 1980-04-30 1981-08-24 Nippon Musical Instruments Mfg Electronic musical instrument

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55115094A (en) * 1979-02-28 1980-09-04 Nippon Musical Instruments Mfg Electronic musical instrument
JPS56106287A (en) * 1980-04-30 1981-08-24 Nippon Musical Instruments Mfg Electronic musical instrument

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63155196U (ja) * 1987-03-30 1988-10-12

Similar Documents

Publication Publication Date Title
US6184455B1 (en) Tone generating method and device
US5717154A (en) Computer system and method for performing wavetable music synthesis which stores wavetable data in system memory employing a high priority I/O bus request mechanism for improved audio fidelity
EP0780827B1 (en) Method and device for generating a tone
EP0750290B1 (en) Method and device for forming a tone waveform by combined use of different waveform sample forming resolutions
JP3637578B2 (ja) 楽音生成方法
KR100402364B1 (ko) 악음발생장치, 악음발생방법 및 기억매체
US5847304A (en) PC audio system with frequency compensated wavetable data
JP7131668B2 (ja) 楽音発生装置、電子楽器、楽音発生方法、及びプログラム
US5892170A (en) Musical tone generation apparatus using high-speed bus for data transfer in waveform memory
JPS5950077B2 (ja) 合成音声の途中停止制御方式
US5809342A (en) Computer system and method for generating delay-based audio effects in a wavetable music synthesizer which stores wavetable data in system memory
JPS616690A (ja) 楽音発生システム
JPH07121181A (ja) 音声情報処理装置
JP3152198B2 (ja) 楽音発生方法および楽音発生装置
JP3658826B2 (ja) 楽音生成方法
JPS616687A (ja) 楽音発生システム
JPS616691A (ja) 楽音発生システム
JPH11288285A (ja) 楽音発生方法及び装置
JPS616692A (ja) 楽音発生システム
JP3572847B2 (ja) コンピュータソフトウェアを用いた音源システム及び方法
JPS61159697A (ja) 電子楽器
JPS616688A (ja) 楽音発生システム
KR0167304B1 (ko) 음원발생기
Loscos et al. SMSPerformer: A real-time synthesis interface for SMS
JPH10312189A (ja) 楽音発生方法