JPS6162252A - 時分割多元接続方式におけるタイミング信号群供給方式 - Google Patents

時分割多元接続方式におけるタイミング信号群供給方式

Info

Publication number
JPS6162252A
JPS6162252A JP18499084A JP18499084A JPS6162252A JP S6162252 A JPS6162252 A JP S6162252A JP 18499084 A JP18499084 A JP 18499084A JP 18499084 A JP18499084 A JP 18499084A JP S6162252 A JPS6162252 A JP S6162252A
Authority
JP
Japan
Prior art keywords
timing signal
division multiple
selector
signal group
timing signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18499084A
Other languages
English (en)
Inventor
Yasutaka Sasaki
康隆 佐々木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP18499084A priority Critical patent/JPS6162252A/ja
Publication of JPS6162252A publication Critical patent/JPS6162252A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0337Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (発明の属する技術分野) 本発明は時分割多元接続方式(以下rTDMA通信方式
」という)にお込て、速度の異なるポートモジエールを
区分して、そのポートモジュールに適合するタイミング
信号を供給する方式(従来の技術) TDM人通人通式方式る通信システムの子局に対して共
通部であるTDMA部は接続される各ポートモジュール
(以下PMと略す)が必要とするタイミング信号群を供
給しなければならない。
第2図はこの具体例を示す従来の供給方式でTDMA、
!−PMとの間のインタフェース状態を表わしてbる。
TDMA部では挿入されるn種のPMが必要とするn組
のタイミング信号群Tl。
Tz、・・・・・・Tnが作られ、これらの信号がPM
に供給される。各PMは受は取ったタイミング信号のう
ち必要とするものだけを用いて動作する。
この方式によれば、TDMA部側では、どのPMが挿入
されて因るかという情報がないため、すべてのPMに一
様に全てのタイミング信号群Tl、Tl、・・・・・・
Tn を供1合しなければならなり0したがって、この
場合TDMAとP M間の総インタフェース本敬Tば、 T −T1+ T2+−・・・・・+ Tn     
(1)となる。PMでは(1)式で表わされる11組の
タイミング信号群のうち必要な1組のタイミング信号群
Tmだけを用いるため残りのn−1組のタイミング信号
群Tl、 Tl 、 −−−Tm−1、Tm−1−t。
・・・・・・Tnは開成となる。これはT D M A
からの出力インタフェース本数に制限がある場合(例え
ば第2図の一点鎖線内をLSIと考えると、外部インタ
フェースビン数に制約があるため、出力インタフェース
本数Tは制限される。)重大な欠点となる。また、イン
タフェース本数が多いということは、故障率(具体的に
は断線など)や保守の面でも不利である。
(発明の目的) 本発明の目的はTDMAとP M間のインタフェース本
数を従来の方式より削減させることができる時分割多元
接続方式におけるタイミング信号群供給方式を提供する
ことにある。
(発明の構成) 前記目的を達成するために本発明による時分割多元接続
方式におけるタイミング信号群供給方式は親局から複数
の子局のポートモジュールに対し、タイミング信号群を
供給する時分割多元接続方式において、各子局に挿入さ
れる速度の異なる各種のポートモジュールに対して共通
の働きをする時分割多元¥AA光部に、タイミング信号
群を選択するセレクタを設け、各ポートモジュールから
前記セレクタに指定情報を供給し、各ポートモジュール
に適合したタイミンf Ca 分群を選択するように棹
成しである。
前記構成によれば本発明の目的は完全に達成される。
(実施例) 以下・図面′!:参照L−’ff発明全さら1詳しく 
     ・11、説明する。
第1図は、本発明によるタイミング信号群供給方式を示
す図である。図中1は共通部でらるTDMA部で、挿入
されるn種のPMが必要とするn組のタイミング信号群
Tl、T2.・・・・・・Tnが作成される。
このタイミング信号群Tt 、 Tz 、・・・・・・
Tnはn:1セレクタz(SEL)に入力される。セレ
クタ2にはPMaを挿入したときPMからどのタイミン
グ信号群を選択するかという指定情報Nが入力され、こ
の情報によりタイミング信号群Tmが選択され出力され
る。すなわち、TDMAilにセレクタ2を付加し、P
M3から指定情報Nを得ることにより、TDM人部工部
1種のPMを区分することが可能となり不要なタイミン
グ信号群を出力しなくてすむことになる。
したがって、この方式によればTDMAとPM間の總イ
ンタフェース本数T′は指定情報の数をNとすると T’=Tm+N  (m=1,2.・・・・・・n)f
21となり、(1)式で表わされる従来の方式による総
インタフェース本数Tよりも少なくなる。このことを具
体的に説明する。
各PMの必要とするタイミング信号群の政は全てTlで
あるとする。(一般のTDM人部とPMのインタフェー
スにおいて上記の条件は満足される。)このとき、従来
の方式による総インタフェース本数Tは(1)式より T工n −T fl、          (31であ
る。一方、本発明方式による場合、PMからの指定情報
t−1と00組合せで与えるとすれば、指定情報の数N
は N −(1og2(n−1)) +1    (4)た
だし〔X〕はXこえない最大の整数とするとなるゆえ(
ただし、n=1の場合はPMを選択する必要がなく無意
味でちるからn≧2の場合について考える。) 総インタフェース本数T′は(2)式ようT’=T1+
(Iogz(n−1))+1  (5)となる。(3)
、(5)式より、T2≧1かつn≧2の条件の下では常
に T ≧ T’   (等号はn=2のとき)が成立する
ため、本発明方式による偲インタフエース本数は従来の
方式よりも減少する。例えばPMが3埋類あり、それぞ
れ必要とするタイミング信号群の数が全て3である場合
、n−8゜Tぷ−3であるから、(3)式よシ従来の方
式ではT雪 8X3−24(木) 必要である。本発明の方式によれば(5)式よりT’=
a+a 閃 6  (本) となり従来の方式の−のインタフェース本数となる。
また、(3) 、 (41式の比較からPMの種類nが
増加すればする楊、本発明の効果は大きくなると言える
(発明の効果) 以上、詳しく説明したように本発明は、PMへのインタ
フェース本数を減少させることができるからLSIなど
外部インタフェース本数に制限がある場合に非常に有効
であり、また、PMの′a類が何であろうと指定情報を
あらかじめPMに設定しておくことが可能であるため(
具体的には指定情報をプリントパターン化することによ
って実現できる。)どのタイミング信号群を必要とする
かを外部から指定する必要がなくな夛、誤操作を防止で
きるという利点もある。
【図面の簡単な説明】
第1図は本発明によるタイミング信号群供給方式の実施
例を示すブロック図、第2図は従来方式によるタイミン
グ信号群のインタフェース状態を示すブロック図である
。 1・・・時分割多元接続部(共通部) 2・・・セレクタ 3・・・ポートモジュール 特許出願人  日本電気株式会社 だ

Claims (1)

    【特許請求の範囲】
  1. 親局から複数の子局のポートモジュールに対し、タイミ
    ング信号群を供給する時分割多元接続方式において、各
    子局に挿入される速度の異なる各種のポートモジュール
    に対して共通の働きをする時分割多元接続部に、タイミ
    ング信号群を選択するセレクタを設け、各ポートモジュ
    ールから前記セレクタに指定情報を供給し、各ポートモ
    ジュールに適合したタイミング信号群を選択するように
    構成したことを特徴とする時分割多元接続方式における
    タイミング信号群供給方式。
JP18499084A 1984-09-04 1984-09-04 時分割多元接続方式におけるタイミング信号群供給方式 Pending JPS6162252A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18499084A JPS6162252A (ja) 1984-09-04 1984-09-04 時分割多元接続方式におけるタイミング信号群供給方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18499084A JPS6162252A (ja) 1984-09-04 1984-09-04 時分割多元接続方式におけるタイミング信号群供給方式

Publications (1)

Publication Number Publication Date
JPS6162252A true JPS6162252A (ja) 1986-03-31

Family

ID=16162861

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18499084A Pending JPS6162252A (ja) 1984-09-04 1984-09-04 時分割多元接続方式におけるタイミング信号群供給方式

Country Status (1)

Country Link
JP (1) JPS6162252A (ja)

Similar Documents

Publication Publication Date Title
US5212475A (en) Method for generating an alarm inhibit signal
US5901136A (en) System and method for controlling timing in a distributed digital cross-connect system
US6198720B1 (en) Distributed digital cross-connect system and method
ES8503187A1 (es) Perfeccionamientos en dispositivos de conmutacion que tienen capacidad de conmutacion a distancia
ES8600590A1 (es) Perfeccionamientos en un nodo de conmutacion distribuido en banda variable para una red de servicios integrados
US5682408A (en) Method of transmitting sync clock and sync data between shelves of a synchronous digital hierarchy system
EP0741933B1 (en) Sdh add-drop multiplexer
EP0044218B1 (en) Data communication system
JPS6162252A (ja) 時分割多元接続方式におけるタイミング信号群供給方式
US5263023A (en) Data transfer connection between a primary device and a plurality of secondary with a reduced number of links
EP0909526B1 (en) Method and system for overhead controlled switching
US6285687B1 (en) Timing system and method for distributing a timing signal
US4697234A (en) Data processing module with serial test data paths
US20030002435A1 (en) Fault tolerant shared transciever apparatus and system
US4559624A (en) Digital concentrator
SE8800745D0 (sv) Telekommunikationssystem for overforig av information mellan abonnenter anslutna till ett bussystem
AU627751B2 (en) Multi-channel controller DO NOT SEAL CASE WITHDRAWN
US20020057656A1 (en) Cellular communication system
DE69736716T2 (de) Verteiltes digitales cross-connect-system und verfahren
JP2951396B2 (ja) シリアル情報転送方法
JPS61245020A (ja) Camacシステムのアナログ信号出力モジユ−ル
KR100197437B1 (ko) 전전자 교환기의 프로세서와 디바이스간 통신 장치
JPH05225116A (ja) パッケージ識別番号設定方式
JP2000324577A (ja) 加入者信号収容方法及び加入者信号伝送・交換システム
JPS6379499A (ja) 時分割多重装置の遠隔制御方式