JPS61502995A - Control device - Google Patents

Control device

Info

Publication number
JPS61502995A
JPS61502995A JP59500516A JP50051684A JPS61502995A JP S61502995 A JPS61502995 A JP S61502995A JP 59500516 A JP59500516 A JP 59500516A JP 50051684 A JP50051684 A JP 50051684A JP S61502995 A JPS61502995 A JP S61502995A
Authority
JP
Japan
Prior art keywords
signal
control device
output
input
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59500516A
Other languages
Japanese (ja)
Inventor
ケニー・トーマス・マイケル
Original Assignee
セントロン・リミテツド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by セントロン・リミテツド filed Critical セントロン・リミテツド
Publication of JPS61502995A publication Critical patent/JPS61502995A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/007Telephonic communication systems specially adapted for combination with other electrical systems with remote control systems
    • GPHYSICS
    • G08SIGNALLING
    • G08BSIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
    • G08B1/00Systems for signalling characterised solely by the form of transmission of the signal
    • G08B1/08Systems for signalling characterised solely by the form of transmission of the signal using electric transmission ; transformation of alarm signals to electrical signals from a different medium, e.g. transmission of an electric alarm signal upon detection of an audible alarm signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Nuclear Medicine (AREA)
  • Selective Calling Equipment (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるため要約のデータは記録されません。 (57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 制御装置 この発明は、符号化された入力信号を復号化し、前もって決められた符号に対応 する符号化された入力信号に従って接続された装置の動作を制御する制御装置に 関するものである。更に、本発明は、電話のリング信号を復号化し、リング・シ ーケンスの符号化されたグループに従って装置の動作を電気的に制御する制御装 置に関するものである。[Detailed description of the invention] Control device This invention decodes a coded input signal and corresponds to a predetermined code. to a control device that controls the operation of a connected device according to an encoded input signal that It is related to Furthermore, the present invention decodes the telephone ring signal and A control device that electrically controls the operation of the equipment according to a coded group of sequences. It's about location.

本発明は、照明システム、冷暖房器具、可聴および/または可視警報システム機 器等の様な種々の家庭用電気器具の動作の制御に特別の応用を見付けており、そ こでは電気回路網内の電話のリングを用いることにより、この様な装置の動作は 遠隔的に可能になったり不能になったりする。The present invention can be applied to lighting systems, heating and cooling appliances, audible and/or visual alarm system equipment. It has found particular application in controlling the operation of various household appliances such as appliances, etc. Here, by using a telephone ring in the electrical network, the operation of such a device is Remotely enabled or disabled.

電話のリングに応じて種々の家庭用電気器具の遠隔制御は以前がら知られている が、器具と電話受信器の間のインタフェースに用いられている従前の制御装置前 の技術の装置の主要な欠点は、面倒かつ高価な制御装置を含んでおり、これは器 具の制御を活性化しようと意図しないソースから導かれた入力信号に応じて自他 の例は、ジェー・イー バード(J、 E、 Bard)売約あるいは虚偽のト リガリングに敏感である。この様な従前の装置が電話受信器からの入力リング信 号を使用している状態において、器具の制御を意図しない寄生電話リングあるい は呼によって器具のあり得る虚偽のトリガリングを充分避ける様に適当な準備が 行はわれていない。Remote control of various household appliances according to the ring of the telephone has long been known However, prior to the previous control device used to interface between the appliance and the telephone receiver, The major disadvantage of this technology's devices is that they include cumbersome and expensive control equipment, which self and others in response to input signals derived from unintended sources that attempt to activate control of the device. An example of this is J.E. Bard sales or false information. Sensitive to rigging. Previous devices such as this were designed to accept input ring signals from telephone receivers Parasitic phone rings or unintended device control shall have appropriate arrangements in place to sufficiently avoid possible false triggering of the instrument by the call. The lines are not broken.

この分野における従前の技術の一例は、イー・工−コルム(E、 A、 Kol m)による米国特許第3360777号に述べられており、これは既存の電話回 路網の利用によって器具の遠隔制御を準備する初期の試みの1つを表わしている 。この特許は入力信号を装置の出力に転送するために一連のリレーとタイマを使 用する制御装置を開示している。特にそこで使用されているリレーとタイマ双方 の複雑かつ厄介な性質から、この様な装置の採用でいくつかの問題のあることは 明らかである。An example of previous technology in this field is E. A. Kol. No. 3,360,777 by Represents one of the earliest attempts to provide remote control of appliances through the use of a road network. . This patent uses a series of relays and timers to transfer input signals to the output of the device. A control device for use is disclosed. Especially both the relays and timers used there. Due to the complex and cumbersome nature of it is obvious.

更に、この装置は各入力信号に応じて使われなくてはならぬ異ったリレーとタイ マの組合せを必要としている。この様にして、この装置で復号化システムを実現 するのは実際的でなく、この装置は、そこに接続された装置が活性化される前に 、連続的入力信号の規定された数のグループの前もって決められた数の入力を必 要とし、遠隔制御装置の本質的要求条件は虚偽のトリガリングの受け入れられる 程度の耐性を有することである。Additionally, this device has different relays and ties that must be used depending on each input signal. We need a combination of materials. In this way, this device realizes a decoding system. It is impractical to do so, and this device must , requires a predetermined number of inputs of a defined number of groups of continuous input signals. The essential requirements of the essential and remote control device are accepted for false triggering. It is to have a certain degree of resistance.

ンギング信号を受取り、第1のシリーズはタイマを活の米国特許第370290 4号によって述べられている。この装置はコームの特許で述べられた高価かつ厄 介なアナログ回路素子を放棄し、ディジタル電子装置を使用しており、そこでは 、制御信号の発生に応じて、カウンタは着信電話リング信号を計数する様に制御 され、出力手段は計数されたリングの数の表示を具えている。U.S. Pat. It is stated by No. 4. This device was described in Comb's patent as expensive and cumbersome. The traditional analog circuit elements are abandoned in favor of digital electronics, in which , the counter is controlled to count the incoming telephone ring signals in response to the occurrence of the control signal. and the output means includes an indication of the number of rings counted.

この装置の欠点は、カウンタの動作を決定するために、バードの特許で述べられ た様な特別の制御信号の使用から生じており、それによりカウンタは「最初の制 御信号が存在しない場合のみリング信号によって計数の開始が動作状態になって いる」。この特徴は、制御信号の真の性質に加えて、入力リング・シーケンスの グループの復号化を必要とする状態において、カウンタと制御信号の一層の使用 に制限を与えている。この装置におけるカウンタと制御信号の間の相互作用は、 計数されたリングの数を表示する出力信号の発生に都合が良く、特に相対的に複 雑に符号化されたリング信号に応じた出力信号の発生に好ましい。この様にして 後者の応用において、制御信号を発生する制御手段は人頭である他の装置はまた 電話回路網を使用する遠隔制御装置に基いている。この装置は2つのシリーズの す性化し、これは順々に第2のシリーズのリンギング信号を計数する様にカウン タをエネーブルし、前もって決められた数に等しい第2のシリーズのリンギング 信号に応じて器具は活性化される。この装置による欠点は、複雑に符号化された 入力リンギング信号を復号化できぬことに存在している。と言うのは、リンギン グ信号の第1のシリーズは任意の特定のコードに一致させるのに必要とされない からである。更に、装置は入力リング・シーケンスの一連の異ったグループの復 号化に対して準備されておらず、その様に適応させるのに効率的に適用できない 。The disadvantage of this device is that it is not possible to determine the operation of the counter as stated in the Byrd patent. This results from the use of special control signals such as The start of counting is activated by the ring signal only when the control signal is not present. There is.” This feature, in addition to the true nature of the control signals, Greater use of counters and control signals in situations requiring group decoding is given a limit. The interaction between the counter and the control signal in this device is Convenient for generating an output signal indicating the number of rings counted, especially for relatively complex Preferred for generating an output signal in response to a coarsely encoded ring signal. like this In the latter application, the control means for generating the control signal is a human head.The other device is also It is based on a remote control device that uses the telephone network. This device is available in two series This is in turn counted to count the second series of ringing signals. a second series of ringing equal to a predetermined number. The instrument is activated in response to the signal. The disadvantage with this device is that the complex encoded The problem lies in the inability to decode the input ringing signal. I mean lingin The first series of coding signals is not needed to match any particular code. It is from. Furthermore, the device can recover a series of different groups of input ring sequences. are not prepared for encoding and cannot be efficiently applied to adapt as such. .

他の例は、アイ グレッフ (I 、 Gretczko)の米国特許第430 4967号の主題であり、これは計数可能な入力信号を計数するカウンタおよび 上記の入力信号の計数を制御するタイマを有する装置に向けられており、それに より、カウンタが計数された信号の前もって決められた数に達した後、それに接 続された器具は活性化されることになろう。この装置による欠点は虚偽のトリガ リングを避けるための復号化の欠除に存在し、そ取りに対し直°ちに活性化する 。その上、更に複雑に符号化された入力信号の復号化を制御することに対してタ イマに何の準備も行われていない。Another example is U.S. Pat. No. 430 to Gretczko I. No. 4967, which is the subject of a counter that counts countable input signals and It is directed to a device having a timer that controls the counting of the above input signals, and , after the counter reaches a predetermined number of counted signals, The connected instrument will be activated. The drawback with this device is false triggers Exists in lack of decoding to avoid ringing and activates immediately for distortion . Moreover, it is useful for controlling the decoding of input signals that are more complexly encoded. No preparations have been made yet.

別の装置が提案されているが、それ等は前記の引用の実質的な変更であり、その 若干あるいはすべては前に述べたのと同様な欠点を示している。Alternative devices have been proposed, but they are substantial modifications of the above quotation and their Some or all exhibit the same drawbacks as previously mentioned.

本発明の目的はここでは規定されたタイプの制御装置を与えるこきであり、それ は前に述べた引用で説明された装置よりも実行が更に効率的であり経済的である 。The object of the invention is here to provide a control device of the type specified, which is more efficient and economical to implement than the device described in the previous quote. .

本発明の一層の目的は、ここで規定さた種類の相対的に複雑に符号化された入力 信号を復号化するために簡単に修正されるか適用される制御装置を提供すること である。It is a further object of the present invention to obtain relatively complexly encoded inputs of the type defined herein. To provide a control device that is easily modified or adapted to decode signals. It is.

本発明の別の目的は、虚偽のトリガリングに対するその耐性を改善するために簡 単に修正されるか適応できる制御装置を提供することである。Another object of the present invention is to provide a simple method for improving its resistance to false triggering. It is simply a matter of providing a control device that can be modified or adapted.

本発明のまた別の目的は、それに接続された1つ以上の装置の独立制御を与える ために簡単に修正されるか適応できる制御装置を提供することである。Another object of the invention is to provide independent control of one or more devices connected to it. The object of the present invention is to provide a control device that can be easily modified or adapted for use.

1つの形態において、一連のほぼ規則正しく間隔の置かれた入力信号で通常構成 されている符号化された入力信号に応じてそこに接続された制御を実行する制御 装置に属している゛本発明は次の各項を具えている。In one form, typically consists of a series of generally regularly spaced input signals. A control that executes a control connected to it in response to an encoded input signal The present invention, which pertains to an apparatus, includes the following items.

すなわち、 (a)上記の入力信号の受取りを計数し、計数された上記の入力信号の数の大き さを表わす計数信号を発生する計数手段、 (1〕)前もって決められたmlの時間間隔が入力信号の受信から経過した後で 第1時間借号を発生ずるタイミング手段、そして (C)前もって決められた大きさと上記の第1時間借号に対応する計数信号の入 力に応じて上記の装置の動作を制御する出力手段、 ここで、上記の第1時間借号は、もし引続く入力信号が受信された最終入力信号 からの第1時間間隔内で受信されないなら、その時に限り発生される。That is, (a) counting the receipt of said input signals and the magnitude of the number of said input signals counted; counting means for generating a counting signal representing the (1) after a predetermined time interval of ml has elapsed from the reception of the input signal. a timing means for generating a first time borrowing; and (C) Input of a counting signal corresponding to a predetermined magnitude and the above first time borrowing symbol. output means for controlling the operation of the above device according to the force; Here, the above first time signature is the last input signal if the subsequent input signal is received. is not received within a first time interval from then only.

発明の好ましい特徴によると、タイミング手段は上記の入力信号を受信すると初 期状態にリセットされる。According to a preferred feature of the invention, the timing means, upon receiving said input signal, reset to initial state.

発明の他の好ましい特徴によると、出力手段は1つあるいはそれ以上の論理手段 を含み、これは規定されたコードに従って発生された計数信号の1つあるいはそ れ以上の組と第1の時間信号を連続的に復号化し、そして上記の装置の制御の実 現に関して出力制御信号を発生する。According to another preferred feature of the invention, the output means include one or more logic means. one or more of the counting signals generated according to a specified code. sequentially decoding the plurality of sets and the first time signal, and implementing the control of the above device. generates an output control signal regarding the current state;

発明の他の好ましい特徴によると、制御装置は、上記の第1時間借号の発生の後 のある任意の時間に上記そこでは上記のリセット手段はリセット信号を上記の計 数手段に印加する。According to another advantageous characteristic of the invention, the control device is arranged such that after the occurrence of said first time borrowing At any given time, the reset means outputs the reset signal as described above. Apply to several means.

発明の他の好ましい特徴によると、論理手段は少なくとも2つの上記の信号の組 に対応する規定されたコードを有し、そして異った信号の組に対応するゲート手 段と上記のゲート手段の動作を制御する制御手段を含み、それにより上記のゲー ト手段は信号の上記の組を連続的に復号化し、上記の制御手段き結合して出力制 御信号の発生を達成する。According to another preferred feature of the invention, the logic means and gate hands corresponding to different signal sets. and control means for controlling the operation of said gate means, thereby controlling said gate means. The control means sequentially decodes said set of signals and combines with said control means for output control. Achieve control signal generation.

発明の他の好ましい特徴によると、ゲート手段は、前もって決められた大きさの 上記の計数信号に対応する入力と第1時間借号の各々を受信する一連のゲートを 含んでおり、それによってゲートされた信号は上記の規定されたコードに従って ゲートの出力に発生され、第1ゲートはコードにおいて信号の第1の組に対応す る計数信号を有し、引続くゲートはコードにおいて信号の引続く組か組の集合に 対応する計数信号を有し、最終のゲートのゲートされた信号は出力制御信号の発 生を達成する。According to another preferred feature of the invention, the gate means has a predetermined size. a series of gates each receiving an input corresponding to the above counting signal and a first time signature; and the signals gated by it according to the specified code above. the first gate corresponds to the first set of signals in the code. The subsequent gates have a counting signal of The gated signal of the final gate has a corresponding count signal and the gated signal of the final gate is the source of the output control signal. achieve life.

発明の他の好ましい特徴によると、論理手段は上記の第1ゲートの選択された動 作に対応して、初期動作状態を有し、ここで上記の制御手段は以前に選択された ゲートの出力に応じて引続くゲートの選択された動は第2の前もって決められた 時間間隔が入力信号の受信から経過した後で第2時間借号を発生し、上記の第2 の前もって決められた時間間隔が上記の第1時間間隔より相対的に長く、第2時 間間隔はひき続く入力信号が最後に受信された入力信号からの第2時間間隔内で 受信されない場合のみ発生され、それにより、上記の論理手段は上記の第2時間 借号に対応して入力を受取り、そこにおいて、論理手段は上記の第2時間借号の 発生に際して上記の初期状態にリセットされる。According to another preferred feature of the invention, the logic means are configured to control the selected operation of said first gate. Corresponding to the operation, it has an initial operating state, in which the above control means have been previously selected. Depending on the output of the gate the selected motion of the subsequent gate is determined by a second predetermined A second time signature occurs after the time interval has elapsed since the reception of the input signal, and the second the predetermined time interval is relatively longer than the first time interval, and the second time interval The interval is the time interval in which subsequent input signals are within a second time interval from the last received input signal. Occurs only if it is not received, so that the above logic means the above second time receives an input corresponding to the second time borrow, where the logical means Upon occurrence, it is reset to the initial state described above.

発明の他の好ましい特徴によると、任意の時間は上記の第2時間借号の発生の時 間以上には伸びていない。According to another preferred feature of the invention, the arbitrary time is the time of occurrence of said second time borrowing. It hasn't grown any further than that.

発明の他の好ましい特徴によると、制御装置は入力信号の規定されたシーケンス の入力に応じてパルスを発生するパルス発生手段を有する上記の符号化された入 力信号を受信する入力手段を含んでおり、そこでは上記のパルスは、上記の入力 信号の計数とタイミング動作をそれぞれ容易にするために計数手段とタイミング 手段に印加される。他の形態において、発明は入力信号の規定されたシーケンス に応じて、出力パルスを発生するパルス発生手段に属し、固定された期間内で1 つあるいはそれ以上の入力信号に対応する上記のシーケンスは遅延手段とサンプ リング手段を具え、そこでは上記の遅延手段は入力信号の受信からの時間遅延の 後で上記のサンプリング手段への活性化信号を出力し、上記のサンプリング手段 は、入力信号の存在と上記の活性化信号、上記の固定された期間を近似する時間 ゛遅延に応じてのみ上記の出力パルスを発生する。According to another preferred feature of the invention, the control device is adapted to control a defined sequence of input signals. The above coded input has a pulse generating means for generating a pulse in response to the input of the coded input. input means for receiving a force signal, wherein said pulse is applied to said input. Counting means and timing to facilitate signal counting and timing operations, respectively. applied to the means. In another form, the invention provides a defined sequence of input signals. belongs to a pulse generating means that generates an output pulse according to The above sequences corresponding to one or more input signals are delayed and sampled. ring means, wherein the delay means is configured to provide a time delay from receipt of the input signal. Later, an activation signal is output to the above-mentioned sampling means, and the above-mentioned sampling means is the presence of the input signal and the activation signal above, the time approximating the fixed period above ゛Generates the above output pulse only in response to the delay.

本発明は、いくつかの実施例の以下の記述を参照して更に良く理解されよう。こ の記述は添付の図面を参照して行われている。ここで、 第1図は、第1の実施例に記載された遠隔制御装置の回路図である。The invention will be better understood with reference to the following description of some embodiments. child The description has been made with reference to the accompanying drawings. here, FIG. 1 is a circuit diagram of the remote control device described in the first embodiment.

第2図は、第2の実施例に記載された遠隔制御装置の回路図である。FIG. 2 is a circuit diagram of the remote control device described in the second embodiment.

第3図は、第3の実施例による遠隔制御回路網のブロック図である。FIG. 3 is a block diagram of a remote control circuitry according to a third embodiment.

第4図は、第4の実施例による遠隔制御回路網のブロック図である。FIG. 4 is a block diagram of a remote control circuitry according to a fourth embodiment.

第5図は、第1の実施例に記載された遠隔制御装置の入力ステージの回路図であ る。FIG. 5 is a circuit diagram of the input stage of the remote control device described in the first embodiment. Ru.

発明の実施例は、電話のリングに応じて動作可能となる遠隔制御装置に向けられ ている。装置の機能はユーザーの要求に応じてそれに接続され、た1つあるいは それ以上の装置の動作を電気的に制御することであり、ユーザーは標準の電話回 路網によって本装置と通信する。Embodiments of the invention are directed to a remote control device operable in response to a telephone ring. ing. The functions of the device can be connected to it according to the user's requirements, one or more Electrical control of the operation of further equipment; communicates with this device via the network.

本装置の動作はリング・シーケンスのグループの規定された数の正しい入力に依 存し、各グループはリング・シーケンスの前もって決められた数であり、引続く グループは規定された範囲内に落ちる期間によっ゛て時間的に分離されている。The operation of the device depends on the correct input of a defined number of groups of ring sequences. and each group is a predetermined number of ring sequences, followed by Groups are separated in time by periods that fall within a defined range.

リング・シーケンスは1つあるいはそれ以上のリングの組として規定され、そこ ではその組は使用された電話回路網で規定された様な電話受信器の基本リング・ トーンを形成している。本発明はオーストラリアの電話回路網によって採用され たリング・シーケンスを引用して説明されており、これは比較的長い休止期間が 続く相対的に早い連続の2つの引続くリングを具えている。しかし、発明の範囲 はそれらに限らず、米国あるいは英国における他の電話回路網によって採用され たリング・シーケンスにも等しく適用されることを評価すべきである。A ring sequence is defined as a set of one or more rings, in which Then, the set is the basic ring ring of a telephone receiver as specified by the telephone network used. It forms the tone. The invention has been adopted by the Australian telephone network. This is explained by referring to the ring sequence, which has a relatively long pause period. It comprises two successive rings in relatively quick succession. However, the scope of the invention has been adopted by other telephone networks, including but not limited to those in the United States or the United Kingdom. It should be appreciated that this applies equally to ring sequences.

さて、特に第1図に示された本発明の第1の実施例を説明すると、リング信号ピ ックアップ11は電話機15に接続されているか、その近くに置かれている。リ ング信号ピックアップは電話機の受信器回路に直接に接続された磁気ピックアッ プか、あるいは電話機の近くに置かれた音響マイクロホンであろう。リング信号 ビックアッス11は、電話機15のリンギング音に応じてその出力に信号を実質 的に生成する。リング信号ピックアップの出力は増幅器とフィルタ回路網12に 接続され、これは順にパルス発生器論理回路40の入力に接続されている。パル ス発生器論理回路はリングパルス発生器13と入力論理ゲート14を具えている 。リングパルス発生器13は、電話機15によって生成さた各リング・シーケン スに対し、その出力に単一リングパルスを発生する様に設計されている。パルス 発生器13の出力は論理ゲート14の1つの入力に接続され、この論理ゲートは アンドゲートの形をしている。フィードバック線21がスイッチ36を経由して 出力フリップ・フロップ33の出力34C(これについては後で説明す・る)か ら導かれ、それによって論理ゲート1.4はフィードバック線21の状態に従っ てそこを通るリングパルスをブロックするか通過することができる。Now, specifically describing the first embodiment of the present invention shown in FIG. Backup 11 is connected to telephone 15 or located near it. Li The signal pickup is a magnetic pickup connected directly to the receiver circuit of the telephone. This may be an acoustic microphone placed near the telephone. ring signal The big ass 11 sends a signal to its output in response to the ringing sound of the telephone 15. to generate. The output of the ring signal pickup is connected to an amplifier and filter network 12. which in turn is connected to the input of the pulse generator logic circuit 40. Pal The pulse generator logic circuit comprises a ring pulse generator 13 and an input logic gate 14. . Ring pulse generator 13 generates each ring sequence generated by telephone 15. It is designed to generate a single ring pulse at its output for a given signal. pulse The output of generator 13 is connected to one input of logic gate 14, which logic gate It is shaped like an and gate. Feedback line 21 passes through switch 36 Output 34C of output flip-flop 33 (this will be explained later) , thereby causing logic gate 1.4 to follow the state of feedback line 21. can block or pass the ring pulse through it.

ゲート14の出力はタイマ18のリセットビンに直接接続され、またRC遅延回 路網39を経由してカウンタ16のクロック入力ピンに接続されている。The output of gate 14 is connected directly to the reset bin of timer 18 and is also connected to the RC delay circuit. It is connected to the clock input pin of the counter 16 via a network 39 .

タイマ18は、相対的に長い時間の遅延(例えば5時間)を容易に生成するため に、RC回路19によって設定されたクロック周波数を持つ多ビツト2進カウン タ(例えば14ビツト)であることが好ましい。このタイマは連続的に計数する 様に設定され、一方、制御装置は発振器によって動作りでいる。、3つのタイミ ング出出力20はタイマによ゛って受信された最終り′セットパルスからの引続 き規定された期間に等しくなっている。Timer 18 can easily generate relatively long time delays (e.g. 5 hours). , a multi-bit binary counter with a clock frequency set by the RC circuit 19. Preferably, it is a bit (for example, 14 bits). This timer counts continuously while the control device is activated by the oscillator. , three taimi The ringing output 20 is the continuation from the last set pulse received by the timer. is equal to the specified period.

第1のタイミング出力20aは、受信された最終りセットパルスの時間からの第 1期間TI (約10秒)の満了を主張する(assert)様に選ばれている 。第2のタイミング出力20bは、受信された最終リセットパルスの時間から、 第2期間T2 (約1分)の満了を主張する様に選ばれており、期間TIより大 きくなっている。最後に、トパルスの時間から、第3期間T3 (約5時間)の 満了を主張する様に選ばれており、そ・れは第1および第2の期間T1とT2そ れぞれの双方より実質的に大きくなっている。これ等の期間は次の様に選ばれて いる。すなわち、T1はリング・シーケンスの引続く組の間の正規の時間間隔よ り長いが、通話者に電話機15への電話通話を終了させ、そして電話機15の番 号を再ダイアルさせるある公称最小時間よりは短い。T2は後者の最小時間より 長いが、通話者が少くとも電話機をもう一度再ダイヤルできるある公称最大時間 より短い。そしてT3はTIとT2の双方より大きいある最大時間であるが、そ こでは本制御装置の出力の状態は、制御機能の初期選択の後でその原始状態に自 動的にリセットされよう。The first timing output 20a is the first timing output 20a from the time of the last reset pulse received. Selected to assert the expiration of one period TI (approximately 10 seconds) . The second timing output 20b is from the time of the last reset pulse received. is selected to claim the expiration of the second period T2 (approximately 1 minute), which is greater than period TI. It's getting louder. Finally, from the time of the top pulse, the third period T3 (approximately 5 hours) The first and second periods T1 and T2 are selected to claim expiration. Each is substantially larger than the other. These periods are chosen as follows: There is. That is, T1 is the regular time interval between successive sets of ring sequences. However, the caller ends the telephone call to telephone 15, and then the number of telephone 15 is returned. less than some nominal minimum time to redial a number. T2 is the latter minimum time Long, but at least some nominal maximum amount of time a caller can redial the phone one more time. shorter. and T3 is some maximum time greater than both TI and T2; Here, the state of the output of the control device automatically returns to its original state after the initial selection of the control function. It will be reset dynamically.

後者は本制御装置のタイミング出出力ドとして規定さカウンタ16は好ましくは シーケンシャル10進カウンタであり、これは受信されたリングパルスに応゛じ てシーケンシャル・カウンタ出力25を連続的に主張する。The latter is defined as the timing output of the present control device. The counter 16 is preferably It is a sequential decimal counter, which depends on the received ring pulse. The sequential counter output 25 is asserted continuously.

カウンタはビン24でリセットされ、これは第2のタイミング出力20b、出力 論理ゲート31の出力31a(これについては後で述べる)、および中間フリッ プ・フロップ22の出力(これについてもまた後で述べる)から接続された線を 有している。第1のあらかじめ選ばれたカウンタ25aは第1中間論理ゲート1 7の入力ピンに接続され、第2のあらかじめ選ばれたカウンタ出力25Cは第2 中間論理ゲート26の入カビ・ンに接続されている。The counter is reset at bin 24, which is connected to the second timing output 20b, output Output 31a of logic gate 31 (more on this later), and intermediate flip Connect the line connected from the output of flop 22 (which will also be discussed later) to have. The first preselected counter 25a is the first intermediate logic gate 1 7 and the second preselected counter output 25C is connected to the second It is connected to the input pin of intermediate logic gate 26.

第1のタイミング出力ZOaは中間ゲート17.26双方の他の入力ピンに接続 されており、これ等のゲートは共にアンドゲートの形をしている。第1のあらか じめ選ばれたカウンタ出力25aは、主張されると、カウンタ16によって計数 された受信リングパルスの第1番号に応じて選択され、そして第2のあらかじめ 選ばれたカウンタ出力25Cは同様に受信されたリングパルスの第2番号に対応 している。この様にして、中間論理グー)、 17.26それぞれからの出力線 17a、 26aいずれかの主張(assertion)は、第1のタイミング 出力20aを有するカウンタ出力25a、 25cから導かれた各入力の同時主 張に依存している。The first timing output ZOa is connected to the other input pins of both intermediate gates 17.26 Both of these gates are in the form of an AND gate. First Araka The previously selected counter output 25a, when asserted, is counted by the counter 16. is selected according to the first number of received ring pulses received, and the second predetermined number The selected counter output 25C also corresponds to the second number of received ring pulses. are doing. In this way, the output lines from each of the intermediate logic groups) and 17.26 The assertion of either 17a or 26a is the first timing Simultaneous mastering of each input derived from counter outputs 25a, 25c with output 20a It depends on Zhang.

プ・フロップの形態をしている中間フリッ゛ブ・フロラフ220セツト入力23 aに接続されている。第2°のタイミング出力20bと出力論理ゲート31の出 力31aは共に中間フリップ・フロップ22のリセットビン23bに接続されて いる。この様にして、フリップ・フロップ22は、第1中間ゲート出力17aが 主張されるとセットされ、すなわち出力23cが主張され、第2タイミング出力 20bまたは出力論理ゲート出力31aのいずれかが主張されるとリセットされ 、すなわちその出力23cは否定される。中間フリップ・フロップ22の出力2 3cは、出力論理ゲート31に1つの入力として接続され、更に、RC遅延回路 網27を経由してカウンタ16のリセットビン24にフィードバックされる。従 って、カウンタ16はフリップ・フロップ出力23cの初期主張のすぐ後でリセ ットされよう。アンドゲートの形態をしている出力論理ゲート31は、第2中間 論理ゲート出力26aからその別の入力を得る。従って、フリップ・フロップ出 力23cと論理ゲート出力26aの同時主張において、出力論理ゲフリップ・フ ロップのリセットビン23bとカウンタのリセットビン24の双方にフィードバ ックされ、トゲリング・モードの形態をしている出力フリップ・70ツブ33の トグル入力34a 相接続されている。出力フリッ沿うタイマ18の第3のタイ ミング出力200゛から得られている。前にも参照した様に、出力フリップ・・ フロップ出力34cはフィードバック線21を経由して入力論理ゲート14の入 力ピンに接続されている。2極双投(double pole double  throw : DPDT)スイッチ配列36の統合スイッチ35a、 351 )はそれぞれフィードバック線21とリセット線28に沿って、タイミング・モ ードかトゲリング・モードのいずれかで本制御装置の選択動作を与える様に接続 されている。Intermediate flip-flop 220 set input 23 in the form of a flip-flop connected to a. The second timing output 20b and the output of the output logic gate 31 Both forces 31a are connected to the reset bin 23b of the intermediate flip-flop 22. There is. In this way, the flip-flop 22 has a first intermediate gate output 17a. Set when asserted, i.e. output 23c is asserted and the second timing output 20b or output logic gate output 31a is asserted. , that is, its output 23c is negated. Output 2 of intermediate flip-flop 22 3c is connected as one input to the output logic gate 31, and further includes an RC delay circuit. It is fed back to the reset bin 24 of the counter 16 via the network 27. subordinate Therefore, counter 16 resets immediately after the initial assertion of flip-flop output 23c. It will be cut. The output logic gate 31 in the form of an AND gate is connected to the second intermediate Its other input is obtained from logic gate output 26a. Therefore, the flip-flop output At the simultaneous assertion of power 23c and logic gate output 26a, the output logic gate flip Feedback is provided to both the drop reset bin 23b and the counter reset bin 24. Output flip 70 tube 33 which is checked and in the form of toggling mode. Toggle input 34a: Phase connected. Third tie of timer 18 along output flip It is obtained from a timing output of 200°. As referenced earlier, output flip... The flop output 34c is connected to the input logic gate 14 via the feedback line 21. connected to the power pin. double pole double throw: DPDT) Integrated switch 35a, 351 of switch array 36 ) along feedback line 21 and reset line 28, respectively. Connected to provide selective operation of the control in either mode or toggling mode. has been done.

タイミング・モードでは、スイッチ35a、 35bは線21゜28を出力フリ ップ・フロップの出・カ34cとリセットビン34bそれぞれに直接接続する様 に位置されている。In timing mode, switches 35a, 35b switch wires 21°28 to output Connect directly to the output of the flip-flop 34c and the reset bin 34b, respectively. It is located in

トゲリング・モードでは、スイッチ35a 、 35bは他の位置にスイッチさ れ、そこでは線21は電圧供給線Vccに直接接続され、線28はオーブン回路 にされている(リセット人力34bは接地されている)。In the toggling mode, switches 35a, 35b are switched to other positions. , where line 21 is connected directly to the voltage supply line Vcc and line 28 is connected directly to the oven circuit. (The reset manual power 34b is grounded).

出力フリップ・フロップ33の手動タイミングを容易にするために、電圧供給線 Vccと出力フリップ・フロップ・トルグ入力34aの間に接続されたブツシュ ボタン・スイッチ38が準備されている。To facilitate manual timing of the output flip-flop 33, the voltage supply line Bush connected between Vcc and output flip-flop torque input 34a A button switch 38 is provided.

出力フリップ・フロップ出力34cは本制御装置の出力制御線を形成し、種々の やり方で利用されよう。この実施例では、スリップ・フロップ出力34cは光カ プラ30とトライアック32を具える装置コントローラ29に接続されている。The output flip-flop output 34c forms the output control line of the control device and is connected to various It will be used in any way. In this embodiment, the slip-flop output 34c is an optical It is connected to a device controller 29 comprising a plug 30 and a triac 32.

フ゛リップ・フロップ出力34c ハ光カプラ30の入力に接続されている。絶 縁され、その久方側から離して置かれている光カブラ3oの出力30aは、トラ イアック32のゲート導線に接続されている。トライアック32は本制御装置に よって制御されている装置27の交流電力供給線に直列に接続されている。A flip-flop output 34c is connected to the input of the optical coupler 30. Absolutely The output 30a of the optical coupler 3o placed at a distance from the It is connected to the gate conductor of the IAC 32. Triac 32 is connected to this control device. Therefore, it is connected in series to the AC power supply line of the device 27 being controlled.

さて、第5図に示された様に、本制御装置のリングパルス発生器13を更に詳細 に説明すると、ピックアップは101で表わされ、B点において増幅器とフィル タ回路網102に接続されている。キャパシタとダイオードを具えるフィルタと 整流ステー・ジ103は回路網102の出力に接続され、ステージ103からの 交流出力信号を直流に変換するために含まれている。変換された直流信号は、再 トリガできぬ単安定モードにセットされたJ−にフリップ・フロップ104のク ロック入力に続けて印加される。すなわち、J−ピンは接地され、Kビンは電源 供給線に接続されている。J−にフリップ・フロップ104の出力は、抵抗10 5a、 105bを具える電圧分割器がQとリセットビンにわたってQとRそれ ぞれに接続され、出力キャパシタ106が電圧分割器とリセットビンRの双方に 直列に接続される様に形成されている。アンドゲートの形態をしている出力論理 ゲート107は、1つの入力を電圧分割器105の出力から受でいる直流信号か ら受取っている。出力論理ゲート107の出力Δはリングパルス発生器13の出 力を形成し、前に述べられた様に、入力論理ゲート14に印加されていさて、リ ングパルス発生器の動作を説明すると、電話機15のリング信号に対応する直流 信号は、J−にフリップ・フロップ104のクロック入力に印加される。Now, as shown in FIG. 5, the ring pulse generator 13 of this control device is explained in more detail. To explain, the pickup is represented by 101, and the amplifier and filter are connected at point B. 102 . A filter comprising a capacitor and a diode Rectifier stage 103 is connected to the output of network 102 and receives the output from stage 103. Included to convert the AC output signal to DC. The converted DC signal is Flip-flop 104 is clipped to J-, which is set to monostable mode where it cannot trigger. Applied following the lock input. That is, the J-pin is grounded and the K-bin is connected to the power supply. Connected to supply line. The output of flip-flop 104 to J- is connected to resistor 10 A voltage divider comprising 5a, 105b connects Q and R across the Q and reset bins. The output capacitor 106 is connected to both the voltage divider and the reset bin R. They are formed to be connected in series. Output logic in the form of an AND gate Gate 107 receives one input from the output of voltage divider 105, which is a DC signal. I have received it from The output Δ of the output logic gate 107 is the output of the ring pulse generator 13. A force is formed and applied to the input logic gate 14, as previously mentioned, and then To explain the operation of the ringing pulse generator, a direct current corresponding to the ring signal of the telephone 15 is generated. A signal is applied to the clock input of flip-flop 104 at J-.

これ等の信号はペアーで発生され、総合信号は約0.75秒の周期を有し、信号 のペアーは約3秒の周期を有し上記のペアーの第1信号は単安・定回路をトリガ し、高論理(ロジックハイ)は出力キャパシタ106と抵抗による時定数によっ て決定された持続期間を有するQにおける出力である。すなわち、キャパシタ1 06は、リセットビンRで生成された電圧がJ−にフリップ・フロップ104を リセットするのに充分になるまで、Qにおける高論理に応じてチャージアップす ることになる。キャパシタの時定数は、Qにおける高論理の持続期間がフリップ ・フロップ104に印加された上記の総合信号の周期より僅かばかり長い様に設 定されている。These signals are generated in pairs, the total signal has a period of approximately 0.75 seconds, and the signal The pair has a period of about 3 seconds and the first signal of the above pair triggers the monostable/constant circuit. However, high logic (logic high) is determined by the time constant caused by the output capacitor 106 and the resistor. is the output at Q with a duration determined by That is, capacitor 1 06, the voltage generated at the reset bin R connects the flip-flop 104 to J-. Charges up in response to high logic at Q until it is sufficient to reset. That will happen. The time constant of the capacitor is such that the duration of high logic at Q flips. ・The cycle is set to be slightly longer than the period of the above-mentioned overall signal applied to the flop 104. has been established.

従って、口止分割器105の出力は、Qのリセットの丁度前に、そして信号の上 記の入力ペアーの第2信号の存在する間に、出力論理ゲート1070入力におけ る高分割器は、出力論理ゲートの出力Aまで、°フリップ・フロップ104に対 する入力信号の値をストローブしよう。かくして、単安定回路が最初の時間にト リガされる場合に限ってリングパルスはAで発生され、そして最初の時間から約 0.75秒以内に単安定回路の入力は活性化される。Therefore, the output of the gutter divider 105 is output just before the reset of Q and above the signal. at the output logic gate 1070 input during the presence of the second signal of the input pair described above. The high divider is connected to the flip-flop 104 up to the output A of the output logic gate. Let's strobe the value of the input signal. Thus, the monostable circuit is triggered at the first time. A ring pulse is generated at A only when triggered, and from the first time approximately Within 0.75 seconds the monostable input is activated.

このタイプのリングパルス発生器の目立った長所は、オーストラリアと米国の電 話回線網の双方を修正することなく本制御装置が使えることである。更に、リン グパルス発生器は、初期トリガリング信号に応じて相対的に短いサンプリング周 期でそこに印加された信号を効率的にサンプルするので、初期トリガリング信号 の後の前もって決められた時間において、雑音あるいは浮遊電圧スパイクに対応 したリングパルスの誤った発生は大いに避けられる。A notable advantage of this type of ring pulse generator is the This control device can be used without modifying either side of the communication line network. Furthermore, phosphorus The triggering pulse generator has a relatively short sampling period depending on the initial triggering signal. The initial triggering signal respond to noise or stray voltage spikes at a predetermined time after erroneous generation of ring pulses is largely avoided.

代案の装置において、J−にフリップ・フロップ104の出力は、RC遅延回路 がQとフリップ・フロップのリセットビンにわたって接続され、そしてフリップ ・フロップのQ出力は微分回路網を通して出力論理ゲート107の入力に接続さ れる様に形成されている。出力論理ゲートの他の入力は、前の装置と同様に、入 力からフリップ・フロップ104に導かれている。この装置の動作は前の装置と 実質的に類似しており、ここでは、着信信号は単安定回路をトリガし、入力信号 のサンフルは約0.75秒゛後に行われ、この時点における入力の状態は出力論 理ゲートを通してストローブされている。In an alternative arrangement, the output of flip-flop 104 to J- is connected to an RC delay circuit. is connected across Q and the reset bin of the flip-flop, and the flip-flop ・The Q output of the flop is connected to the input of the output logic gate 107 through a differentiating network. It is formed in such a way that it can be The other inputs of the output logic gate are the same as the previous device. The power is directed to flip-flop 104. The operation of this device is similar to that of the previous device. substantially similar, here the incoming signal triggers the monostable circuit and the input signal The sampling is performed after about 0.75 seconds, and the state of the input at this point is the output theory. is strobed through a physical gate.

しかし、本装置においては、Q出力は入力信号をサンプルするために微分回路か らストロービングパルスを発生するのに利用されている。更に詳細に言うと、信 号ペアーの第1着信信号は、Q出力が高くQ出力が低い様に単安定回路をトリガ する。RC遅延回路網のキャパシタは充電し、トリガリング信号の時間から約0 .75秒たった時にフリップ・フロップ104のリセットビンRを結局主張する 。フリップ・70ツブのリセットはQ出力を高位に戻し、それにより微分器に短 いパルスを出力させ、それは出力論理ゲート107を通してその時に入力信号を 順々にストローブする。もし信号の入力ペアーが約0.75秒の周期を有すると 、ペアーの第2信号は検出され、出力論理ゲートがリングパルスを出力する様に する。However, in this device, the Q output is a differentiating circuit to sample the input signal. It is used to generate strobing pulses. To be more specific, believe The first incoming signal of the signal pair triggers the monostable circuit such that the Q output is high and the Q output is low. do. The capacitor of the RC delay network charges up to about 0 from the time of the triggering signal. .. Eventually asserts reset bin R of flip-flop 104 after 75 seconds. . A reset of the flip 70 tube returns the Q output to a high level, thereby shortening the differentiator. output a high pulse, which then outputs the input signal through the output logic gate 107. Strobe in sequence. If the input pair of signals has a period of about 0.75 seconds , the second signal of the pair is detected such that the output logic gate outputs a ring pulse. do.

さて本発明の第1の実施例の動作を説明すると、電話機15からのリンギング信 号はリング信号ピックアップ11によってピックアップされ、余分の雑音を除去 するために増幅器とフィルタ回路網12によって増幅とフィルタが行われる。リ ングに対応する信号はパルス発生器論理回路40に入力され、ここでパルス発生 器13は2つのリングの各組毎に1つのリングパルスを生成す入力され、それは 、フィードバック線21の状態に応じてリングパルスをブロックするかあるいは 通過する。Now, to explain the operation of the first embodiment of the present invention, the ringing signal from the telephone 15 is The signal is picked up by the ring signal pickup 11 and the extra noise is removed. Amplification and filtering is provided by amplifier and filter network 12 to achieve this. Li The signal corresponding to the pulse generation is input to a pulse generator logic circuit 40, where the pulse generation The input device 13 generates one ring pulse for each set of two rings, which is , depending on the state of the feedback line 21, the ring pulse is blocked or pass.

各リングパルスはゲート14を通って伝わるとタイマ18をリセットし、それは その2進タイミング出力20の各々に近い状態を引続いて生成する。更に上記の リングパルスはクロックパルスと同様に、RC遅延回路網39を経由して10進 カウンタ16に入力される。この様にして各リングパルスが起るにつれてタイマ 18は繰返してリセットされ、カウンタ16は引続くリングパルスの数を計数す る。前もって決められた数のリングパルスがカウンタ16に入力されると、その 第1計数出力25aは主張され、受信されたリングパルスの数が上記の前もって 決められた数に対応する間、活性状態にとどまる。As each ring pulse passes through gate 14 it resets timer 18, which A state close to each of its binary timing outputs 20 is subsequently generated. Furthermore, the above Like the clock pulse, the ring pulse is converted to decimal through an RC delay network 39. It is input to the counter 16. In this way, as each ring pulse occurs, the timer 18 is reset repeatedly and the counter 16 counts the number of subsequent ring pulses. Ru. When a predetermined number of ring pulses are input to the counter 16, the The first counting output 25a is asserted and the number of received ring pulses is Remains active for a period corresponding to a determined number.

更に、タイマ18が受信された最終リセットリングパルスから第1タイミング期 間TI (たとえば10秒)に達すると、この期間内に何の引続くリングパルス が発生されないと言う条件の下で、第1のタイミング出力20aは主張されよう 。この様にして、第1計数出力25aと第1のタイミング出力20aの同時活性 化において、第1中間論理ゲート17の出力17aは主張され、それにより中間 フリップ・フロップ22を設定する様に出力パルスを生じ、リングの第1の組が 正しく受信されている定は、フリッ°プ・フロップ出力23cをカウンタ16の すさせ、それによりリングパルスの一層の計数に対してカウンタ16が再び使用 されることを可能にする。フリップ・フロップ22の設定のこのプロセスは、少 なくとも第1期間Tl (10秒)であるが第2期間T2 (例えば1分)より 短い時間に、電話リンギングがリングの正しい数で停止す、る場合に限って生起 しよう。In addition, timer 18 receives a first timing period from the last reset ring pulse received. When the interval TI (e.g. 10 seconds) is reached, no subsequent ring pulses occur within this period. is not generated, the first timing output 20a will be asserted. . In this way, the first counting output 25a and the first timing output 20a are simultaneously activated. , the output 17a of the first intermediate logic gate 17 is asserted, thereby causing the intermediate produces an output pulse to set flip-flop 22 so that the first set of rings If the value is correctly received, the flip-flop output 23c is output to the counter 16. counter 16 is used again for further counting of ring pulses. enable you to be This process of setting up flip-flop 22 takes a few steps. At least the first period Tl (10 seconds), but from the second period T2 (for example, 1 minute) Occurs only if, for a short period of time, the phone ringing stops at the correct number of rings. let's.

もし電話機15がリングの規定された数の多少にかかわらずリングすると、カウ ンタ16は結局、最終カウンタ出力が主張された後で計数を止め、そしてもし第 1期間Tl内に更にリングが受信されないと、タイマ18からの第2のタイミン グ出力20bは主張され、そしてリセット人力23bを経由して中間フリップ・ フロップ22をリセットし、そしてリセットビン24を経由してカウンタ16を リセットし、それによってリングの新しい組の受信に対して本装置を初期化(イ ンシャライズ)する。この様にして本装置はリングの不正な組に対する応答に実 質的に耐性を有することになる。If telephone 15 rings regardless of the specified number of rings, The counter 16 eventually stops counting after the final counter output is asserted, and if the If no further rings are received within one period Tl, a second timing from timer 18 output 20b is asserted and via reset power 23b intermediate flip Reset flop 22 and reset counter 16 via reset bin 24. reset, thereby initializing the device for reception of a new set of rings. socialize). In this way, the device implements a response to an invalid pair of rings. It will be qualitatively resistant.

リングの第1グループが中間フリップ・フロップ22を正しく発動した後、通話 者は電話機15の番号を再ダイヤルでき、そしてリンギング信号の第2のグルー プを発生し、これは順々にリング信号ピックアップ11にを通ってパルス発生器 13に伝えられる。パルス発生器によって生成されたリングパルスは入力論理ゲ ート14を経由してカウンタ16とタイマ18に印加される。前にも説明した様 に、リングパルスは連続的にタイマ18をリセットし、カウタ16を増加する。After the first group of rings correctly activates the intermediate flip-flop 22, the call The person can redial the number on telephone 15 and receive a second group of ringing signals. This in turn passes through the ring signal pickup 11 to the pulse generator. 13 will be informed. The ring pulse generated by the pulse generator is connected to the input logic gate. is applied to counter 16 and timer 18 via port 14. As explained before Then, the ring pulse continuously resets timer 18 and increments counter 16.

リングの第2グループが前もって決められた数(これは第1グループとは異った リングの数となろう)に達すると、カウンタ16の第2カウンタ出力25cは主 張される。従って、もしリングが期間TI (10秒)以上で、第2カウンタ出 力25cに対応する正しい数で止るなら、その時に限り第2中間論理ゲート26 の出力26aは主張されよう。中間もしこの出力26aが主張されると、出力論 理ゲート31の出力31aは従って主張されよう。出力論理ゲート出力31aの 主張に際して、出力フリップ・フロップ33の出力34cは状態を変え、そして 更に、カウンタ16と中間フリップ・フロップ22は共にリセットされ、それに よってリングの新しい組の受取りに対して本制御装置を初期化する。The second group of rings has a predetermined number (which is different from the first group) when the second counter output 25c of the counter 16 reaches the main It is stretched. Therefore, if the ring is longer than the period TI (10 seconds) and the second counter outputs If it stops at the correct number corresponding to the force 25c, then and only then the second intermediate logic gate 26 The output 26a of will be asserted. If this output 26a is asserted, the output theory The output 31a of the logic gate 31 will therefore be asserted. Output logic gate output 31a Upon assertion, output 34c of output flip-flop 33 changes state and Additionally, counter 16 and intermediate flip-flop 22 are both reset and The controller is thus initialized for receipt of a new set of rings.

トライアック32をトリガリングするかスイッチングオフすることにより、出力 34cは従って外部装置37の動作を制御する。この様に通話者の電話機150 番号のダイアリング、本制御装置へのリング・シーケンスの正しい組合せの準備 および第1リンダ・シーケンスの期間T2内での第2リング・シーケンスの発生 により、本制御装置は装置をスイッチオンするかスイッチオフすることのいずれ かができる。By triggering or switching off the triac 32, the output 34c therefore controls the operation of external device 37. In this way, the caller's telephone 150 Dialing numbers and preparing the correct combination of ring sequences for the control unit and the occurrence of the second ring sequence within the period T2 of the first Linda sequence. The control device can either switch on or switch off the device. I can shine.

リングの第2シリーズが第2期間T2(1分)内であるが正しくない数であると すると、第2中間論理ゲート出力26aは主張されず、出力論理ゲート出力31 aは引続いて主張されぬであろう。従って、タイマ18は第2のタイミング出力 20aが(期間T2の後で)主張されるまで増大し、これはカウンタ16と中間 フリップ・フロップ22をリセットし、それによりリングの新しい組の受信に対 して本装置を初期化する。If the second series of rings is within the second period T2 (1 minute) but is an incorrect number Then, the second intermediate logic gate output 26a is not asserted and the output logic gate output 31 a will not be subsequently asserted. Therefore, timer 18 has a second timing output. 20a increases until asserted (after period T2), which counter 16 and intermediate resets flip-flop 22, thereby making it ready for reception of a new set of rings. to initialize the device.

ン)の数に比べて、受信されたリングの数のあり得る変動による電話回路網内に 固有な誤りをまかなうために、第1および第2カウンタ出力25a、 25cそ れぞれに隣接するカウンタ出力25a、 25dは、ダイオードを経由し、カウ ンタ出力25b、 25cに加えて中間論理ゲート17゜26の各入力に接続さ れよう。それにより、第1および第2カウンタ出力は隣接出力と共にオアゲート 機能を形成する。かくしてリングのグループ内でリングの規定された数のみでな く、規定された数より1つ多いかあるいは1つ少い数に多分対応する数の受取り に対して準備が行われることになる。このタイプの許容はによって容易になって いることに注目すべきである。within the telephone network due to possible variations in the number of rings received compared to the number of rings). In order to compensate for inherent errors, the first and second counter outputs 25a, 25c, etc. The adjacent counter outputs 25a and 25d are connected to the counter via diodes. In addition to the printer outputs 25b and 25c, it is connected to each input of the intermediate logic gate 17゜26. Let's go. Thereby, the first and second counter outputs are OR gated together with the adjacent outputs. form a function. Thus within a group of rings only a defined number of rings can be used. receiving a number that probably corresponds to one more or one less than the specified number. Preparations will be made for. This type of tolerance is made easier by It should be noted that there are

前にも述べた様に、本制御装置はタンミイグ・モードかトゲリング・モードのい ずれかの動作に対して選択的にスイッチできる。タイミング・モードに設定され たスイッチ36では、入力論理ゲート14は出力フリップ・フロップ出力34c の状態によって制御される。例えば装置コントローラ29が装置37をオフ状態 に保つべく配列されている様に、出力フリップ・フロップ33がその初期状態に ある場合、フィードバック線21は主張され、それによって入力論理ゲート14 がリングパルスをタイマ18とカウンタ16に伝えることを許容する。リングパ ルスの正しい組合せの受取りに際して、出力フリップ・フロップ33はその出力 34cが状態を変える様にトグルされよう。状態のこの変化は装置コントローラ が装置37をスイッチすることを可能にし、そして更にフィードバック線21に 沿って入力ゲート14にフィードバックされ、ぞの様にしてゲートを不能にしよ う。As previously mentioned, this control device can be operated in either taming mode or toggling mode. It can be selectively switched for either operation. set to timing mode In switch 36, input logic gate 14 outputs flip-flop output 34c. controlled by the state of For example, the device controller 29 turns off the device 37. The output flip-flop 33 is in its initial state as arranged to maintain In some cases, feedback line 21 is asserted, thereby causing input logic gate 14 transmits the ring pulse to timer 18 and counter 16. Ringpa Upon receipt of the correct combination of signals, output flip-flop 33 switches its output 34c will be toggled to change state. This change in state is caused by the device controller to switch the device 37 and further to the feedback line 21. is fed back to the input gate 14 along the line, disabling the gate as shown below. cormorant.

従って、入力論理ゲート14はそこへの一層のリングパルス入力をブロックし、 それによってタイマ18がその第1期間Tl中で最終的に刻時することを可能に し、そこでその第3のタイミング出力20cは主張されよう。Therefore, input logic gate 14 blocks further ring pulse input thereto; thereby allowing timer 18 to eventually tick during its first period Tl. , and then its third timing output 20c will be asserted.

第3のタイミング出力20cが出力フリップ・フロップ33のリセットビン34 1〕に接続されるので、出力フリッれ、この様にして装置37を自動的にスイッ チオフし、入力論理ゲート14がリングパルスを再びまた伝えることを可能にす る。タイミング・モードにおける本制御装置において、リングの正しい組合せで 電話機15を呼出すことによって、本装置のユーザーがそれに接続された装置3 7を遠隔的にスイッチオフすることが可能であり、そのあとで装置は第3期間T 3の長さによって決定された規定の期間でオン状態にとどまり、その満了後、装 置は自動的にスイッチオフされよう。装置がオンにとどまっている間、本制御装 置は任意の一層のリングパルスの受取りからそれ自身を自動的に不能にする。ト ゲリング・モードに設定されたスイッチ36によって、入力論理ゲート14は常 にフィードバック線21に沿ってエネーブルされており、従ってそこに印加され ているすべてのリングパルスはタイマ18とカウンタ16に伝えられよう。この モードにおいて、第3のタイミング出力20cは出力フリップ・フロップ33の 状態に何の効果も有していないことがまた分る。かくして出力フリップ・フロッ プ33は連続的にトゲリング機能を実行し、電話機15によって受信されたリン グ信号の正しく符号化されたグループの各組でその状態を変化する。The third timing output 20c is the reset bin 34 of the output flip-flop 33. 1], the output flips, thus automatically switching the device 37. off, allowing the input logic gate 14 to transmit the ring pulse again. Ru. With this controller in timing mode, the correct combination of rings By calling the telephone 15, the user of the device can call the device 3 connected to it. 7 can be switched off remotely, after which the device enters the third period T remains on for a specified period determined by the length of 3 and after its expiry, the will be automatically switched off. While the device remains on, the control setting automatically disables itself from receiving any further ring pulses. to With switch 36 set in Gering mode, input logic gate 14 is always is enabled along the feedback line 21 and therefore applied thereto. All ring pulses occurring will be communicated to timer 18 and counter 16. this mode, the third timing output 20c of the output flip-flop 33 It can also be seen that it has no effect on the condition. Thus the output flip-flop The phone 33 continuously performs a toggling function and receives links received by the telephone 15. It changes its state with each correctly encoded group of signals.

本発明の第2の実施例は第1の実施例に実質的に類似しており、ここではリンギ ング信号を受信し、それについてリングパルスを発生する本制御装置の入力ステ ージは同じである。第2図を参照すると、発生されたリングパルスはAから入力 論理ゲート51に入力され、Aは第1の実施例と同様にパルス発生器の出力に対 応している。入力論理ゲート51は前の実施例におけると同様に接続され、ここ でその別の入力52はスイッチ72を経由して出力フリップ・フロップ70の出 カフ1cから導かれている。同様に入力ゲート51はその別の入力52の状態に 応じて着信リングパルスをブロックするか通過するかのいずれかである。入力ゲ ート51の出力は同様に、タイマ54のリセットピン53に接続され、そしてR C遅延回路網57を経由してカウンタ59のクロック入力58に接続される。A second embodiment of the invention is substantially similar to the first embodiment, and is now described in ringtones. The input step of the controller receives the ringing signal and generates a ring pulse for it. The page is the same. Referring to Figure 2, the generated ring pulse is input from A. A is input to the logic gate 51, and A corresponds to the output of the pulse generator as in the first embodiment. I am responding. The input logic gate 51 is connected as in the previous embodiment, here The other input 52 is connected to the output of the output flip-flop 70 via a switch 72. It is led from cuff 1c. Similarly, the input gate 51 changes to the state of its other input 52. It either blocks or passes the incoming ring pulse accordingly. input game The output of gate 51 is likewise connected to reset pin 53 of timer 54 and R It is connected to a clock input 58 of a counter 59 via a C delay network 57.

前の実施例と同様に、タイマ54は多ビツト10進カウンタであり、これは発振 器によって計数モードで連続的に動作し、その周波数はRC回路56によって決 定される。再び、3つのタイミング出力55a、 55b、 55cはタイマ5 4から得られており、それは第1の実施例で説明された3つの期間にそれぞれ対 応している。As in the previous embodiment, timer 54 is a multi-bit decimal counter that does not oscillate. the frequency is determined by the RC circuit 56. determined. Again, the three timing outputs 55a, 55b, 55c are timer 5 4, which corresponds to each of the three periods explained in the first example. I am responding.

カウンタ59は再びシーケンシャル・カウンタ出力60を有するシーケンシャル 10進カウンタである。計数された入力リングパルスの規定された数に対応する あるカウンタ出力は中間論理ゲート63に接続されている。Counter 59 again has a sequential counter output 60. It is a decimal counter. corresponds to a specified number of counted input ring pulses One counter output is connected to an intermediate logic gate 63.

第2図に示されている様に、カウンタ出力60aは入力ゲートは3人カアンドゲ ートであり、カウンタ出力60bはゲート63bの入力に接続され、以下この様 に続く。As shown in FIG. 2, the counter output 60a indicates that the input gate is The counter output 60b is connected to the input of the gate 63b, and as follows, the counter output 60b is connected to the input of the gate 63b. followed by.

中間論理ゲート63の第2人力はすべてタイマ54の第1タイミング出力55a から得られている。更にタイミング出力55aは他のRC遅延回路網によってカ ウンタ59のリセットピン62に接続されている。中間論理ゲート63への第3 人力は、これから説明する中間カウンタ67から導かれている。The second input of the intermediate logic gate 63 is all the first timing output 55a of the timer 54. It is obtained from. Furthermore, the timing output 55a is clocked by another RC delay network. The reset pin 62 of the counter 59 is connected to the reset pin 62 of the counter 59 . 3rd to intermediate logic gate 63 The human power is derived from an intermediate counter 67, which will now be explained.

中間カウンタ67はシーケンシャル10進カウンタであるカウンタ59と同じも のである。しかし、中間カウンタは任意の中間論理ゲート出力64からそのクロ ック入力ビン68にクロック入力を受取る。更に、引続くカウンタ出力69a、  69bはそれぞれ引続く中間論理グー) 63a。Intermediate counter 67 is the same as counter 59, which is a sequential decimal counter. It is. However, the intermediate counter can receive its clock from any intermediate logic gate output 64. The clock input is received at the clock input bin 68. Furthermore, the subsequent counter output 69a, 69b are the respective subsequent intermediate logical groups) 63a.

63bへの第3人力として接続され、カウンタ出力69bに続く最後の選ばれた カウンタ出力63cは出力フリップ・フロップ70のトグル入カフ1aに直接接 続されている。63b and the last selected output following the counter output 69b. Counter output 63c is directly connected to toggle input cuff 1a of output flip-flop 70. It is continued.

カウンタ59は、タイマ54の第2のタイミング出力55b1および中間論理ゲ ート出力64、あるいは代案として第1のタイミング出力55a(前述の)のい ずれからそのリセットピン62に線を有しており、かくしてカウンタは、これ等 の任意の線の主張に基いて、あるいは若干の遅延時間の後で0にリセットされる 。The counter 59 outputs the second timing output 55b1 of the timer 54 and the intermediate logic gate. timing output 64, or alternatively the first timing output 55a (described above). It has a line from the offset to its reset pin 62, thus the counter is reset to 0 on assertion of any line in or after some delay time. .

トバルスを供給するだけでなく、リセット入力66への接続によって中間カウン タ67にリセットパルスをまた供給する。In addition to supplying the intermediate counter by connecting to the reset input 66, A reset pulse is also supplied to the controller 67.

出力フリップ・フロップ70は第1の実施例に対するものと類似の形態をとって おり、ここではそれはタイマ54の第3のタイミング出力55cに接続されたそ のリセット入カフ1bを有し、そしてその出カフ1cはBに接続された装置コン トローラを駆動し、これは順々にトライアックかリレー(示されていないが)に よって外部装置の動作を制御する。更に、同様な形態のDPDTスイッチ72は 、前に述べられたタイミング・モードあるいはトゲリング・モードで、本制御装 置の動作の選択をエネーブルする。同様に、ブツシュボタン・スイッチ73が、 本装置の出力回路の手動操作を容易にするために、電源Vccと出力フリップ・ フロップ入カフ1aの間に含まれている。さて第2の実施例の動作を説明すると 、第1の実施例に従って、リングパルスはAで入力論理ゲート51によって受信 され、入力52の状態によってブロックされるか通過する。入力52が主張され ると仮定すると(これはトゲリング・モードに設定された装置によるか、あるい はタイミング・モードの初期化されたステージによるかであるが)、リングパル スはタイマ54のリセット入力に入力され、少しの遅延の雄側と同様に、タイマ 54は発生された各リングパルスの受取りに際しリセットされよう。かくして、 一連のリングパルスが受信されると、タイマ54は、リングバルスが各タイミン グ出力55a、 55bあるいは55cの主張される前に期間T1. T2ある いはT3で停止するまで連続的にリセットされよう。Output flip-flop 70 takes a form similar to that for the first embodiment. , here it is connected to the third timing output 55c of timer 54. has a reset input cuff 1b, and its output cuff 1c is connected to the device controller B. This in turn drives the triac or relay (not shown). Therefore, the operation of the external device is controlled. Furthermore, a DPDT switch 72 of a similar form is , in the previously mentioned timing mode or toggling mode. Enables selection of location behavior. Similarly, the button switch 73 is To facilitate manual operation of the output circuit of this device, the power supply Vcc and output flip It is included between the flop cuffs 1a. Now, let us explain the operation of the second embodiment. , according to the first embodiment, the ring pulse is received by the input logic gate 51 at A and is blocked or passed depending on the state of input 52. input 52 is asserted (this may be due to the device being set to toggling mode or depending on the initialized stage of the timing mode), the ring pulse is input to the reset input of timer 54, as well as the male side with a small delay. 54 will be reset upon receipt of each ring pulse generated. Thus, When a series of ring pulses is received, timer 54 determines when the ring pulse is There is a period T1 . There is T2 Otherwise, it will be reset continuously until it stops at T3.

カウンタ59は、カウンタ出力の主張がその期間においてカウンタ59に対する リングパルス入力の序数に対応する様にシーケンス中の時間において1つのカウ ンタ出力60を主張する。今迄説明された双方の実施例において、10進カウン タが必要なリングパルス計数手段に使用されて来た。従って、最大10の入力リ ングパルスのみを計数することができるが、適当な復号回路を有するカウンタに 追加の10進カウンタを縦続することは可能で、それによりどんな数のリングパ ルスも計数可能となる。Counter 59 indicates that the assertion of the counter output is for counter 59 during that period. One counter at a time during the sequence corresponds to the ordinal number of the ring pulse input. Asserts the printer output 60. In both embodiments described so far, the decimal counter has been used for ring pulse counting means that require a pulse count. Therefore, up to 10 input It is possible to count only the counting pulses, but a counter with a suitable decoding circuit It is possible to cascade additional decimal counters so that any number of ring Lux can also be counted.

リングパルスの第1シリーズを計数すると、第1カウンタ出力60aは、リング パルスの対応する数がカウンタ59に入力された場合に主張されよう。もし受信 された最終リングパルスの時間から第1期間TI (たとえば10秒)以内に何 のリングパルスも続けて受信されないと、第1のタイミング出力55aが主張さ れる。中間カウンタ67は、クロック入力68で受信されたOクロック入力に対 応して、′その第1カウンタ出力69aが主張される様に初期化される。シーケ ンシャル10進カウンタであるので、すべての他のカウンタ出力69は否定され よう。従って、リングパルスの第1シリーズの受取を否定し、第1中間ゲート6 3aを再び用意する。もしりの間、第1中間論理ゲー) 63aは中間カウンタ 出力69aによって選択され、もし受信された最終リングパルスが第1カウンタ 出力60aを主張するならその場合に限り、ゲート出力64aは第1のタイミン グ出力55aからのストロービングパルスの受取りに際して主張されよう。かく して第1中間ゲート出力64aは、ゲート63aに対する3つの入力の各々が同 時に活性になる場合にだけ主張されよう。Upon counting the first series of ring pulses, the first counter output 60a would be asserted if the corresponding number of pulses were input to counter 59. If received Within the first period TI (for example, 10 seconds) from the time of the last ring pulse If consecutive ring pulses are not received, the first timing output 55a is asserted. It will be done. Intermediate counter 67 responds to the O clock input received at clock input 68. Accordingly, its first counter output 69a is initialized to be asserted. Seake Since it is a digital decimal counter, all other counter outputs 69 are negated. Good morning. Therefore, denying reception of the first series of ring pulses, the first intermediate gate 6 Prepare 3a again. During the event, the first intermediate logic game) 63a is the intermediate counter If the last ring pulse received is selected by the output 69a, the first counter If output 60a is asserted, then only then gate output 64a will be output at the first timing. upon receipt of a strobing pulse from output 55a. write and the first intermediate gate output 64a is the same as the first intermediate gate output 64a. It may be asserted only if it is sometimes active.

遅延回路網65は、第1中間論理ゲー) 63aが第1のタイミング出力によっ てストローブされてしまった後まで、カウンタリセット人力62によって主張さ れた第1のタイミング出力55aの受取りを遅らせる様に働く。The delay circuit network 65 is configured such that the first intermediate logic game (63a) is activated by the first timing output. It is asserted by the counter reset manual 62 until after it has been strobed. The second timing output 55a functions to delay the reception of the first timing output 55a.

引続き、カウンタ59は遅延された第1のタイミング出力55aあるいは中間ゲ ート出力64aの作用によって0にリセットされよう。更に、第1中間ゲート出 力64aの主張はクロック入力68によって中間カウンタ67をクロックし、こ の様にして引続く第2カウンタ出力69bは主張され、それにより第2中間論理 ゲート63bを用意する。Subsequently, the counter 59 receives the delayed first timing output 55a or the intermediate timing output 55a. will be reset to 0 by the action of boot output 64a. Furthermore, the first intermediate gate The assertion of force 64a clocks intermediate counter 67 by clock input 68, which The subsequent second counter output 69b is asserted, thereby causing the second intermediate logic Prepare the gate 63b.

さて、第2期間T2が満了する前に、リングパルスのを要求され、さもなければ 第2のタイミング出力55bが主張されると、かくして中間カウンタ67を0に 戻す様にリセットされ、それによって第2カウンタ出力69b第1と第2の実施 例の双方で評価されるべきことだリングパルスの第2シリーズが第2期間T2内 で受信されると、タイマは再びリセットされ、リングパルスの第2シリーズはカ ウンタ59によって計数される。もし入力リングパルスの第2シリーズが第2カ ウンタ出力60bの主張に対応する数で停止するなら、第2中間ゲ−)−63b は第1タイミング出力55aの主張によって第1期間゛r1の後でストローブさ れよう。従って第2中間ゲート出力64bは主張され、この様にして中間カウン タをその次のカウンタ出力69cに主張する様にクロックする。更に、第1のタ イミング出力55aあるいは第2中間ゲート出力64bの主張は、カウンタ59 が0に戻る様にリセットされる。Now, before the second period T2 expires, a ring pulse is requested, otherwise When the second timing output 55b is asserted, it thus sets the intermediate counter 67 to zero. The second counter output 69b is reset to return the first and second implementations. It should be evaluated in both cases that the second series of ring pulses is within the second period T2. , the timer is reset again and a second series of ring pulses It is counted by a counter 59. If the second series of input ring pulses If it stops at the number corresponding to the assertion of the counter output 60b, then the second intermediate game)-63b is strobed after the first period ゛r1 by assertion of the first timing output 55a. Let's go. The second intermediate gate output 64b is therefore asserted and thus the intermediate counter clock to assert its next counter output 69c. Furthermore, the first tab The timing output 55a or the second intermediate gate output 64b is asserted by the counter 59. is reset to return to 0.

本実施例は、第3カウンタ出力69cの主張において、出力フリップ・フロップ 70はトグルされ、それにより制御信号をフリップ・70ツブ出カフ1cに発生 し、これは前の実施例で述べられた態様で利用されよう。In this embodiment, at the assertion of the third counter output 69c, the output flip-flop 70 is toggled, thereby generating a control signal to the flip 70 protrusion cuff 1c. However, this may be utilized in the manner described in the previous embodiment.

この実施例と前の実施例から明らかであり、正しくない数のリングパルスが任意 のステージでカウンタによって計数されるべきなら、適当な中間論理ゲートはそ の出力を主張せず、かくして中間カウンタはクロックされぬであろう。従って第 2のタイミング出力55bの主張は、第2期間T2が満了した後でこの全装置を 結局リセットしよう。It is clear from this example and the previous example that the incorrect number of ring pulses is arbitrary. is to be counted by a counter at the stage of , and thus the intermediate counter will not be clocked. Therefore, the first 2 timing output 55b asserts that this entire device is activated after the second period T2 has expired. Let's reset it eventually.

が、本制御装置のユーザーによって入力されることを要求されたリング・シーケ ンスのグループの数は2である。しかし、この数は各側の中間回路ステージの複 雑性を増すことにより双方の回路で容易に拡張されよう。第1の実施例では、こ のことは発動信号がリング・シーケンスのグループに応じて連続的にクロックさ れる様に、一層の中間論理ゲートと中間フリップ・フロップを単に加えることに よって行うことができる。is the ring sequence requested to be entered by the user of this control. The number of groups of instances is two. However, this number increases the number of intermediate circuit stages on each side. It may be easily extended in both circuits by increasing the miscellaneousness. In the first embodiment, this The trigger signal is clocked continuously according to the group of ring sequences. By simply adding more intermediate logic gates and intermediate flip-flops to Therefore, it can be done.

この様な装置の大きくなることは第2の実施例で克服でき、ここでは最終カウン タ出力が出力フリップ・フロップ入カフ1aに接続される様に更に中間論理ゲー ト63を導入し、そしてそれに引続く中間カウンタ出力69を接続することだけ が必要である。10より大きい入力リング・シーケンスのグループの計数を容易 にするため、追加の中間カウンタが1次中間カウンタに縦続されよう。しかし、 この装置を完成するために適当な復号化回路が必要とされよう。This increase in device size can be overcome in the second embodiment, where the final count is An intermediate logic gate is further connected such that the output of the output flip-flop is connected to the output flip-flop input cuff 1a. All that is required is to introduce the counter output 63 and connect the subsequent intermediate counter output 69. is necessary. Easily count groups of input ring sequences larger than 10 To achieve this, an additional intermediate counter may be cascaded to the primary intermediate counter. but, Appropriate decoding circuitry would be required to complete this device.

本発明の第3の実施例は遠隔制御回路網に向けられ、各々がその遠隔制御のため め独自のコードを有し、又各々が前の実施例のいずれかに述べられた種類の制御 装置の出力に接続されている多数の外部装置の動作を制御することが可能である 。A third embodiment of the invention is directed to a remote control network, each for its remote control. each has its own code and each has its own code and each has the type of control described in any of the previous embodiments. It is possible to control the operation of a large number of external devices connected to the output of the device .

特に第3図を参照すると、制御装置の入力ステージは、第1と第2の実施例で説 明された様に81で表わされている。入力ステージ81は、前に述べられたリン グ信号ピックアップと条件回路、リングパルス発生器と論理回路、およびタイマ とカラン回路を具えている。With particular reference to FIG. 3, the input stage of the controller is as described in the first and second embodiments. 81 as explained above. The input stage 81 includes the previously mentioned link ring signal pickup and condition circuit, ring pulse generator and logic circuit, and timer and a Callan circuit.

本制御装置の中間ステージは82で表わされ、前に説明された関連した実施例に よって、中間論理回路と中間フリップ・フロップあるいはカウンタを具えている 。The intermediate stage of the control device is designated 82 and is similar to the related embodiment previously described. Therefore, it includes intermediate logic circuits and intermediate flip-flops or counters. .

一連の中間ステージが具えられており、各々は対応する出力フリップ・フロップ 83と装置コントローラ84に接続されている。A series of intermediate stages are provided, each with a corresponding output flip-flop. 83 and a device controller 84.

各中間ステージ82は、別々に符号化された入力リング・シーケンスが装置コン トローラ84と出力フリップ・フロップ83を経由して対応する中間ステージ8 2に接続された別々の装置を動作するかトグルする様に、入力ステージ81から 導かれた入力リング・シーケンスのグループを独自に復号化する様に設計されて いる。Each intermediate stage 82 receives a separately encoded input ring sequence from a device controller. A corresponding intermediate stage 8 via a troller 84 and an output flip-flop 83 from input stage 81 to operate or toggle separate devices connected to designed to independently decode a group of derived input ring sequences. There is.

この実施例の動作を更に詳細に説明すると、入力ステージ81は電話機(示され ていない)からリング信号を受信し、それに応じて前の実施例で説明された様に タイマとカウンタ回路を起動する。一連の別々に符号室された入力コードの受取 りにおいて、1つあるいはそれ以上の対応的に符号化された中間ステージ82が 入力コードを復号化し、それに接続された出力フリップ・フロップ83をこの様 にトルグする様に、入力ステージ81に接続されている。出力スリップ・70ツ ブ83はその変更された出力信号を対応する装置コントローラ84に順次印加し 、これは前の実施例で説明された様にそれに接続された対応装置の動作を引続い て変更しよう。To explain the operation of this embodiment in more detail, input stage 81 is connected to a telephone (not shown). receive a ring signal from (not) and respond accordingly as described in the previous example Start the timer and counter circuits. Receiving a series of separately encoded input codes In this case, one or more correspondingly encoded intermediate stages 82 Decode the input code and output flip-flop 83 connected to it in this way. The input stage 81 is connected to the input stage 81 so as to be toggled to the input stage 81. Output slip 70 pieces The controllers 83 sequentially apply the modified output signals to the corresponding device controllers 84. , which continues the operation of the corresponding device connected to it as described in the previous embodiment. Let's change it.

前の実施例の各々におけると同様に、第2期間T2の満了後、動作のトゲリング ・モードが選択されると、全回路網はリセットされ、かくして通話者が符号化さ れたリング・シーケンスの一周のシリーズを初期化することを可能にし、これは 以前選ばれた装置を再びその原始状態に変えるかあるいは規定されたコードの選 択によって他の装置の動作を同様に変更しよう。同様に、種々の装置はタイミン グ・モードで動作する本制御装置で制御され、ここで符号化された入力信号は、 第3のタイミング期間T3が満了するまで、前に選ばれた装置の対応する制御装 置によってブロックされよう。As in each of the previous embodiments, after the expiration of the second period T2, the motion spikes. - When a mode is selected, the entire network is reset, thus ensuring that the caller is not encoded. This allows us to initialize a series of rounds of the ring sequence, which is Change a previously selected device back to its primitive state or select a specified code. Let's similarly change the behavior of other devices depending on our choices. Similarly, various devices The encoded input signal is controlled by the controller operating in the the corresponding control device of the previously selected device until the third timing period T3 expires. It will be blocked by the position.

第4の実施例は、第3の実施例で説明された様な改良された遠隔制御回路網に向 けられており、これは具えられた中間ステージの数に関してそこに接続された明 した様に、遠隔制御回路網は、対応する出力フリ・ツブ・フロップ93a、 9 3b、 93cを有する3つの異った中間ステージ92a、 92b、 92c に接続された入力ステージ91を有している。The fourth embodiment is directed towards improved remote control circuitry as described in the third embodiment. This depends on the number of intermediate stages installed and the clarity connected to them. As above, the remote control circuitry connects the corresponding output flip-flops 93a, 9 3b, 93c with three different intermediate stages 92a, 92b, 92c It has an input stage 91 connected to.

各出力フリップ・フロップ93の出力は復号器/デマルチプレクサ95の入力デ ータ選択ビン96aに接続されている。この実施例において、復号器/デマルチ プレクサは3線−8線タイプであり、ここで3つのデータ選択ビン96aは8つ の出力線96cの1つを選択する様に復号化され、その各々は関連した装置コン トローラ94と外部装置(示されていない)に接続されている。The output of each output flip-flop 93 is the input signal of decoder/demultiplexer 95. It is connected to the data selection bin 96a. In this example, the decoder/demultiplexer The plexer is a 3-wire to 8-wire type, where the three data selection bins 96a are eight output lines 96c, each of which is decoded to select one of the output lines 96c of the associated device controller. It is connected to the troller 94 and external equipment (not shown).

第4のタイミング期間97は入力ステージ91内のタイマから取られ、これは第 4タイミング期間T4の満了によって主張され、タイミング期間T4は受信され た最終入力リングパルスからの約5分の期間に対応して任意に選ばれている。こ のタイミング出力97は、第4タイミング出力97が主張された場合にのみ復号 器/デマルチプレクサが入力データの選択ビン96aを復号化できる様に、復号 器/デマルチプレクサ95のエネーブルビン96bに接続されている。A fourth timing period 97 is taken from a timer within input stage 91, which 4 asserted by the expiration of timing period T4, and timing period T4 is received. is arbitrarily selected to correspond to a period of about 5 minutes from the last input ring pulse. child The timing output 97 of is decoded only if the fourth timing output 97 is asserted. The decoder/demultiplexer can decode the selected bin 96a of input data. It is connected to the enable bin 96b of the device/demultiplexer 95.

この様に、動作において出力フリップ・フロップ93の出力が、復号器/デマル チプレクサ95によって復号化のための規定されたコードを形成し、従って選択 された装置94の動作が変更される様に特定のフリップ・フロップに対するリン グ・シーケンスのグループの正しい組合せを入力することにより通話者は各出力 フリップ・フロップ93の出力を設定することを要求される。Thus, in operation the output of output flip-flop 93 is The multiplexer 95 forms a defined code for decoding and therefore selects link to a particular flip-flop so that the operation of device 94 is changed. By entering the correct combination of groups in the grouping sequence, the caller can It is required to set the output of flip-flop 93.

最後のフリップ・フロップが希望の状態に設定された後、タイマはタイミング期 間T4の満了後、第4のタイミング出力97を結局主張し、それにより復号器/ デマルチプレクサ95をエネーブルし、かくして選択された装置コントローラ9 4はそれに接続された装置の動作を変更する様に活性化されよう。After the last flip-flop is set to the desired state, the timer starts the timing period. After the expiration of interval T4, the fourth timing output 97 is eventually asserted, thereby causing the decoder/ Enables demultiplexer 95 and thus selects device controller 9 4 may be activated to change the operation of the device connected to it.

実際に、出力フリップ・フロップの入力データ選択に対応する出力線に接続され た装置コントローラと、関連する装置が、その様な装置が任意の異常電話通話か ら選ばれる様に(これより前にはどの出力フリップ・フロップも設定されない) 、例えば000であるその初期化された状態にあることが要望されぬことに注目 すべきである。何故ならば、タイマはまだその第4のタイミング出力を主張し、 この様にして復号器/デマルチプレクサを活性化するからである。かくして、復 号器/デマルチプレクサに接合されたN個の入力データ選択線によって、ZN− 1個の装置コントローラと関連する装置を制御することが可能となろう。Actually, it is connected to the output line corresponding to the input data selection of the output flip-flop. The device controller and associated devices that have been (no output flip-flops are set before this) Note that it is not desired to be in its initialized state, which is e.g. 000. Should. Because the timer still claims its fourth timing output, This is because the decoder/demultiplexer is activated in this way. Thus, revenge ZN- It would be possible to control devices associated with one device controller.

本発明の第5の実施例によると、本遠隔制御装置はリングの正しい組の受信に応 じて確認信号を与える手段と一体となっている。その様な手段は前もって決めら れた時間(例えば5分)、呼ばれた電話機に電話ハンドセットをもち上げるソレ ノイドを具えており、°それにより、ソレノイドの発動の時間の間に、一層の通 話者に対する約束されたトーン信号を呼ばれた電話機に生成することを可能にす る。According to a fifth embodiment of the invention, the remote control device is responsive to receiving the correct set of rings. It is integrated with a means for giving a confirmation signal at the same time. Such measures must be decided in advance. for a period of time (e.g., 5 minutes) when the called telephone has the option to lift the telephone handset. ° that allows for greater communication during the time of solenoid activation. Enables the called telephone to generate a promised tone signal for the talker. Ru.

さて本発明の利点を議論すると、先ず第1に、それに接続された装置を発動する か発動を止める程度までの本制御装置の虚偽あるいは誤りのトリガリングは、そ こに接続されたその様な装置の動作を制御するため規定された時間内に、別々に 番号をつけられたリング・シーケンスの多数のグループが入力されるべきである と言う要求によって、非常に困難である。従って、もし装置が遠隔的に制御され るべきなら、リング・シーケンスの正しい組合せを知ることは本質的である。Now, discussing the advantages of the present invention, first of all, it activates the device connected to it. False or erroneous triggering of this control device to the extent that it stops triggering separately within specified times to control the operation of such equipment connected to this Multiple groups of numbered ring sequences should be entered This is extremely difficult due to the demands. Therefore, if the device is remotely controlled If so, it is essential to know the correct combination of ring sequences.

本発明は、この様によりおおきな安全性を具える装置の制御を実行するグループ 内で入力グループの任意の数と入力リング・シーケンスをまかなうのに容易に適 用されている。更に、本制御装置の位置で電話受信器によって生成されたリング ・シーケンスのnの数に関連して、通話者によって聞かされたリング・トーンの 数におけるあり得る誤をまかなうためにグループ内で2個あるいはそれ以上の異 った隣接数のリング・本装置はそれに接続された外部装置の回路網の動作に容易 に適用することができ、各々その制御のため゛のリング信号のグループの独自な 組合せを要求している。The present invention is directed to a group that performs control of devices with greater safety in this manner. easily adapted to cover any number of input groups and input ring sequences within It is used. Furthermore, the ring generated by the telephone receiver at the location of the control device the number of ring tones heard by the caller in relation to the number n of the sequence; Two or more differences within a group to account for possible errors in numbers. This device is easy to operate in the network of external devices connected to it. Each has its own group of ring signals for its control. Requesting a combination.

この様にして、装置の制御は、その特定の装置のみに対応するリング・シーケン スのグループの独自のコードをリンギングすることにより、独立に発動される( あるいは発動されない)。In this way, device control is controlled by a ring sequence that corresponds only to that particular device. are activated independently by ringing a group's own code ( or not triggered).

単一制御装置に接続された大多数の外部装置の選択あるいは制御を容易にするた めに、種々の復号化技術を本装置の出力に使用することは可能である。To facilitate the selection or control of a large number of external devices connected to a single control device. It is possible to use various decoding techniques on the output of the device for this purpose.

本発明の重要な特徴は、装置を自動的にターンオフする可変の長時間遅延タイマ を含めて、高精度でタイマのすべてのタイミング機能を実行する単一集積回路の 採用である。An important feature of the invention is a variable long delay timer that automatically turns off the device. A single integrated circuit that performs all of the timer's timing functions with high precision, including It is recruitment.

他の重要な特徴は、多数のリング・シーケンスの容易な適応を与える10リング までの多重リング・シーケンスを復号化する回路の中間ステージと結合した単一 集積回路の採用である。Other important features are the 10-ring design, which provides easy adaptation of multiple ring sequences. A single circuit combined with intermediate stages of circuitry to decode multiple ring sequences up to This is the adoption of integrated circuits.

この様にして、単一タイマとカラン6タ回路を有する複雑な制御回路網を動作す ることは可能である。In this way, complex control networks with single timer and counter circuits can be operated. It is possible.

これまで説明した様に、タイミング・モードあるいはトゲリング・モードのいず れかで本制御装置の選択動作が準備されている。As explained above, either the timing mode or the toggling mode The selection operation of the present control device is prepared in either of these cases.

更に、リンギング信号をユニットに印加する必要無しに、ブツシュボタン・スイ ッチによって手動でコントローラの出力の状態を変化させる機能が具えられてい る。In addition, push button switches can be used without the need to apply a ringing signal to the unit. Equipped with a function to manually change the state of the controller's output using a switch. Ru.

本発明の範囲はここで説明された特定の実施例の範囲に限定される必要が無いこ とを評価すべきである。It is understood that the scope of the invention need not be limited to the specific embodiments described herein. should be evaluated.

特に、ここで説明された中間フリップ・フロップはJ−にフリップ・フロップに 限定される必要は無く、その入力の主張を認識することのできるどんな便宜的な 蓄積あるいはメモリ素子も含むこともでき、そして前もって決められた期間に対 する上記の認識においてその出力を能動状態に維持する。例えば中間メモリ素子 は、その充電入力を受取るのに充分長い時定数を有するキャパシタであろうし、 少なくともこの実施例の中で説明された第2期間T2に対応する時間だけ電荷を 保持しよう。In particular, the intermediate flip-flop described here is Any convenient method that can recognize the input assertion need not be limited to It may also include storage or memory elements and The output is kept active in the above recognition. For example, an intermediate memory element would be a capacitor with a time constant long enough to receive its charging input, and The charge is applied at least for a time corresponding to the second period T2 described in this embodiment. Let's keep it.

同様に、出力フリップ・フロップは出力信号の生成を容易にする任意の適当なメ モリかラッチング素子を含むであろう。事実、本発明の極めて簡単な装置では、 ここで説明された適当な実施例に従っ、て、出力信号は第2巾間フリップ・フロ ップか中間カウンタから直接的に得られよう。Similarly, the output flip-flop can be any suitable memory that facilitates the generation of the output signal. It will contain a latching element. In fact, in the very simple device of the invention, In accordance with the suitable embodiments described herein, the output signal is a second width flip-flop. could be obtained directly from the top or intermediate counter.

本発明はここで説明された様なタイミング・モードいないが、リング・シーケン スの1つの規定されたコードは常に本装置に接続された装置を活性化し、リング ・シーケンスの別の規定されたコードは常に装置を活性化しない実施例を含む様 に、本発明の範囲を逸脱することなく配列できることについても評価されるべき である。この様にして、装置が活性化されるかされないかを確かめるために任意 の回数だけ規定されたコードを通話者が繰返し発生することを可能にする。The present invention does not have a timing mode as described here, but a ring sequence. One specified code of the device always activates the device connected to the device and - Another specified code of the sequence always includes an embodiment that does not activate the device. It should also be appreciated that the invention can be arranged without departing from the scope of the present invention. It is. In this way, you can optionally check whether the device is activated or not. allows the caller to repeatedly generate a specified code a number of times.

再び、本発明の範囲を逸脱すること無く、電話受信器から離れて位置している本 制御装置を有することが可能であり、そこでは、リング信号は、例えば建物内の 交流主結線、無線あるいはマイクロ波リンク、あるいは光結合手段の様な任意の 適当な伝送媒体によって本装置に運ばれよう。Again, without departing from the scope of the invention, books located remotely from the telephone receiver may be used. It is possible to have a control device, where the ring signal is e.g. Any method such as an AC mains connection, a radio or microwave link, or an optical coupling means. It may be carried to the device by any suitable transmission medium.

更に、本発明は、電話回路網によってのみ本装置のの活性化が与えられる様な応 用に限定されないことが評価されるべきである。例えば、本制御装置は、装置の 活性化が規定された符号化信号の入力でのみ実行される様な、任意のタイプの通 信システムでも使用されよう。かくして、タイマのクロック速度は、パルス・ト レーン復号化とシーケンシャル信号応用に対し、高周波環境での装置の動作を容 易にするためにたやすく調整されるであろう。Furthermore, the present invention is suitable for applications where activation of the device is provided only by the telephone network. It should be appreciated that it is not limited to specific uses. For example, this control device Any type of communication whose activation is performed only on the input of a defined encoded signal. It may also be used in communication systems. Thus, the clock speed of the timer is Enables equipment operation in high frequency environments for lane decoding and sequential signal applications. It will be easily adjusted to make it easier.

更に、本発明の範囲はここで説明された特定のタイプのカウンタとタイ・マに限 定されないがしかしここで、例えば別々の独立タイマはここで説明された種々の 時間信号を発生するのに制御されるであろうことを評価されるべきである。Furthermore, the scope of the invention is limited to the particular types of counters and timers described herein. Although not specified here, e.g. separate independent timers can be used for the various types described here. It should be appreciated that the generation of the time signal will be controlled.

特我昭61−502995 (15) 喚 国際調査報告 ANNEX To THE INTERNATIONAL 5EARCHREP ORT 0NPatent Document US 4006316 IIs 3936617 LIS 4001708 U S 4081130Tokuga Showa 61-502995 (15) summons international search report ANNEX To THE INTERNATIONAL 5EARCHREP ORT 0NPant Document US 4006316 IIs 3936617 LIS 4001708 U S 4081130

Claims (1)

【特許請求の範囲】 1.一連のほぼ規則正しい間隔のおかれた入力信号で通常構成されている符号化 された入力信号に応じてそこに接続された装置の制御を実行する制御装置であっ て、 (a)上記の入力信号の受取りを計数し、して上記の計数された入力信号の数の 大きさを表わす計数信号を発生する計数手段と、 (b)第1の前もって決められた時間間隔が入力信号の受取りから経過した後で 第1時間信号を発生するタイミング手段、および (c)前もって決められた大きさと上記の第1時間信号に対応する計数信号の入 力に応じて上記の装置の動作を制御する出力手段、 を具え、ここで上記の第1時間信号は、もし引続く入力信号が受信された最終入 力信号からの第1時間間隔内で受信されない場合にのみ発生される制御装置。 2.上記タイミング手段が上記の入力信号を受取ると初期状態にリセットされる 請求の範囲第1項記載の制御装置。 3.上記の出力手段が1つあるいはそれ以上の論理手段を含み、これは規定され たコードに従って1つあるいはそれ以上の組の発生された計数信号と第1時間信 号を連続的に復号化し、上記の装置の制御を実行するためにそれに関連して出力 制御信号を発生する請求の範囲第1項または第2項記載の制御装置。 4.上記の制御装置が上記の第1時間信号の発生の後ある任意の時間で上記の計 数手段をリセットするリセット手段を含み、そこで上記のリセット手段はリセッ ト信号を上記の計数手段に印加する前記の請求の範囲のいずれかに記載の制御装 置。 5.論理手段が少なくとも2つの上記の信号の組に対応する規定されたコードを 有し、そして信号の異った組に対応するゲート手段と上記のゲート手段の動作を 制御する制御手段を含み、それにより上記のゲート手段は信号の上記の組を連続 的に復号化し、そして上記の制御手段と結合して出力制御信号の発生を実行する 請求の範囲第3項、第4項および前記の請求の範囲のいずれかに記載の制御装置 。 上記のゲート手段は各々が前もって決められた大きさの上記の計数信号と上記の 第1時間信号に対応する入力を受取る一連のゲートを具え、それによってゲート された信号は上記の規定されたコードに応じてゲートの出力で発生され、第1ゲ ートはコードにおいて信号の第1の組に対応する計数信号を有し、そして引続く ゲートはコードにおいて信号の引続く組あるいは組の集合に対応する計数信号を 有し、最終ゲートのゲートされた信号は出力制御信号の発生を実行する請求の範 囲第5項記載の制御装置。 7.上記の論理手段が上記の第1ゲートの選択された動作に対応して初期動作状 態を有し、ここで上記の制御手段は以前に選択されたゲートの出力に応じて引続 くゲートの選択された動作を連続的に与える請求の範囲第6項記載の制御装置。 8.上記のタイミング手段は第2の前もって決められた時間間隔が入力信号の受 取りから経過した後で第2時間信号を発生し、上記の第2の前もって決められた 時間間隔は上記の第1時間間隔よりも相対的に長く、そして上記の第2時間信号 は引続く入力信号が受信された最終入力信号からの上記の第2時間間隔内で受信 されないならその時に限り上記の第2時間信号は発生され、これにより上記の論 理手段は上記の第2時間信号に対応する入力を受取り、そこで論理手段は上記の 第2時間信号の発生に際して上記の初期状態にリセットされる請求の範囲第7項 記載の制御装置。 9.上記の任意の時間は上記の第2時間信号の発生の時間以上伸びない請求の範 囲第4項および第8項記載の制御装置。 10.上記のリセット信号は上記の第1時間信号の発生に応じて発生される請求 の範囲第4項および前記の請求の範囲のいずれかに記載の制御装置。 11.上記のリセット信号は上記の第2時間信号の発生に応じて発生される請求 の範囲第9項記載の制御装置。 12.上記の制御手段は中間計数手段を含み、ゲート出力はそれにクロック入力 を与え、そこで引続くゲートはゲートされた信号を発生する選択されたゲートに おいて、上記の中間手段の出力によって連続的に選択される請求の範囲第6項お よび前記の請求の範囲のいずれかに記載の制御装置。 13.最終ゲートの上記のゲートされた信号は上記の中間計数手段をクロックし 、この中間計数手段は上記の出力制御信号の発生を連続的に実行する請求の範囲 第12項記載の制御装置。 14.上記の制御手段は蓄積手段を含み、それによって選択されたゲートのゲー トされた信号は前もって決められた蓄積時間で上記の蓄積手段によって蓄積され 、引続くゲートは上記の蓄積時間の持続時間に選択される請求の範囲第6項およ び第2項または第7項から第11項までのいずれかに記載の制御装置。 15.上記の蓄積時間は上記の第2の前もって決められた時間間隔に対応する請 求の範囲第8項および第14項記載の制御装置。 16.上記の蓄積手段はフリップ・フロップであるところの請求の範囲第14項 または第15項に記載の制御装置。 17.上記の蓄積手段がキャパシタであるところの請求の範囲第14項または第 15項記載の制御装置。 18.上記のタイミング手段は前もって決められた一層の時間間隔が入力信号の 受取から経過した後で一層の時間信号を発生し、上記の前もって決められた一層 の時間間隔は上記の第1時間間隔より実質的に長く、そして上記の一層の時間信 号は引続く入力信号が受信された最終入力信号からの上記の一層の時間間隔内で 受信されない場合に限って発生され、ここで上記の一層の時間信号は上記の装置 の制御を変更するために上記の出力手段に印加される前記の請求の範囲のいずれ かに記載の制御装置。 19.上記の一層の時間間隔は上記の第2時間間隔よりも相対的に長いところの 請求の範囲第8項および第18項に記載の制御装置。 20.上記の出力手段は上記の出力信号を発生するためのスイッチング手段を含 む請求の範囲第3項および前記の請求の範囲のいずれかに記載の制御装置。 21.上記のスイッチング手段が上記の一層の時間信号に対応する入力を受取り 、そこでスイッチング手段は上記の一層の時間信号の発生において上記の制御信 号を変更するためにスイッチされる請求の範囲第3項、第18項および第19項 に記載の制御装置。 22.上記のスイッチング手段がフリップ・フロップであるところの請求の範囲 第20項または第21項記載の制御装置。 23.上記の制御装置が上記の装置の制御を実行する装置制御手段を含むところ の前記の請求の範囲のいずれかに記載の制御装置。 24.上記の装置制御手段が出力制御信号に応じて上記の装置の制御を実行する ところの請求の範囲第3項および第23項記載の制御装置。 25.上記の装置制御手段が出力制御信号の1つまたはそれ以上に対応する入力 を有する復号化手段を含み、これにより一連の上記の装置は上記の出力制御信号 によって規定された符号化された入力に従って制御される請求の範囲第3項およ び第23項または第24項に記載の制御装置。 26.上記のタイミング手段は、前もって決められたストロービング時間間隔が 入力信号の受取りから経過した後でストロービング時間信号を発生し、上記のス トロービング時間間隔は上記の第1時間間隔より比較的実質的に長く、そして上 記のストロービング時間信号は第1時間信号の発生を条件として発生され、ここ で復号化手段とその動作を実行するために上記のストロービング時間信号に応じ てストローブされる請求の範囲第25項記載の制御装置。 27.上記の装置制御手段が上記の装置の遠隔制御を具えるところの請求の範囲 第23項および第24項から第26項までのいずれかに記載の制御装置。 28.上記の制御装置は入力信号の規定されたシーケンスの入力に応じてパルス を発生するパルス発生手段を有する上記の符号化された入力信号を受信するため の入力手段を含み、ここで上記のパルスは上記の入力信号の計数動作とタイミン グ動作それぞれを容易にすにために計数手段とタイミング手段に印加される前記 の請求の範囲のいずれかに記載の制御装置。 29.上記の規定されたシーケンスは固定された期間内で1つあるいはそれ以上 の入力信号の受取りに対応する請求の範囲第28項記載の制御装置。 30.上記の制御装置は上記の入力信号の受取りに関して上記の計数手段とタイ ミング手段の動作を効率的に妨げるための入力ゲート手段を含み、それにより上 記の入力ゲート手段は1つあるいはそれ以上のパラメータに応じて制御される前 記の請求の範囲のいずれかに記載の制御装置。 31.1つのパラメータが上記の出力制御信号の状態に対応するところの請求の 範囲第3項および第30項に記載の制御装置。 32.上記の符号化された入力信号は電話回路網から導かれているところの前記 の請求の範囲のいずれかに記載の制御装置。 33.上記の制御装置は装置の制御が実行された場合に確認信号を発生する信号 確認手段を含むところの前記の請求の範囲のいずれかに記載の制御装置。 34.上記のパルス発生手段は遅延手段とサンプリング手段を具え、これにより 上記の遅延手段は入力信号の受取りからの時間遅延の後で上記のサンプワンダ手 段に活性化信号を出力し、そして上記のサンプリング手段は入力信号と上記の活 性化信号、上記の固定期間を近似する時間遅延の存在に応じてのみ上記のパルス を発生する請求の範囲第29項および前記の請求の範囲のいずれかに記載の制御 装置。 35.上記の遅延手段は受信された入力信号に応じてトリガ可能な単安定マルチ バイブレータとキャパシタを含む充電手段を具え、上記の充電手段は上記の単安 定マルチバイブレータのトリガリングによって発動され、これによって上記の単 安定マルチバイブレータは上記のキャパシタを少なくともしきい値電圧まで充電 し、上記のしきい値電圧は単安定マルチバイブレータをリセットさせ、そして充 電手段は上記のしきい値電圧に到達したキャパシタとともにあるいはそれに近い 時間に上記の活性化信号を発生する請求の範囲第34項記載の制御装置。 36.上記の充電手段は上記の活性化信号の発生を実行するために上記の単安定 マルチバイブレータの非反転出力を積分する積分回路を含む請求の範囲第35項 記載の制御装置。 37.上記の充電手段は上記のキャパシタと直列になった電圧分割器を含み、こ れによって上記の活性化信号は電圧分割器の出力で発生される請求の範囲第36 項記載の制御装置。 38.上記の充電手段は上記の活性化信号の発生を実行するために上記の単安定 マルチバイブレータの反転出力を微分する微分回路を含む請求の範囲第35項記 載の制御装置。 39.上記のサンプリング手段は上記の入力信号に対応する1つの入力と、上記 の活性化信号に対応する別の入力とを有する論理ゲートを具え、これにより上記 のパルスは入力信号と活性化信号との同時存在に応じて発生される請求の範囲第 34項から第38項までのいずれかに記載の制御装置。 40.上記のリセット手段がタイミング手段であるところの請求の範囲第4項お よびそれに応じた他の請求範囲のいずれかに記載の制御装置。 41.上記のタイミング手段が単一の集積化カウンタであるところの前記の請求 の範囲のいずれかに記載の制御装置。 42.上記のカウンタが2進カウンタであるところの請求の範囲第41項記載の 制御装置。 43.上記の計数手段は多数の前もって決められた別々の大きさに対応する上記 の発生された計数信号に応じて出力計数信号を与える復号化手段を含む前記の請 求の範囲のいずれかに記載の制御装置。 44.上記の計数手段は単一の集積化カウンタであるところの前記の請求の範囲 のいずれかに記載の制御装置。 45.上記の計数手段が10進カウンタであるところの前記の請求の範囲のいず れかに記載の制御装置。 46.入力信号の規定されたシーケンスに応じて出力パルスを発生するパルス発 生手段であって、固定された期間内で1つあるいはそれ以上の入力信号の受取り に対応する上記のシーケンスが、遅延手段とサンプリング手段を具え、ここで上 記の遅延手段は入力信号の受取りからの時間遅延の後で上記のサンプリング手段 に活性化信号を出力し、そして上記のサンプリング手段は入力信号と上記の活性 化信号、上記の固定された期間を近似する上記の時間遅延の存在によってのみ上 記の出力パルスを発生するパルス発生手段。 47.上記の遅延手段は受信された入力信号に応じてトリガ可能な単安定マルチ バイブレータとキャパシタを含む充電手段を具え、上記の充電手段は上記の単安 定マルチバイブレータのトリガリングによって発動され、これによって単安定マ ルチバイブレータは上記のキャパシタを少なくともしきい値電圧まで充電し、上 記のしきい値電圧は単安定マルチバイブレータをリセットさせ、そして充電手段 は上記のしきい値電圧に到達したキャパシタと共にあるいはそれに近い時間で上 記の活性化信号を発生する請求の範囲第46項記載のパルス発生手段。 48.上記の充電手段は上記の活性化信号の発生を実行する上記の単安定マルチ バイブレータの非反転出力を積分する積分回路を含む請求の範囲第47項に記載 のパルス発生手段。 49.上記の充電手段は上記のキャパシタと直列になった電圧分割器を含み、こ れにより上記の活性化信号が電圧分割器の出力に発生される請求の範囲第48項 記載のパルス発生手段。 50.上記の充電手段は上記の活性化信号の発生を実行するために上記の単安定 マルチバイブレータの反転出力を微分する微分回路を含む請求の範囲第47項記 載のパルス発生手段。 51.上記のサンプリング手段は上記の入力信号に対応する1つの入力と、上記 の活性化信号に対応する他の入力を有する論理ゲートを含み、これにより上記の 出力パルスは入力信号と活性化信号の共存に応じて発生される請求の範囲第46 項から第50項のいずれかに記載のパルス発生手段。 [Claims] 1. 11. A control device for effecting control of a device connected thereto in response to an encoded input signal, which usually consists of a series of substantially regularly spaced input signals, the control device comprising: (a) said input signals; (b) a first predetermined time interval elapses since receipt of the input signal; (c) timing means for generating a first time signal after said first time signal; and (c) inputting a count signal having a predetermined magnitude and corresponding to said first time signal. output means for controlling the operation of said device in response to said first time signal, said first time signal being the last input signal received if a subsequent input signal is received; A control device that is generated only if the power signal is not received within a first time interval from the power signal. 2. 2. A control device according to claim 1, wherein said timing means is reset to an initial state upon receiving said input signal. 3. The output means includes one or more logic means which output one or more sets of the generated count signal and the first time signal according to a defined code. 3. A control device according to claim 1 or 2, wherein the control device continuously decodes the signals and generates output control signals in connection therewith for carrying out the control of said device. 4. Said controller controls said meter at any time after the occurrence of said first time signal. including a reset means for resetting several means, where the above reset means A control device according to any one of the preceding claims, which applies a counter signal to the counting means. Place. 5. the logic means having defined codes corresponding to at least two of said sets of signals, and comprising gating means corresponding to different sets of signals and control means for controlling the operation of said gating means; According to claims 3 and 4, said gating means successively decode said set of signals and in combination with said control means effectuate the generation of an output control signal. A control device according to any of the scopes. Said gating means comprises a series of gates each receiving an input corresponding to said count signal of a predetermined magnitude and said first time signal, whereby said gated signal has a predetermined code. is generated at the output of the gate according to a gate has a count signal corresponding to a first set of signals in the code, and a subsequent gate has a count signal corresponding to a successive set or set of sets of signals in the code; The generated signal is within the scope of the claim that performs the generation of the output control signal. 5. The control device according to item 5. 7. The above logic means is in an initial operating state in response to the selected operation of the first gate. , where the control means described above continues depending on the output of the previously selected gate. 7. The control device according to claim 6, wherein the control device continuously provides the selected operation of the gate. 8. The above timing means is arranged such that the second predetermined time interval is the reception of the input signal. generating a second time signal after an elapse of time since the input, said second predetermined time interval being relatively longer than said first time interval, and said second time signal If and only if a signal is not received within the second time interval from the last input signal received, then and only then the second time signal is generated, thereby satisfying the above argument. 8. The control device of claim 7, wherein the control means receives an input corresponding to said second time signal, wherein said logic means is reset to said initial state upon occurrence of said second time signal. 9. Any time mentioned above does not extend beyond the time of occurrence of the second time signal mentioned above. 9. The control device according to items 4 and 8. 10. 4. The control device according to claim 4, wherein said reset signal is generated in response to generation of said first time signal. 11. 10. The control device according to claim 9, wherein said reset signal is generated in response to generation of said second time signal. 12. The control means described above includes an intermediate counting means, the gate output providing a clock input to it, in which subsequent gates provide a gated signal to the selected gate. In this case, claims 6 and 7 are selected successively by the output of said intermediate means. and a control device according to any of the preceding claims. 13. 13. A control device according to claim 12, wherein said gated signal of the final gate clocks said intermediate counting means, said intermediate counting means continuously carrying out the generation of said output control signal. 14. The above control means includes storage means, whereby the gate of the selected gate is Claims 6 and 7, wherein the signal is accumulated by said accumulation means for a predetermined accumulation time, and the subsequent gate is selected for the duration of said accumulation time. and the control device according to any one of paragraphs 2 and 7 to 11. 15. Said accumulation time corresponds to said second predetermined time interval. The control device according to claim 8 and 14. 16. 16. A control device according to claim 14 or 15, wherein said storage means is a flip-flop. 17. 16. The control device according to claim 14 or 15, wherein the storage means is a capacitor. 18. Said timing means generates a further time signal after a predetermined further time interval has elapsed from receipt of the input signal, said predetermined further time interval being substantially less than said first time interval. longer, and even more time sensitive than above. The signal is generated only if a subsequent input signal is not received within said further time interval from the last input signal received, where said further time signal is for altering the control of said device. The control device according to any one of the preceding claims, wherein a voltage is applied to the output means. 19. 19. A control device according to claims 8 and 18, wherein said further time interval is relatively longer than said second time interval. 20. The above output means includes switching means for generating the above output signal. A control device according to claim 3 or any one of the preceding claims. 21. Said switching means receives an input corresponding to said further time signal, wherein said switching means receives said control signal in said further time signal generation. The control device according to claims 3, 18 and 19, which is switched to change the number. 22. 22. A control device according to claim 20 or 21, wherein said switching means is a flip-flop. 23. The control device according to any of the preceding claims, wherein the control device includes device control means for controlling the device. 24. 24. The control device according to claim 3, wherein the device control means executes control of the device according to an output control signal. 25. The device control means as described above includes a decoding means having an input corresponding to one or more of the output control signals, whereby the series of the device controls according to the encoded input defined by the output control signal. Controlled Claims Paragraph 3 and and the control device according to item 23 or 24. 26. The timing means described above generates a strobing time signal after a predetermined strobing time interval has elapsed from receipt of the input signal; The traversing time interval is relatively substantially longer than the first time interval, and Claim 25, wherein said strobing time signal is generated conditional on the generation of said first time signal, wherein said strobing time signal is strobed in response to said strobing time signal to perform said decoding means and its operations. Control device as described. 27. 27. A control device according to any of claims 23 and 24 to 26, wherein said device control means comprises remote control of said device. 28. The said control device includes input means for receiving said encoded input signal having pulse generating means for generating pulses in response to input of a defined sequence of input signals, wherein said pulses are Counting operation and timing of the above input signals A control device according to any of the preceding claims, wherein the control device is applied to the counting means and the timing means to facilitate each of the counting operations. 29. 29. The control device of claim 28, wherein said defined sequence corresponds to receipt of one or more input signals within a fixed period of time. 30. Said control device is tied to said counting means for receiving said input signal. including input gating means for effectively impeding operation of the The input gating means described above is controlled according to one or more parameters. A control device according to any of the claims below. 31. Control device according to claims 3 and 30, wherein one parameter corresponds to the state of said output control signal. 32. A control device according to any of the preceding claims, wherein said encoded input signal is derived from a telephone network. 33. The control device according to any of the preceding claims, wherein the control device includes signal confirmation means for generating a confirmation signal when control of the device is executed. 34. Said pulse generating means comprises delay means and sampling means, whereby said delay means operates said sampling wander means after a time delay from receipt of the input signal. outputting an activation signal to the stage, and said sampling means outputs an activation signal to said input signal and said activation signal. 30. A control device according to claim 29, wherein said pulse is generated only in response to the presence of a sexualization signal, a time delay approximating said fixed period. 35. The delay means comprises a charging means including a triggerable monostable multivibrator and a capacitor in response to a received input signal; Activated by constant multivibrator triggering, the monostable multivibrator charges the capacitor at least to a threshold voltage, which causes the monostable multivibrator to reset and charge. 35. The control device according to claim 34, wherein the voltage means generates the activation signal at or near the time when the capacitor reaches the threshold voltage. 36. 36. A control device according to claim 35, wherein said charging means includes an integrating circuit for integrating the non-inverting output of said monostable multivibrator in order to carry out generation of said activation signal. 37. The above charging means includes a voltage divider in series with the above capacitor; 37. A control device according to claim 36, whereby said activation signal is generated at the output of a voltage divider. 38. Claim 35, wherein said charging means includes a differentiating circuit for differentiating the inverted output of said monostable multivibrator in order to carry out generation of said activation signal. On-board control device. 39. Said sampling means comprises a logic gate having one input corresponding to said input signal and another input corresponding to said activation signal, such that said pulse is generated between said input signal and said activation signal. 39. The control device according to any one of claims 34 to 38, which is generated in response to simultaneous presence. 40. Claims 4 and 5 where the above-mentioned resetting means is timing means. and the control device according to any of the other claims accordingly. 41. A control device according to any of the preceding claims, wherein said timing means is a single integrated counter. 42. 42. A control device according to claim 41, wherein said counter is a binary counter. 43. Said counting means includes decoding means for providing an output count signal in response to said generated count signal corresponding to a number of predetermined discrete magnitudes. A control device according to any of the requirements. 44. A control device according to any of the preceding claims, wherein said counting means is a single integrated counter. 45. Any of the preceding claims wherein said counting means is a decimal counter. A control device according to any of the above. 46. A pulse generator that generates output pulses in response to a defined sequence of input signals. wherein the above-mentioned sequence comprises delay means and sampling means, wherein the above-mentioned sequence corresponds to receiving one or more input signals within a fixed period of time; The delay means outputs the activation signal to the sampling means after a time delay from receipt of the input signal, and the sampling means outputs the activation signal to the sampling means after a time delay from receipt of the input signal, and the sampling means outputs the activation signal between the input signal and the activation signal for a fixed period of time. Approximate above only by the presence of a time delay Pulse generating means for generating the output pulses described below. 47. The delay means comprises a charging means including a triggerable monostable multivibrator and a capacitor in response to a received input signal; It is activated by the triggering of a constant multivibrator, which causes a monostable The multivibrator charges the above capacitor to at least the threshold voltage and The above threshold voltage resets the monostable multivibrator, and the charging means rises at or near the same time as the capacitor reaches the above threshold voltage. 47. The pulse generating means according to claim 46, which generates the activation signal as described above. 48. 48. The pulse generating means according to claim 47, wherein said charging means includes an integrating circuit that integrates a non-inverting output of said monostable multivibrator that performs generation of said activation signal. 49. The above charging means includes a voltage divider in series with the above capacitor; 49. The pulse generating means of claim 48, whereby said activation signal is generated at the output of the voltage divider. 50. Claim 47, wherein said charging means includes a differentiating circuit for differentiating the inverted output of said monostable multivibrator in order to carry out generation of said activation signal. Pulse generation means included. 51. Said sampling means comprises a logic gate having one input corresponding to said input signal and another input corresponding to said activation signal, such that said output pulse is a coexistence of said input signal and said activation signal. The pulse generating means according to any one of claims 46 to 50, which is generated in accordance with the above.
JP59500516A 1984-01-13 1984-01-13 Control device Pending JPS61502995A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/AU1984/000007 WO1985003159A1 (en) 1984-01-13 1984-01-13 Control apparatus

Publications (1)

Publication Number Publication Date
JPS61502995A true JPS61502995A (en) 1986-12-18

Family

ID=3761683

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59500516A Pending JPS61502995A (en) 1984-01-13 1984-01-13 Control device

Country Status (3)

Country Link
EP (1) EP0203913A4 (en)
JP (1) JPS61502995A (en)
WO (1) WO1985003159A1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5379341A (en) * 1993-06-16 1995-01-03 Odessa Engineering, Inc. Device for remotely resetting electronic appliances in response to telephone rings
GB2333415A (en) * 1998-01-16 1999-07-21 David Guyett An apparatus for remotely controlling an electrical appliance via the telephonenetwork
KR100550525B1 (en) * 2002-12-10 2006-02-10 엘지전자 주식회사 Phone Controllable Home Appliance System and Controlling Method for the Same

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53137389A (en) * 1977-05-09 1978-11-30 Kokusai Electric Co Ltd Terminal instrument for remote watching utilizing telephon circuit
JPS56143752A (en) * 1980-04-09 1981-11-09 Toshiba Corp Remote operating device utilizing sound of communication device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3384873A (en) * 1965-01-22 1968-05-21 Collins Radio Co Selective calling system
US3634826A (en) * 1969-09-05 1972-01-11 Uninorm Anstalt Apparatus for transmission of information
US3876836A (en) * 1974-04-03 1975-04-08 Avco Corp Remote control system utilizing telephone rings as orders
US4006316A (en) * 1974-08-12 1977-02-01 International Mobile Machines Corporation Code-controlled detection and function actuating system
US4146754A (en) * 1977-09-08 1979-03-27 Sam Rose Telephone signalling method and apparatus
JPS5938776Y2 (en) * 1977-12-23 1984-10-29 日本電気株式会社 Digital tone signal detector
GB2103854A (en) * 1981-08-10 1983-02-23 Lgm Electronics Limited Telephone remote alarm
AU557720B2 (en) * 1982-07-15 1987-01-08 Thomas Michael Kenny Remote control apparatus
EP0138206A3 (en) * 1983-10-12 1987-05-13 Edmund R. Pötsch Arrangement for controlling apparatus and events

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53137389A (en) * 1977-05-09 1978-11-30 Kokusai Electric Co Ltd Terminal instrument for remote watching utilizing telephon circuit
JPS56143752A (en) * 1980-04-09 1981-11-09 Toshiba Corp Remote operating device utilizing sound of communication device

Also Published As

Publication number Publication date
EP0203913A1 (en) 1986-12-10
EP0203913A4 (en) 1989-02-06
WO1985003159A1 (en) 1985-07-18

Similar Documents

Publication Publication Date Title
SU1003773A3 (en) Device for receiving and encoding signals for identification of objects
US4596900A (en) Phone-line-linked, tone-operated control device
US4006316A (en) Code-controlled detection and function actuating system
CA1147815A (en) Ir remote control system
US3774114A (en) Decoding device for tone sequence codes
US4234764A (en) Long distance telephone call security system
JPS61502995A (en) Control device
US4282410A (en) Ringing signal generator
CA1092242A (en) Method and apparatus for digital data transmission in television receiver remote control systems
FR2578078A1 (en) Apparatus for remote control via a radio link with coded signals for automatic roller doors
US4070549A (en) Remote location electronic actuator and system that includes the same
US4239941A (en) Ringing signal generator
GB2171545A (en) Radio remote control apparatus with encoded signals for automatic rolling doors
US4078236A (en) Remote switching apparatus
US3045063A (en) Telegraph systems
SU1171826A1 (en) Telecontrol device
US3588883A (en) Encoder/decoder system for a rapidly synchronizable binary code
US4636590A (en) Method and apparatus for converting frequency signals representing characters to binary code
SU1022205A1 (en) Device for receiving telecontrol instructions
RU2069389C1 (en) Audio-signal generator
SU1190505A1 (en) Adaptive pulse duration discriminator
SU385277A1 (en)
SU1499517A1 (en) Phase triggering device
KR880000515Y1 (en) Switching signal control circuit
SU1029190A1 (en) Function generator