JPS6131872B2 - - Google Patents
Info
- Publication number
- JPS6131872B2 JPS6131872B2 JP53027053A JP2705378A JPS6131872B2 JP S6131872 B2 JPS6131872 B2 JP S6131872B2 JP 53027053 A JP53027053 A JP 53027053A JP 2705378 A JP2705378 A JP 2705378A JP S6131872 B2 JPS6131872 B2 JP S6131872B2
- Authority
- JP
- Japan
- Prior art keywords
- display
- rows
- columns
- column
- determinant
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/04—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B65—CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
- B65C—LABELLING OR TAGGING MACHINES, APPARATUS, OR PROCESSES
- B65C2210/00—Details of manually controlled or manually operable label dispensers
- B65C2210/007—Cutting equipment
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Digital Computer Display Output (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
【発明の詳細な説明】
近年電子回路の発達に伴い、種々の関数演算機
能が安価に電卓に加えられている。たとえば二次
方程式、複素数計算、行列式計算等である。しか
しながらその機能が高級になつても現在の安価な
表示器では表示し得る能力は小さく、はなはだ操
作しづらいものになつてきている。たとえば行列
式に例をとると現在表示している数値は、行列の
何行何列目を指しているのか不明であり、したが
つて次に入力すべき列と行はどれなのか分らなく
なる。
能が安価に電卓に加えられている。たとえば二次
方程式、複素数計算、行列式計算等である。しか
しながらその機能が高級になつても現在の安価な
表示器では表示し得る能力は小さく、はなはだ操
作しづらいものになつてきている。たとえば行列
式に例をとると現在表示している数値は、行列の
何行何列目を指しているのか不明であり、したが
つて次に入力すべき列と行はどれなのか分らなく
なる。
本発明は上記の点に鑑み成されたもので、以下
図面に従い説明する。
図面に従い説明する。
第1,2図は本発明に係る表示方法の一実施例
の表示例である。図はDに関する3行3列の行列
を各々表示する場合である。例えば1行目1列の
数値1.2は表示器の左端桁に図の様に「「」のシン
ボルを表示するものであり、使用者は該シンボル
から容易にその数値の属する位置を想像する事が
できる。又2行2列では数値の負号と混同し易い
という事であれば表示しなくともよい。又、最後
のデーター5.6もシンボル「」」を見れば容易にそ
の位置を確認し得る。第3図は第1,2図の表示
シンボルを得る為の一実施回路例であり、図中
CPUは中央演算制御回路、OUT1はCPUから表
示に必要なデーターTAを受け、桁制御時分割表
示駆動を行なう為の出力部、OUT2はCPUから
表示に関する行と列の情報TBにより受け、これ
をフリツプフロツプ、デコーダー等を介し図示し
たT1,T2,T3,T4,T5の出力を発生する第二の
出力部、GA,GB,GC,GD,GE,GF,GGは
OUT1とOUT2の信号を各々合成し表示器に導
くオアゲートDoはOUT1でつくられるn桁駆動
パルス、Do+1はOUT2でつくられる特定桁に
加えられる桁タイミングパルスで、T1〜T5と同
期してOUT2より出力されるものである。
の表示例である。図はDに関する3行3列の行列
を各々表示する場合である。例えば1行目1列の
数値1.2は表示器の左端桁に図の様に「「」のシン
ボルを表示するものであり、使用者は該シンボル
から容易にその数値の属する位置を想像する事が
できる。又2行2列では数値の負号と混同し易い
という事であれば表示しなくともよい。又、最後
のデーター5.6もシンボル「」」を見れば容易にそ
の位置を確認し得る。第3図は第1,2図の表示
シンボルを得る為の一実施回路例であり、図中
CPUは中央演算制御回路、OUT1はCPUから表
示に必要なデーターTAを受け、桁制御時分割表
示駆動を行なう為の出力部、OUT2はCPUから
表示に関する行と列の情報TBにより受け、これ
をフリツプフロツプ、デコーダー等を介し図示し
たT1,T2,T3,T4,T5の出力を発生する第二の
出力部、GA,GB,GC,GD,GE,GF,GGは
OUT1とOUT2の信号を各々合成し表示器に導
くオアゲートDoはOUT1でつくられるn桁駆動
パルス、Do+1はOUT2でつくられる特定桁に
加えられる桁タイミングパルスで、T1〜T5と同
期してOUT2より出力されるものである。
又DSは日の字多桁表示器であり、そのうちの
1桁は特定シンボル表示用として配線されている
ものとする。又各々オアゲートのゲート名は、図
示したセグメント名と対応する如く配線されてい
るものとする。
1桁は特定シンボル表示用として配線されている
ものとする。又各々オアゲートのゲート名は、図
示したセグメント名と対応する如く配線されてい
るものとする。
以上において今、3行1列のデーター2.3が
CPUよりTAを介したOUT1に導かれるとする
と、3行1列を意味する2進コードがTBを介し
OUT2に導かれ、各々表示タイミングを得て表
示器DSに印加され〓を表示し得るものである。
CPUよりTAを介したOUT1に導かれるとする
と、3行1列を意味する2進コードがTBを介し
OUT2に導かれ、各々表示タイミングを得て表
示器DSに印加され〓を表示し得るものである。
以上の説明は3行3列につき行なつたが、m行
n列としても1行目は最上位セグメント、m行目
は最下位セグメント、1列目は左端セグメント、
n行目は右端セグメント、を各々表示する事は以
上の説明から容易に類推できよう。
n列としても1行目は最上位セグメント、m行目
は最下位セグメント、1列目は左端セグメント、
n行目は右端セグメント、を各々表示する事は以
上の説明から容易に類推できよう。
又、たとえばドツトマトリツクスにより表示す
る場合も、以上の説明から容易に実現出来よう。
る場合も、以上の説明から容易に実現出来よう。
以上の如く本発明の表示方法は、複数の二次元
的に配置された数値を限られた桁数内で順次表示
する場合に有効である。
的に配置された数値を限られた桁数内で順次表示
する場合に有効である。
第1,2図は本発明の一実施例の表示例を示す
図、第3図はその一実施回路例図である。 DS……表示器。
図、第3図はその一実施回路例図である。 DS……表示器。
Claims (1)
- 1 複数の日の字パターンを配列してその一方に
属する日の字パターンを用いて行列式の行と列を
指定するシンボルを表示し、その他方に属する日
の字パターンを用いて指定された行と列で表示さ
れるべき数値を表示する事を特徴とする表示方
法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2705378A JPS54119840A (en) | 1978-03-09 | 1978-03-09 | Display system |
| US06/018,634 US4247902A (en) | 1978-03-09 | 1979-03-08 | Display for electronic calculator |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2705378A JPS54119840A (en) | 1978-03-09 | 1978-03-09 | Display system |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS54119840A JPS54119840A (en) | 1979-09-18 |
| JPS6131872B2 true JPS6131872B2 (ja) | 1986-07-23 |
Family
ID=12210320
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2705378A Granted JPS54119840A (en) | 1978-03-09 | 1978-03-09 | Display system |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US4247902A (ja) |
| JP (1) | JPS54119840A (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4511987A (en) * | 1982-03-25 | 1985-04-16 | Texas Instruments Incorporated | Method of entering and performing operations on complex numbers on calculators |
| US5245559A (en) * | 1983-01-21 | 1993-09-14 | The Laitram Corporation | Portable computer with large screen display |
| DE3735654C2 (de) * | 1986-10-21 | 1996-05-02 | Sharp Kk | Elektronischer Rechner |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4040048A (en) * | 1975-03-10 | 1977-08-02 | Lien Ming T | Display of mathematical equations |
| JPS522356A (en) * | 1975-06-24 | 1977-01-10 | Casio Comput Co Ltd | Electronic desk calculator |
| US4138734A (en) * | 1976-10-01 | 1979-02-06 | Canon Kabushiki Kaisha | Electronic equipment capable of arithmetic operations |
-
1978
- 1978-03-09 JP JP2705378A patent/JPS54119840A/ja active Granted
-
1979
- 1979-03-08 US US06/018,634 patent/US4247902A/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JPS54119840A (en) | 1979-09-18 |
| US4247902A (en) | 1981-01-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4242676A (en) | Interactive device for data input into an instrument of small dimensions | |
| US4385291A (en) | Electronic diary watch | |
| GB1521871A (en) | Graphic display systems | |
| US3605307A (en) | Perpetual calendars | |
| US4152768A (en) | Electronic apparatus with calendar | |
| US4472066A (en) | Digital electronic timepiece | |
| JPS6131872B2 (ja) | ||
| EP0050809B1 (en) | Segmented display device | |
| JPH03211492A (ja) | 時刻表示装置 | |
| GB2050019A (en) | Method of Producing Typographical Data | |
| US6137426A (en) | Keypad and method for arranging keys of the keypad in a clockwise orientation | |
| US4262291A (en) | Arabic numerical displays using segmented patterns | |
| US3445827A (en) | Memory controlled shift register display device | |
| CN2496057Y (zh) | 手表的大日历机构 | |
| JPS5913642Y2 (ja) | ドツトマトリクス表示装置 | |
| JPS5740683A (en) | Digital type electronic watch | |
| JPS6158838B2 (ja) | ||
| SU811318A1 (ru) | Устройство дл индикации | |
| JPS5852556Y2 (ja) | 電子時計 | |
| DE2622169A1 (de) | 10-segment-zifferanzeige | |
| CN2324563Y (zh) | 一种电子课程手表 | |
| JPS6353570B2 (ja) | ||
| JPS58109930A (ja) | 2進値表示方法 | |
| JPS62161188A (ja) | 文字の表示方法 | |
| SU1587571A1 (ru) | Устройство дл формировани видеосигнала |