JPS61181290A - 映像分離回路 - Google Patents

映像分離回路

Info

Publication number
JPS61181290A
JPS61181290A JP2113685A JP2113685A JPS61181290A JP S61181290 A JPS61181290 A JP S61181290A JP 2113685 A JP2113685 A JP 2113685A JP 2113685 A JP2113685 A JP 2113685A JP S61181290 A JPS61181290 A JP S61181290A
Authority
JP
Japan
Prior art keywords
signal
burst
digital
generating
selector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2113685A
Other languages
English (en)
Inventor
Hideo Yamashita
山下 秀雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2113685A priority Critical patent/JPS61181290A/ja
Publication of JPS61181290A publication Critical patent/JPS61181290A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (技術分野) 本発明は、テレビ会議装置に関し、特にスプリット合成
した映像信号を分離する回路に関する。
(従来技術) テレビ会議装置において、横に並んだ複数の人物を撮像
する場合、人物が多いと1台のカメラでは人物全員を撮
像しきれない。この場合、撮像領域を2つに分け2台の
カメラで撮像し、2つの映像信号を受信側へ送信するこ
とも考えられるが、このように映像信号を別々に伝送し
ようとすると回線が2つ必要となる。このため従来2台
のカメラのうちの一方のカメラの撮像領域の上半分に会
議参加者の半数を撮像し、他方のカメラの撮像領域の下
半分に残り参加者を撮像し、各カメラ出力信号のうち人
物を撮像した画高1/2の映像信号を電気的に取シ出し
てフィールドに合成し回線に送出している。このとき1
フイールドに合成した信号をスプリット合成信号という
。受信側ではスプリット合成信号を2つに分離し2つの
受像機に別々の映像信号を与えることにより、各々の受
像機では画面の中央に送信側の各カメラで撮像した人物
を再生する。
従来、スプリット合成信号を分離する場合、映像スイッ
チ回路にスプリット合成された映像信号とこれとは別の
BB8(ブラックバースト信号)信号を印加し、映像信
号の合成の切替わシ目で、映像信号とBBS信号をアナ
ログ的にスイッチングすることにより行っていた。この
ようにアナログ的なスイッチングによシ、スプリット合
成信号を分離する場合、映像信号とBB8信号の間で水
平同期位相及びバースト信号位相の合致が必要不可欠と
なる。しだがって位相調整器によってBB8信号を発生
する発振器の出力位相を映像信号に対して調整しなけれ
ばならず、システムの保守、運用上わずられしいという
欠点がある。
(発明の目的) 本発明の目的は、スプリット合成された映像信号の分離
をディジタル的に処理することによシ、同期調整のわず
られしさを取シ除いた映像分離回路を提供することにあ
る。
(発明の構成) 本発明によれば、垂は同期信号周期の1フィールド期間
が2分割され、それぞれ分割された領域に水平同期信号
、バースト信号を付加した第1゜第2の映像信号を挿入
しスプリットアナログ合成信号を分離する映像分離回路
において、前記スプリット合成信号をディジタル信号に
変換する手段と、 ペデスタルレベルの基準ディジタル信号を発生する手段
と、 前記スプリット合成信号から水平同期信号を計数する水
平同期信号計数手段と、 前記水平同期信号計数手段が前記第1および第2の映像
信号の接続位置の水平同期信号まで計数した時点で切換
信号を発生する手段と、前記ディジタル信号変換手段と
前記基準ディジタル信号を発生する手段とに結合し、前
記切換信号に応答し、前記第1の映像信号に対応した第
1のディジイル映像信号の第1の映像期間以外に前記基
準ディジタル信号の第1のブランキング期間6一 を挿入した第1の信号を発生する第1のセレクト手段と
、 前記ディジタル信号変換手段と前記基準ディジタル信号
を発生する手段とに結合し、前記切換信号に応答し、前
記第2の映像信号の第2の映像期間以外に前記基準ディ
ジタル信号の第2のブランキング期間を挿入した第2の
信号を発生する第2のセレクト手段と、 前記スプリット合成信号からバースト位相を検出し前記
スプリット合成信号部分のバースト信号に合致した位相
でディジタル化されたバースト信号を発生するバースト
発生手段と、 前記第1のセレクタ手段および前記バースト発生手段に
結合し、前記第1の信号の前記第1のブランキング期間
に前記ディジタルバースト信号を挿入する第3のセレク
タ手段と。
前記第2のセレクタ手段および前記バースト発生手段に
結合し、前記第2の信号の前記第2のブランキング期間
に前記ディジタルバースト信号を挿入する第4のセレク
タ手段と、 所定のレベル信号を発生するディジタル垂直同期用レベ
ル発生手段と、 前記第3のセレクタおよび前記ディジタル垂直同期レベ
ル発生手段に結合する第5のセレクタ手段と。
前記第4のセレクタおよび前記ディジタル垂直同期レベ
ル発生手段に結合する第6のセレクタ手段と、 前記スプリット合成信号の垂直同期信号に応答し、前記
第1のブランキング期間の中央および前記第2のブラン
キング期間の中央部に前記垂直同期レベル発生手段の出
力信号を挿入するよう前記第5および第6のセレクタ手
段を制御する手段とを含む映像分離回路が得られる。
(実施例) 次に本発明の実施例について図面を参照して説明する。
第1図は本発明の実施例を示すブロック図、第2図は第
1図の主要部のタイミングチャートである。
映像分配回路1に印加される受信映像信号Pは第2図に
示すスプリット合成信号である。このスプリット合成信
号は1フイールドを2等分し各々に映像信号A、  B
を連続合成した信号で、この1フイールド中、映像信号
A、  Bが存在しない期間は垂直帰線消去期間となっ
ている。また、画像信号中には水平消去期間が一定周期
ごとにあシ、その水平消去期間のペデスタルレベルには
水平同期信号とバースト信号がのっている。
映像信号Pは映像分配回路1で3分配されてアナログ信
号のまま、同期分離回路2.A/D(アナログ/ディジ
タル)変換回路3.バースト信号位相検出回路7へそれ
ぞれ印加される。
同期分離回路2は受信映像信号Pから水平、垂直同期信
号を分離し、カウンタ回路4.垂直同期位相シフト回路
12及びバースト信号ゲート回路13へ出力する。
カウンタ回路4は水平同期信号をカウントし、映像信号
A、  Bの切替り位置にある水平同期信号をカウント
したとき、映像信号A、  Bを分離するセレクト信号
a、  bを生成する。
A/I)変換回路3は受信映像信号Pを5bitのPC
M信号A’、 B’ (量子化レベル1/256〜25
6/256)に変換する。
第1.第2のセレクタ回路5−1.5−2は、PCM信
号A’、 B/とペデスタルレベル設定回路6で発生す
るペデスタルレベル(量子化レベル60/256)の8
ビット信号(ペデスタルレベル信号)とをセレクト信号
a、  bによって第2図に示すように交互に選択し出
力C,Dを発生する。
すなわち、セレクト信号aが“1”のときPCM信号が
セレクタ回路5−1から出力され、セレクト信号すが′
″1″のときPCM信号がセレクタ回路5−2から出力
される。また信号a、  bが″0”のとき、ペデスタ
ルレベル信号が出力させる。
一方、バースト信号位相検出回路7は受信映像信号Pか
らバースト信号位相を検出し、バースト生成回路8はそ
の検出された位相に8ビツトにPCM符号化されたバー
スト信号を挿入し第3゜第4のセレクタ9−1.9−2
へ出力する。
第3.第4のセレクタ回路9−1.9−2はそれぞれ、
出力CI DにPCM信号A’、B’が存在しない期間
(以下、マスキング期間と称する)内に8bitバ一ス
ト信号を挿入するもので、このバースト挿入はバースト
信号ゲート回路13の出力にタイミングを合わせて行わ
れる。バースト信号ゲート回路13はカウンタ4からの
セレクト信号a、  bを入力し、セレクト信号・aが
“o″のときセレクタ9−1へバースト選択信号を出力
し、またセレクト信号すが“0”のときセレクタ9−2
へバースト選択信号を出力する。バースト選択信号によ
シセレクタ回路9−1.9−2はバースト信号をセレク
トする。バースト選択信号の発生期間は水平同期信号に
同期する。
PCM信号A’、B’が存在する期間では、映像信号が
PCM化されバースト信号も映像信号中に含まれている
ので、バースト信号ゲート回路13はこの期間にバース
ト信号を挿入させない。
垂直同期位相シフト回路12は、入力する水平同期信号
をカウントし、垂直同期位相を所定のカウント値となる
タイムスロットすなわちセレクタ9−1.9−2の出力
のマスキング期間の中央にシフトさせてセレクト信号を
それぞれ第51 第6のセレクタ11−1.11−2へ
出力する。
セレクタ回路11−1.11−2はセレクタ回路9−1
.9−2の出力と、シンクチップレベル(量子化レベル
)4/256を設定する同期レベル設定回路10からの
8bit信号とを入力と(7、垂直同期位相シフト回路
12からセレクト信号が印加されたときシンクチップレ
ベルの8ビツトの信号を選択しこれを校合同期信号とす
る。セレクト信号が印加されないときセレクト回路9−
1.9−2の出力を選択する。
したがって、セレクタ回路11−1.11−2の出力S
・T をアナログ信号に変換すると、第3図に示すよう
にスプリット分離された信号S1.TLが得られ、信号
S′またはT′を画面に表示すると像が画面の中央部に
再生される。
(発明の効果) 本発明は以上説明したように、受信映像信号をA/D 
変換すると共に重畳されているバースト信号の位相を検
出し、i)CM信号でバースト信号を再生しこれをスゲ
リット分離したPCM化受信映像信号の2系統のマスキ
ング部分に付加し、更に、各々垂直同期位相のシフトし
た同期信号を付加することによυスプリット分離を行な
うものである。
したがって、2系統の映像信号発生過程で、バースト位
相、水平同期位相に連続して合わせることができ、細か
な位相調整を必要としない。
【図面の簡単な説明】
第1図は本発明の実施例を示すブロック図、第2図は第
1図の主要部の動作を示すタイミングチャート、第3図
は出力信号をアナログ変換した信号の波形図である。 1・・・・・・映像分配回路、5−1. 5−2. 9
−1゜9−2.11−1.11−2・・・・・・セレク
タ回路。 2・・・・・・同期分離回路、6・・・・・・ペデスタ
ルレベル設定回路、3・・・・・・A/D変換回路、7
・・・・・・バースト信号位相検出回路、4・・・・・
・カウンタ回路、8・・・・・・バースト信号生成回路
、10・・・・・・同期レベル設定回路、12・・・・
・・垂直同期位相シフト回路、13・・・・・・バース
ト信号ゲート回路。 酔−飄 代理人 弁理士  内 原   峡1 。

Claims (1)

  1. 【特許請求の範囲】 垂直同期信号周期の1フィールド期間が2分割され、そ
    れぞれ分割された領域に水平同期信号、バースト信号を
    付加した第1、第2の映像信号を挿入したアナログスプ
    リット合成信号を分離する映像分離回路において、 前記スプリット合成信号をディジタル信号に変換する手
    段と、 ペデスタルレベルの基準ディジタル信号を発生する手段
    と、 前記スプリット合成信号から水平同期信号を計数する水
    平同期信号計数手段と、 前記水平同期信号計数手段が前記第1および第2の映像
    信号の接続位置の水平同期信号まで計数した時点で切換
    信号を発生する手段と、 前記ディジタル信号変換手段と前記基準ディジタル信号
    を発生する手段とに結合し、前記切換信号に応答し、前
    記第1の映像信号に対応した第1のディジタル映像信号
    とこれに連なる前記基準ディジタル信号とを交互に選択
    し第1の信号を発生する第1のセレクト手段と、 前記ディジタル信号変換手段と前記基準ディジタル信号
    を発生する手段とに結合し、前記切換信号に応答し、前
    記第2の映像信号とこれに連なる前記基準ディジタル信
    号とを交互に選択し第2の信号を発生する第2のセレク
    ト手段と、 前記スプリット合成信号からバースト位相を検出し前記
    スプリット合成信号部分のバースト信号に合致した位相
    でディジタル化されたバースト信号を発生するバースト
    発生手段と、 前記第1のセレクタ手段および前記バースト発生手段に
    結合し、前記第1の信号の前記基準ディジタル信号の区
    間に前記ディジタルバースト信号を挿入する第3のセレ
    クタ手段と、 前記第2のセレクタ手段および前記バースト発生手段に
    結合し、前記第2の信号の前記基準ディジタル信号の区
    間に前記ディジタルバースト信号を挿入する第4のセレ
    クタ手段と、 所定のレベル信号を発生するディジタル垂直同期レベル
    発生手段と、 前期第3のセレクタおよび前記ディジタル垂直同期レベ
    ル発生手段に結合する第5のセレクタ手段と、 前記第4のセレクタおよび前記ディジタル垂直同期レベ
    ル発生手段に結合する第6のセレクタ手段と、 前記スプリット合成信号の垂直同期信号に応答し、前記
    第1の信号の基準ディジタル信号の区間の中央および前
    記第2の信号の基準ディジタル信号の区間の中央部に前
    記垂直同期レベル発生手段の出力信号を挿入するよう前
    記第5および第6のセレクタ手段を制御する手段 とを含む映像分離回路。
JP2113685A 1985-02-06 1985-02-06 映像分離回路 Pending JPS61181290A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2113685A JPS61181290A (ja) 1985-02-06 1985-02-06 映像分離回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2113685A JPS61181290A (ja) 1985-02-06 1985-02-06 映像分離回路

Publications (1)

Publication Number Publication Date
JPS61181290A true JPS61181290A (ja) 1986-08-13

Family

ID=12046479

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2113685A Pending JPS61181290A (ja) 1985-02-06 1985-02-06 映像分離回路

Country Status (1)

Country Link
JP (1) JPS61181290A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02115405U (ja) * 1989-03-03 1990-09-14

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5761389A (en) * 1980-09-30 1982-04-13 Nippon Telegr & Teleph Corp <Ntt> Video communication system
JPS57101482A (en) * 1980-12-17 1982-06-24 Toshiba Corp Multi-television device
JPS59149465A (ja) * 1983-02-15 1984-08-27 Matsushita Electric Ind Co Ltd 垂直同期回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5761389A (en) * 1980-09-30 1982-04-13 Nippon Telegr & Teleph Corp <Ntt> Video communication system
JPS57101482A (en) * 1980-12-17 1982-06-24 Toshiba Corp Multi-television device
JPS59149465A (ja) * 1983-02-15 1984-08-27 Matsushita Electric Ind Co Ltd 垂直同期回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02115405U (ja) * 1989-03-03 1990-09-14

Similar Documents

Publication Publication Date Title
JP2011120253A (ja) 信号受信装置
US5389974A (en) Automatic converting device of television broadcasting mode
KR890006090A (ko) 디지탈 비디오 신호처리회로
KR0160068B1 (ko) 다중화데이타를 전송하는 신호선을 거쳐서 접속된 비디오카메라와 화상입력장치 및 이들을 사용한 화상입력시스템
JP5023421B2 (ja) 信号受信装置
JPS61181290A (ja) 映像分離回路
JP2002369163A (ja) マルチストリーム出力時刻制御方法及びその制御装置
JP2936315B2 (ja) 順次走査方式の伝送データの変換方法、及びその変換装置
JPH03159477A (ja) 映像信号伝送装置および伝送方法
JP3396891B2 (ja) ビデオカメラ
JPH0210988A (ja) テレビジョン受信機
JPH09214909A (ja) デイジタル伝送装置及びデイジタルカメラシステム
JP3549212B2 (ja) ビデオカメラ
JP2638948B2 (ja) 動き検出回路
JP3382453B2 (ja) 映像信号処理装置
KR19990038411A (ko) 다중 화상 시분할 처리 디지탈 카메라
KR870000175B1 (ko) 고해상도 텔레비젼 수상기의 영상신호 변환장치
JPH03207189A (ja) 映像信号記録再生装置
JPS62139486A (ja) 画面分割撮像方式
JPH05252487A (ja) ビデオカメラ
JPH0783472B2 (ja) 送像装置
JPH07212637A (ja) 撮像装置
JPH04105773U (ja) ピクチヤ−インピクチヤ−テレビジヨン受像機
JPS61184994A (ja) テレビジヨン受像機
KR19980043397A (ko) 텔레비젼 수상기의 화면비 자동변환 디스플레이 장치 및 방법