JPS61153028U - - Google Patents
Info
- Publication number
- JPS61153028U JPS61153028U JP443386U JP443386U JPS61153028U JP S61153028 U JPS61153028 U JP S61153028U JP 443386 U JP443386 U JP 443386U JP 443386 U JP443386 U JP 443386U JP S61153028 U JPS61153028 U JP S61153028U
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- lead
- signal
- lead electrode
- insulating layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000011159 matrix material Substances 0.000 claims description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- 239000000758 substrate Substances 0.000 description 3
Landscapes
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
第1図は本考案の実施例の平面図。
1……リード電極、2……絶縁層の開口、3…
…画素電極。 第2図は本考案の実施例の断面図。 4……リード電極、5……絶縁層の開口、6…
…画素電極、7……基板。 第3図は本考案の実施例の平面図および断面図
。 8,9,10……走査電極。 第4図は本考案の実施例の平面図。 11……リード電極、12……絶縁層の開口、
13……画素電極、14,15……走査電極。 第5図は従来の実施例の平面図。第6図は表示
画素配列の平面図。
…画素電極。 第2図は本考案の実施例の断面図。 4……リード電極、5……絶縁層の開口、6…
…画素電極、7……基板。 第3図は本考案の実施例の平面図および断面図
。 8,9,10……走査電極。 第4図は本考案の実施例の平面図。 11……リード電極、12……絶縁層の開口、
13……画素電極、14,15……走査電極。 第5図は従来の実施例の平面図。第6図は表示
画素配列の平面図。
補正 昭61.2.14
考案の名称を次のように補正する。
考案の名称 液晶表示装置
実用新案登録請求の範囲を次のように補正する
。
。
【実用新案登録請求の範囲】
一対の基板間に液晶が封入され、該基板上には
列方向に複数のリード電極が形成され、該リード
電極上には絶縁膜が被覆され、該絶縁膜上にはマ
トリクス状に配列された画素及び走査電極が同一
平面内で列方向に交互に形成され、各列方向には
n個(n〓〓 〓1)おきの該画素に対応する開
口部がリード電極上の絶縁膜内に設けられ、該開
口部を介して該画素とリード電極とが接続されて
なり、該基板の一方の基板上の走査電極又は画素
電極は、該基板の他方の基板上の画素電極又は走
査電極の各々に相対向すべく配置されてなる事を
特徴とする液晶表示装置。
列方向に複数のリード電極が形成され、該リード
電極上には絶縁膜が被覆され、該絶縁膜上にはマ
トリクス状に配列された画素及び走査電極が同一
平面内で列方向に交互に形成され、各列方向には
n個(n〓〓 〓1)おきの該画素に対応する開
口部がリード電極上の絶縁膜内に設けられ、該開
口部を介して該画素とリード電極とが接続されて
なり、該基板の一方の基板上の走査電極又は画素
電極は、該基板の他方の基板上の画素電極又は走
査電極の各々に相対向すべく配置されてなる事を
特徴とする液晶表示装置。
Claims (1)
- m行、n列の画素を構成し、独立した信号を印
加するための走査電極数および信号電極数がそれ
ぞれm/NおよびNnであるマトリクス電極構造
において、信号電極のリード電極、その上に、1
例中N個おきの画素に対応する位置の各リード電
極上に開口を設けて形成された絶縁層、さらにそ
の上に形成された画素電極などから成る信号電極
を有することを特徴とするマトリクス電極構造。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1986004433U JPS6347897Y2 (ja) | 1986-01-16 | 1986-01-16 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1986004433U JPS6347897Y2 (ja) | 1986-01-16 | 1986-01-16 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61153028U true JPS61153028U (ja) | 1986-09-22 |
JPS6347897Y2 JPS6347897Y2 (ja) | 1988-12-09 |
Family
ID=30479997
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1986004433U Expired JPS6347897Y2 (ja) | 1986-01-16 | 1986-01-16 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6347897Y2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5067094A (ja) * | 1973-10-12 | 1975-06-05 | ||
JPS5127093A (ja) * | 1974-08-16 | 1976-03-06 | Hitachi Ltd | Hyojipaneru |
-
1986
- 1986-01-16 JP JP1986004433U patent/JPS6347897Y2/ja not_active Expired
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5067094A (ja) * | 1973-10-12 | 1975-06-05 | ||
JPS5127093A (ja) * | 1974-08-16 | 1976-03-06 | Hitachi Ltd | Hyojipaneru |
Also Published As
Publication number | Publication date |
---|---|
JPS6347897Y2 (ja) | 1988-12-09 |