JPS61146045A - 同期はずれ信号発生回路 - Google Patents

同期はずれ信号発生回路

Info

Publication number
JPS61146045A
JPS61146045A JP59269264A JP26926484A JPS61146045A JP S61146045 A JPS61146045 A JP S61146045A JP 59269264 A JP59269264 A JP 59269264A JP 26926484 A JP26926484 A JP 26926484A JP S61146045 A JPS61146045 A JP S61146045A
Authority
JP
Japan
Prior art keywords
output
circuit
signal
nand circuit
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59269264A
Other languages
English (en)
Inventor
Takeshi Yagi
猛 八木
Yoshitami Aono
青野 芳民
Sadao Takenaka
竹中 貞夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59269264A priority Critical patent/JPS61146045A/ja
Publication of JPS61146045A publication Critical patent/JPS61146045A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はパイロットキャリア注入形多値QAM(Qua
drature Amplitude Modulat
ion )等のディジタル無線通信システムにおいて生
ずるキャリア同期はずれも、又タイミング波同期はずれ
も同一のアラーム出力とするようにした同期はずれ信号
発生回路に関する。
ディジタル無線通信システムの1つとしてパイロットキ
ャリア注入形多値QAMシステムがある。
このシステムにおいては、その受信側において復調用の
キャリア信号に同期はずれが生じても、又タイミング信
号に同期はずれが生じてもその回線はダウンしてしまう
。このような同期はずれが生じたときには、その旨を監
視員に知らせてそれに対する適切な処置を執らせること
が必要になって来る。
〔従来の技術〕
従来のこの種のアラーム発生回路の例を第2図に示す。
そのキャリア再生用位相同期発振器のハイブリッドlか
らの信号とハイブリッド2からのIF倍信号がミキサ3
にかけられて出力される比絞入力信号(キャリア信号の
同期の度合を示す信号)と基準電圧v1とが絶えず比較
器4で比較され、比較入力信号が基準電圧■1より下回
れば(第3図参照)、比較器4からアラーム出力が発生
され、この出力に応答する駆動回路5はその出力を低レ
ベルにしてLED6を点灯させキャリア信号の同期はず
れを監視員に知らせる。
又、キャリア再生用位相同期発振器のミキサ7の出力信
号はコンデンサ8を経てタイミング波再生用位相同期発
振器を構成する全波整流器9.帯域通過濾波器10を経
てタイミング波再生用位相同期発振器のミキサ11へ供
給されて位相同期をかけられつつその出力信号は90°
位相器12を経て帯域通過濾波器10の出力を受けてい
るミキサ13の他方の入力へ供給されてミキサ13がら
比較入力信号(タイミング信号の同期の度合を示す信号
)が発生され、この信号は基準電圧■2と絶えず比較器
14で比較され、比較入力信号が基準電圧V2より下回
れば(比較器4の場合と同様の関係を示す第3図参照)
、比較回路14からアラーム信号が発生され、この信号
に応答する駆動回路15はその出力を低レベルにしてL
ED16を点灯させタイミング信号の同期はずれを監視
員に知らせる。
〔発明が解決しようとする問題点〕
上述従来回路においては、キャリア信号が同期はずれを
起こした場合及び/又はタイミング信号が同期はずれを
起こした場合のいずれにあっても回線ダウンを惹起せし
めてしまうのにも拘らず、各別のアラーム信号を発生せ
ねばならない。これは無人局に生じたこの種の状態を有
人局の監視員に知らせるのに2チヤネルを必要としてし
まうことになる。又、有人局に同様の状態が生じた場合
には2つのアラーム系統を監視パネル上まで引き出して
来なければならない。
これに加えて、どちらのアラーム系統の比較入力信号も
同期はずれのとき第3図の点線で示すような交番波形と
なる性質を有するため、アラーム信号は正常と異常とを
繰り返すことになる。これは後続回路に不具合例えばリ
レーの繰り返し動作を生じさせる。
〔問題点を解決するための手段〕
本発明は上述の問題点を解決し得るディジタル無線通信
システムの同期はずれ信号発生回路を提供するもので、
その手段は前記システムのキャリア再生用位相同期発振
器及びタイミング波再生用位相同期発振器の各同期はず
れ検出回路での検出出力の論理和を出力する第1の論理
回路及び前記各同期はずれ検出回路での同期はずれ検出
をトリガとして入力し前記位相同期発振器の引込み範囲
以上の周波数によって決まる時定数の準安定時間を有す
る単安定マルチバイブレータ回路と、前記第1の論理回
路の論理和出力と前記単安定マルチバイブレータ回路の
準安定出力との論理和を出力する第2の論理回路とを備
え、該第2の論理回路の出力信号を同期はずれ信号とし
てその利用に供するようにしたものである。
〔作用〕
本発明回路によれば、キャリア信号に同期はずれが生じ
たことを示すアラーム信号とタイミング信号に同期はず
れが生じたことを示すアラーム信号とが第1の論理回路
及び位相同期発振器の引込み範囲以上の周波数によって
決まる時定数の準安定時間を有する単安定マルチバイブ
レータ回路に供給され、該単安定マルチバイブレータ回
路の出力信号と第1の論理回路の出力信号とが第2の論
理回路へ供給され、その第2の論理回路の出力信号が同
期はずれ信号としてその利用に供される。
従って、キャリア信号及び/又はタイミング信号のいず
れに同期はずれが生じようとも、そのアラーム表示系は
単一と為し得るばかりでなく、そのアラーム表示は一元
的レヘルに設定し得る。
〔実施例〕
以下、添付図面を参照しながら本発明の詳細な説明する
第1図は本発明の一実施例を示す。本発明はパイロット
キャリア注入形多値QAMシステムに関するものである
。第1図において、1.2はその入力を第1図の比較器
4,14の出力信号即ちキャリア同期はずれ表示信号(
CRアラーム信号)及びタイミング信号同期はずれ表示
信号(BTRアラーム信号)を受けるナンド回路及び上
記システムの位相同期発振器の引込み範囲以上の周波数
foによって決まる時定数の準安定時間を有する単安定
マルチバイブレータ回路である。この単安定マルチバイ
ブレータ回路2の真理値表は第1表に示すようになる。
第  I  表 但し、表中、Hは高レベル、Lは低レベル、×はレベル
がどちらでもよいことを示す記号、↓は信号が高レベル
から低レベルへの変化を示す記号、Vは準安定時間の開
俵レベルにあることを示す記号である。
単安定マルチバイブレータ2の出力こは2つの入力がナ
ンド回路1の出力に接続されたナンド回路3の出力と共
にナンド回路4の各別の入力に接続されている。ナンド
回路4の出力はナンド回路502つの入力に接続されて
いる。ナンド回路5の出力は該出力ヘカソードを接続し
た[、ED6、抵抗7を介して電源例えば+5ボルトへ
接続されている。この電源は又単安定マルチバイブレー
タ回路2のための電源端子■。。、その時定数回路R2
,Cの抵抗R2、並びに入力Bl、B2及びクリア人力
CLEへ接続された抵抗R1へ接続されている。GND
はアースである。
このように構成される本発明回路によれば、第1図の比
較器4,14の出力信号即ちCRアラーム信号もBTR
アラーム信号も共に高レベル(正常)つまり同期はずれ
が生じていない状態にあるならば、単安定マルチバイブ
レータ回路2の出力こは高レベル(H)、ナンド回路l
の出力01は低レベル(L)、ナンド回路3の出力02
は高レベルとなるから、ナンド回路4の出力03は低レ
ベルとなる。従って、ナンド回路5の出力は高レベルと
なってLED6には電流は流れず、消灯したままにある
しかしながら1.入力At、A2のいずれか一方に異常
状態が生じれば、LED6は点灯する。即ら、入力At
がH−Lへの変化を示し、入力A2がHにあるならば、
回路2の出力ごはH1ナンド回路1の出力はH、ナンド
回路3の出力はLとなるから、ナンド回路4の出力はH
となる。従って、LEDは点灯する。入力A2はHにあ
るが、入力A1は同期はずれの度合に応じて決まる周期
T。
でHとLとの間で変化する異常状態になると、上述周波
数r。以上で出力ζはLとなり、ナンド回路1の出力は
周期T1でLとHとの間で変化し、それに伴ってナンド
回路3の出力は周期T1でHとLとの間で変化するが、
出力ζがLにあるからナンド回路4の出力はHとなる。
従って、LEDは点灯する。
入力A1も入力A2も共にHからLへ変化する場合には
、出力ζはH、ナンド回路lの出力はH1ナンド回路3
の出力はLとなるからナンド回路4の出力はHとなって
LED6は点灯する。
入力At、A2のうちのいずれか一方がHからLへ変化
し、その他方が同期はずれの度合に応じて決まる同期T
2でHとLとの間で変化する異常状態になると、出力ζ
はH、ナンド回路lの出力はH、ナンド回路3の出力は
し、ナンド回路4の出力はHとなってLED6は点灯す
る。
又、いずれの入力A1もA2も同期はずれの度合によっ
て決まる周期T3.T4でHとLとの間で変化する異常
状態になると、ζはLとなり、ナンド回路1の出力は前
記周期T3.T4の位相差によって決まる態様でHとL
との間で変化し、それに伴ってナンド回路3の出力はL
とHとの間で変化するが、ζがLにある故、ナンド回路
4の出力はHとなる。従って、LED6は点灯する。
以上述べた回路の動作態様を第■表にまとめて示す。
第■表 〔発明の効果〕 以上説明したように、本発明によれば、■キャリア信号
及び/又はタイミング信号のいずれに同期はずれが生じ
ようとも、その表示系は単一と為し得る、 ■又、アラーム表示レベルは一元的レベルに設定し得る
、等の効果が得られる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す図、第2図は従来のア
ラーム表示回路を示す図、第3図はアラームの発生態様
の説明に用いる波形図である。 図において、1,3,4.5はナンド回路、2は単安定
マルチバイブレータ回路、6はLEDである。

Claims (1)

    【特許請求の範囲】
  1. ディジタル無線通信システムにおいて、前記システムの
    キャリア再生用位相同期発振器及びタイミング波再生用
    位相同期発振器の各同期はずれ検出回路での検出出力の
    論理和を出力する第1の論理回路及び前記各同期はずれ
    検出回路での同期はずれ検出をトリガとして入力し前記
    位相同期発振器の引込み範囲以上の周波数によって決ま
    る時定数の準安定時間を有する単安定マルチバイブレー
    タ回路と、前記第1の論理回路の論理和出力と前記単安
    定マルチバイブレータ回路の準安定出力との論理和を出
    力する第2の論理回路とを備え、該第2の論理回路の論
    理和信号を同期はずれ信号とするようにしたことを特徴
    とする同期はずれ信号発生回路。
JP59269264A 1984-12-20 1984-12-20 同期はずれ信号発生回路 Pending JPS61146045A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59269264A JPS61146045A (ja) 1984-12-20 1984-12-20 同期はずれ信号発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59269264A JPS61146045A (ja) 1984-12-20 1984-12-20 同期はずれ信号発生回路

Publications (1)

Publication Number Publication Date
JPS61146045A true JPS61146045A (ja) 1986-07-03

Family

ID=17469928

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59269264A Pending JPS61146045A (ja) 1984-12-20 1984-12-20 同期はずれ信号発生回路

Country Status (1)

Country Link
JP (1) JPS61146045A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07193604A (ja) * 1993-01-25 1995-07-28 Nec Corp 位相検出回路

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51136254A (en) * 1975-05-21 1976-11-25 Hitachi Ltd Fault detection

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51136254A (en) * 1975-05-21 1976-11-25 Hitachi Ltd Fault detection

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07193604A (ja) * 1993-01-25 1995-07-28 Nec Corp 位相検出回路

Similar Documents

Publication Publication Date Title
US3564412A (en) Derived clock from carrier envelope
EP0214676B1 (en) Clock signal regenerator arrangement
PL109075B1 (en) Synchronizing system for television receivers
EP0981860A2 (en) Phase detector arrangement
JPS61146045A (ja) 同期はずれ信号発生回路
US3716802A (en) Phase locked loop with rapid phase pull-in circuit
JPH0588023B2 (ja)
US5657090A (en) Circuit arrangement for the digital identification of a transmission standard
KR900002308B1 (ko) 자동위상 제어회로
US4730125A (en) Arrangement for synchronizing the pulse-width-modulated clock signals of several clocked direct voltage converters
US2831917A (en) Color phase alternation system
KR100261805B1 (ko) 원하는위상에주파수및위상로킹회로를로킹시키기위한회로
JPH01141419A (ja) Pll回路
JPS5926124B2 (ja) 位相同期回路
SU1138946A1 (ru) Устройство синхронизации с фазовой автоподстройкой частоты
JPH01185085A (ja) 映像受信回路
JPH0447837A (ja) 自動周波数制御方式
EP0040275B1 (en) Comparison circuit adaptable for utilization in a television receiver or the like
JP2721691B2 (ja) 水平期間識別装置
JPS58132465U (ja) 同期結合回路
JPS62213497A (ja) モ−ド判別回路
JP3199634B2 (ja) クロック断検出回路
JPS60250780A (ja) 水平同期回路
JPS6024733A (ja) 自動周波数制御回路
JPH0730383A (ja) パルス信号発生回路