JPS61139998A - Data writing device for writable rom - Google Patents

Data writing device for writable rom

Info

Publication number
JPS61139998A
JPS61139998A JP59262240A JP26224084A JPS61139998A JP S61139998 A JPS61139998 A JP S61139998A JP 59262240 A JP59262240 A JP 59262240A JP 26224084 A JP26224084 A JP 26224084A JP S61139998 A JPS61139998 A JP S61139998A
Authority
JP
Japan
Prior art keywords
rom
data
terminal
write
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59262240A
Other languages
Japanese (ja)
Inventor
Takayuki Ochiai
隆之 落合
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba TEC Corp
Original Assignee
Tokyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electric Co Ltd filed Critical Tokyo Electric Co Ltd
Priority to JP59262240A priority Critical patent/JPS61139998A/en
Publication of JPS61139998A publication Critical patent/JPS61139998A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To improve the efficiency of writing on ROMs for an 8-bit and a 16-bit microcomputer by providing a circuit which judges whether the address signal of data read out of a RAM is even or odd. CONSTITUTION:When data is written on a ROM for an 8-bit microcomputer, a selection switch 14 is placed at the side of the 8-bit microcomputer and then an inhibiting signal is applied from an IC unit 10 for signal switching to the control terminal of one of IC sockets 7 and 8 to write the data on only one ROM. When data is written on two ROMs for a 16-bit microcomputer, the switch 14 is placed at the side of the 16-bit microcomputer and then data read out of the RAM6 is passed through even-odd switching circuits 10-13 to write data whose address signal is even in, for example, the 1st ROM and data whose address signal is even in the 2nd ROM.

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明はマイクロコンピュータに組込まれる書込可能な
ROMに対するデータ書込装置に係わり、特に8ビット
マイクロコンピュータ用のROMに対する書込装置を用
いて簡単に16ビットマイクロコンピュータ用のROM
にもデータを書込むことができる書込可能ROMに対す
るデータ書込装置に関する。
[Detailed Description of the Invention] [Industrial Application Field] The present invention relates to a data writing device for a writable ROM incorporated in a microcomputer, and particularly relates to a data writing device for a ROM for an 8-bit microcomputer. Easy ROM for 16-bit microcomputer
The present invention relates to a data writing device for a writable ROM that can also write data to a writable ROM.

[従来の技術] マイクロコンピュータにはユーザが必要とするデータ(
ビット内容)をユーザ側で電気的に書込可能で、かつ紫
外線照射により消去可能なEP。
[Prior art] A microcomputer stores data (
EP that can be electrically written by the user (bit contents) and erased by ultraviolet irradiation.

ROM (イレーザブル、プログラマブル、リード。ROM (erasable, programmable, readable.

オンリ、メモリ)を組込んだものがある。このような書
込可能なROMに対して制御プログラム等のデー、夕を
書込、むために例えば第3図に示すデータ書込装置が使
用されている。
There are some that incorporate memory. For example, a data writing device shown in FIG. 3 is used to write data such as control programs into such a writable ROM.

第3図は8ビットマイクロコンピュータに組込むROM
にデータを書込むためのものであり、データを書込まれ
るべきROMのデータ端子、アドレス暑子、チップセレ
クト(1丁)端子等の各端子がICソケット1に差込ま
れている。そしてICソケット1の各アドレス端子(A
O−AN)および各データ端子(DO〜D7)がこのR
OMに書込むべきデータを記憶したRAM(ランダム。
Figure 3 shows a ROM built into an 8-bit microcomputer.
The IC socket 1 is used to write data into the IC socket 1, and various terminals such as a data terminal of the ROM to which data is to be written, an address terminal, and a chip select terminal are inserted into the IC socket 1. Then, each address terminal (A
O-AN) and each data terminal (DO to D7) connect to this R
RAM that stores data to be written to OM (random).

アクセス、メモリ)2の各アドレス端子(AO〜AN1
)および各データ端子(DO−D7”)に接続されてい
る。また、RAM2の各アドレス端子(AO−ANl)
および各データ端子(Do−D7)はROMに対する書
込み指令を出力するCPq(中央処理装置)3の各アド
レス端子(AO〜AN2−)およびデータ端子(Do〜
07)に接続されている。
Access, memory) 2 address terminals (AO to AN1
) and each data terminal (DO-D7"). Also, each address terminal (AO-ANl) of RAM2
And each data terminal (Do-D7) is connected to each address terminal (AO to AN2-) and data terminal (Do to
07).

このように構成されたデータ書込装置において、CPU
3はRAM2の各アドレスに記憶された各データを順次
読出してICソケット1に差込まれたROMの各アドレ
ス領域に順次書込む。したがって、RAM2に記憶され
たデータがそのままROMに書込まれる。  ゛ [発明が解決しようとする問題点]− しかしながら、上述したデータ書込装置においてはまだ
解消しなければならない次のような課題があった。すな
わち、近年16ビットマイクロコンピュータが使用され
ているが、上記した8ビットマイクロコンピュータのR
OMに対するデータ置去装置においては直接16ビット
マイクロコンピュータに組込まれた書込可能ROMに対
するデータ書込を実施することができない。
In the data writing device configured in this way, the CPU
3 sequentially reads each data stored in each address of the RAM 2 and sequentially writes it into each address area of the ROM inserted into the IC socket 1. Therefore, the data stored in the RAM 2 is written directly to the ROM. [Problems to be Solved by the Invention]- However, the above-described data writing device still has the following problems that must be solved. That is, although 16-bit microcomputers have been used in recent years, the R
A data storage device for OM cannot directly write data to a writable ROM built into a 16-bit microcomputer.

そこで、2個の8ビットマイクロコンピュータ用のRO
Mをそれぞれ第3図のデータ書込装置を用いて、一方の
ROMには偶数アドレスに対応ず−るデータを書込み、
他方のROMには奇数アドレスに対応するデータを書込
むようにしている。そして、2個のROMを16ビット
マイクロコンピュータに組込む。しかしながら、16ビ
ットマイクロコンピュータ用のROMにデータを書込む
には、RAM2に対してデータを偶数アドレス用と奇数
アドレス用とに分割して格納する必要がある。
Therefore, we created an RO for two 8-bit microcomputers.
Write data corresponding to even addresses into one ROM using the data writing device shown in FIG.
Data corresponding to odd addresses is written into the other ROM. Then, the two ROMs are incorporated into a 16-bit microcomputer. However, in order to write data to a ROM for a 16-bit microcomputer, it is necessary to divide the data into RAM 2 and store it into even address and odd address data.

一連のデータを偶数アドレス用と奇数アドレス用とに分
割して格納する作業は非常に煩雑である。
The task of dividing and storing a series of data into those for even addresses and those for odd addresses is very complicated.

また、偶数用ROMに対する書込操作および奇数用RO
Mに対する書込み操作との2回の操作を実施する必要が
ある。したがって、ROMに対する書込作業能率が低下
する問題がある。
In addition, write operations for even number ROM and odd number RO
It is necessary to perform two operations, one for M and the other for writing. Therefore, there is a problem that the efficiency of writing into the ROM is reduced.

本発明はこのような事情に基づいてなされたものであり
、その目的とするところは、RAMから読出されるデー
タのアドレス信号の偶数奇数を判断する偶数奇数切換回
路を設けることによって、8ビットマイクロコンピュー
タ用の陵OMに対する書込みを実施できるとともに、簡
単に16ビットマイクロコンピュータのROMに対し℃
もデータを書込むことができ、書込作業の能率向上を図
れる書込可能ROMに対するデータ書込装置を提供する
ことにある。
The present invention has been made based on the above-mentioned circumstances, and its purpose is to provide an even/odd number switching circuit that determines whether the address signal of the data read from the RAM is even or odd. In addition to being able to write to the ROM for computers, it is also possible to easily write to the ROM of a 16-bit microcomputer.
It is an object of the present invention to provide a data writing device for a writable ROM that can also write data and improve the efficiency of writing work.

[問題点を解決するための手段] 本発明の書込可能ROMに対するデータ書込装置は、そ
れぞれ8ビットマイクロコンピュータに用いる書込可能
な第1および第2のROMが接続可能な第1および第2
のICソケットの各データ端子および各アドレスを、第
1および第2のROMに書込むデータを記憶したRAM
の各データ端子および各アドレス端子に並列接続し、こ
のRAMから読出したデータを各ROMに書込むCPU
を設け、8ビットマイクロコンピュータ用のROMに書
込むのか16ビットマイクロコンピュータ用のROMに
書込むのかを選択する選択スイッチにて8ビットマイク
ロコンピュータが選択されたとき書込禁止回路によって
第1および第2のICソケットのいずれか一方のICソ
ケットのROMの書込制御端子に相当する制御端子に書
込禁止信号を印加し、選択スイッチにて16ビットマイ
クロコンピュータが選択されたとき、偶数奇数切換回路
によってRAMから読出されるデータの偶数アドレス信
号に応動して第1および第2のICソケットのいずれか
一方のICソケットの前記制御端子に書込禁止信号を印
加するとともに奇数アドレス信号に応動して他方のIC
ソケットの制御端子に書込禁止信号を印加するようにし
たものである。
[Means for Solving the Problems] A data writing device for a writable ROM of the present invention has first and second writable ROMs connectable to each 8-bit microcomputer. 2
A RAM that stores data for writing each data terminal and each address of the IC socket into the first and second ROMs.
A CPU that is connected in parallel to each data terminal and each address terminal of the RAM and writes data read from this RAM to each ROM.
is provided, and when the 8-bit microcomputer is selected by the selection switch that selects whether to write to the ROM for an 8-bit microcomputer or the ROM for a 16-bit microcomputer, the first and first When a write inhibit signal is applied to the control terminal corresponding to the ROM write control terminal of one of the two IC sockets, and the selection switch selects the 16-bit microcomputer, the even/odd switching circuit applying a write inhibit signal to the control terminal of either one of the first and second IC sockets in response to an even number address signal of data read from the RAM; the other IC
A write inhibit signal is applied to the control terminal of the socket.

[作用] このように構成された書込可能ROMに対するデータ書
込装置であれば、8ビットマイクロコンピュータ用のR
OMに対するデータ書込を実施する場合、選択スイッチ
を8ビットマイクロコンピュータに選択すると、書込ま
れるべきROMが接続される第1および第2のいずれか
一方のICソケットの制御端子に書込み禁止信号が印加
されるので、一方のROMにのみデータが書込まれる。
[Operation] A data writing device for a writable ROM configured as described above can be used as an R for an 8-bit microcomputer.
When writing data to the OM, if the selection switch is set to 8-bit microcomputer, a write inhibit signal is sent to the control terminal of either the first or second IC socket to which the ROM to be written is connected. Since the voltage is applied, data is written to only one ROM.

また、16ビツ十マイクロコンピユータ用の2個のRO
Mに対するデータ書込を実施する場合、選択スイッチを
16ビマイクロコンピユータに選択すると、偶数奇数切
換回路によって、RAMから読出されたデータのうちア
ドレス信号が偶数のデータは例えば第1のROM1.:
I込まれ、アドレス信号が奇数のデータは第2のROM
に書込まれる。
Also, two ROs for 16-bit microcomputer
When writing data to M, when the selection switch is set to 16-bit microcomputer, the even/odd number switching circuit selects data whose address signal is even number out of the data read from the RAM, for example, from the first ROM1. :
data with an odd address signal is stored in the second ROM.
written to.

[実施例] 以下本発明一実施例を図面を用いて説明する。[Example] An embodiment of the present invention will be described below with reference to the drawings.

第1図は実施例の書込可能ROMに対するデータ書込装
置を示すブロック図である。図中4はRAMに記憶され
たデータを読出して、書込可能ROMに畠込む動作を実
行するCPUであり、このCPU4の各アドレス端子A
O−AN2は、アドレスバス5を介してRAM6の各ア
ドレス端子A1〜AN1に接続されると共に、データが
書込まれるべき第1のROMおよび第2のROMのアド
レス端−子、データ端子、制@端子としてのO8(チッ
プセレクト)端子等の各端子が差込まれる第1およff
112(7) I CVヶッ、7.8(D@71’li
7’1m    ’1子A1〜ANに接続されている。
FIG. 1 is a block diagram showing a data writing device for a writable ROM according to an embodiment. In the figure, 4 is a CPU that reads data stored in the RAM and stores it in the writable ROM, and each address terminal A of this CPU 4 is
O-AN2 is connected to each address terminal A1 to AN1 of RAM6 via address bus 5, and also connects address terminals, data terminals, and control terminals of the first ROM and second ROM into which data is to be written. 1st and ff into which each terminal such as the O8 (chip select) terminal as an @ terminal is inserted.
112 (7) I CV, 7.8 (D@71'li
7'1m' Connected to one child A1 to AN.

また、CPIJ4の各データ端子Do−D7は、データ
バス9を介して前記RAM6の各データ端子DO〜D7
に接、続されると共に、上記第1および第2のICソケ
ット7.8の各データ端子Do〜D7に接続されている
Further, each data terminal Do-D7 of the CPIJ4 is connected to each data terminal DO-D7 of the RAM 6 via a data bus 9.
It is also connected to each data terminal Do to D7 of the first and second IC sockets 7.8.

前記CPU4の最下位桁のアドレス端子AOはRAM6
の最下位桁のアドレス端子AOおよび第2のICソケッ
ト8の最下位桁のアドレス端子AOに接続されると共に
、信号切換用ICユニット10の1B、2A入力端子に
接続されている。また、CPU4およびRAM6のアド
レス端子A1は上記信号切換用tCユニット10の1八
入力端子に接続されている。この信号切換用ICユニツ
リ、出力端子1Yは第1のICソケット7のアドレス端
子AOに接続され、出力端子2Yは負論理の第1のアン
ドゲート11の一方の入力端子に接続されるとともにイ
ンバータ12を介して負論理の第2のアンドゲート13
の一方の入力端子に接続されている。
The address terminal AO of the least significant digit of the CPU 4 is connected to the RAM 6.
It is connected to the least significant digit address terminal AO of the second IC socket 8 and the least significant digit address terminal AO of the second IC socket 8, and is also connected to the 1B and 2A input terminals of the signal switching IC unit 10. Further, the address terminals A1 of the CPU 4 and the RAM 6 are connected to the 18 input terminals of the signal switching tC unit 10. The output terminal 1Y of this signal switching IC unit is connected to the address terminal AO of the first IC socket 7, and the output terminal 2Y is connected to one input terminal of the first AND gate 11 of negative logic, and the inverter 12 through the negative logic second AND gate 13
is connected to one input terminal of the

さらに、信号切換用ICユニット10の制御入力端子G
は、8ビットマイクロコンピュータ用のROMに対する
書込を実施するのか16ビットマイクロコンピュータ用
のROMに対する書込みを実施するのかを選択する選択
スイッチ14の共通端子Cに接続されている。この選択
スイッチ14の一方の開放端子aは接地されており、他
方の開放端子すは+5■の制御電源端子に接続されてい
る。
Furthermore, the control input terminal G of the signal switching IC unit 10
is connected to a common terminal C of a selection switch 14 for selecting whether to write to a ROM for an 8-bit microcomputer or a ROM for a 16-bit microcomputer. One open terminal a of this selection switch 14 is grounded, and the other open terminal a is connected to a +5■ control power supply terminal.

前記信号切換用ICユニット(SN74LS157)1
0において、制御入力端子Gの信号レベルがLレベルの
場合名入力端子IA、2Aがそれぞれ出力端子1Y、2
Yに接続され、制−入力端子Gの信号レベルがHレベル
になると各入力端子1B、’2Bがそれぞれ出力端子I
Y、2Yに接続される。
Said signal switching IC unit (SN74LS157) 1
0, when the signal level of control input terminal G is L level, input terminals IA and 2A become output terminals 1Y and 2, respectively.
When the signal level of the control input terminal G becomes H level, each input terminal 1B and '2B becomes the output terminal I.
Connected to Y and 2Y.

前記第1および第2のアンドゲート11,1’3の他方
の入力端子にはCP、U4からの各ROMに対する書込
許可信号C8が入力され、各出力端子は第1および第2
のROMの各ICソケット7゜8のC8端子に接続され
ている。
The write permission signal C8 for each ROM from CP and U4 is input to the other input terminal of the first and second AND gates 11, 1'3, and each output terminal is connected to the first and second AND gates.
It is connected to the C8 terminal of each IC socket 7°8 of the ROM.

なお、信号切換用ICユニット10とインバータ12お
よび第2のアンドゲート13で第2のROMに対する書
込み禁止回路を構成し、信号切換ICユニット10と第
1.第2のアンドゲート11.13およびインバータ1
2とで偶数奇数切換回路を構成している。
Note that the signal switching IC unit 10, the inverter 12, and the second AND gate 13 constitute a write inhibit circuit for the second ROM, and the signal switching IC unit 10, the first . Second AND gate 11.13 and inverter 1
2 constitutes an even/odd switching circuit.

このように構成された書込可能ROMに対するデータ書
込装置において、8ビットマイクロコンピュータ用のR
OMに対する書込作業を実施する場合、第1のICソケ
ット7にデータが書込まれるべきROMを差込む。そし
て、選択スイッチ14を+5vの開放端子す側へ投入す
る。すると、前述したように信号切換用■′Cユニット
10の入力端子1Bが出力端子1Yに接続され、入力端
子2Bが出力端子2Yに接続される。入力端子2Bは接
地されているので、インバータ12を介して出力端子2
9に接続された負論理の第2のアンドゲート11の一方
の入力端子の信号レベルがHレベルになるので、この第
2のアンドゲート13の出力信号は、CPU4からの書
込可能信号C8の信号レベルに関係なくHレベルとなる
。したがって、第2のソケット8のσ丁端子は常にHレ
ベルの書込み禁止信号が印加されているので、この第2
のICソケット8に第2のROMが差込まれていたとし
ても第2のROMにデータが書込まれることはない。
In the data writing device for the writable ROM configured as described above, the R
When writing to the OM, a ROM into which data is to be written is inserted into the first IC socket 7. Then, the selection switch 14 is turned on to the +5V open terminal side. Then, as described above, the input terminal 1B of the signal switching unit 10 is connected to the output terminal 1Y, and the input terminal 2B is connected to the output terminal 2Y. Since the input terminal 2B is grounded, the output terminal 2B is connected via the inverter 12.
Since the signal level of one input terminal of the negative logic second AND gate 11 connected to the CPU 4 becomes H level, the output signal of the second AND gate 13 is equal to the write enable signal C8 from the CPU 4. It becomes H level regardless of the signal level. Therefore, since an H-level write inhibit signal is always applied to the σ terminal of the second socket 8, this second
Even if the second ROM is inserted into the IC socket 8 of the second ROM, data will not be written to the second ROM.

一方、負論理の第1のアンドゲート11の一方の入力端
子は常にLレベルであるので、この第1の?ノドゲート
11の出力端子、すなわち、第1のROMが差込まれた
第1のICソーケット7ので茗端子の信号レベルはCP
U4からの書込可能信号■のレベル変化に応動して変化
する。したがって、この第1のICソケット7に差込ま
れた第1のROMはCPU4によりデータ書込可能状態
となる。
On the other hand, since one input terminal of the negative logic first AND gate 11 is always at L level, this first ? The signal level of the output terminal of the node gate 11, that is, the terminal of the first IC socket 7 into which the first ROM is inserted, is CP.
It changes in response to a change in the level of the write enable signal (■) from U4. Therefore, the first ROM inserted into the first IC socket 7 becomes ready for data writing by the CPU 4.

しかして、CPU4はRAM6の各アドレス領域に記憶
されたデータを順次読出してアドレスバス5およびデー
タバス9を介して第1のICソケット7に差込まれた第
1のROMの各アドレス領域に書込む。
Thus, the CPU 4 sequentially reads data stored in each address area of the RAM 6 and writes it to each address area of the first ROM inserted into the first IC socket 7 via the address bus 5 and data bus 9. It's crowded.

次に、16ビットマイクロコンピュータ用のROMにデ
ータを書込む業務を実行する場合、2個の8ビットマイ
クロコンピュータ用の第1および第2のROMを第1お
よび第2のICソケット7゜8に差込む。そして、選択
スイッチ14を接地された開放端子a側へ投入する。す
ると、前述したように信号切換用ICユニット10の入
力端子1Aが出力端子1Yに接続され、入力端子2Aが
出力端子2Yに接続される。その結果、CPU4にて読
出されたRAM6に記憶されたデータのアドレス信号が
偶数の場合は入力端子2AがLレベルとなるので、第1
のICソケット7に差込まれた第1のROMが書込み可
能状態になり、上記アドレス信号が奇数の場合は入力端
子2AがHレベルになるので、第2のICソケット8に
差込まれた第2のROMが書込み可能状態になる。
Next, when writing data to a ROM for a 16-bit microcomputer, insert the first and second ROMs for two 8-bit microcomputers into the first and second IC sockets 7°8. Insert. Then, the selection switch 14 is turned on to the grounded open terminal a side. Then, as described above, the input terminal 1A of the signal switching IC unit 10 is connected to the output terminal 1Y, and the input terminal 2A is connected to the output terminal 2Y. As a result, if the address signal of the data read out by the CPU 4 and stored in the RAM 6 is an even number, the input terminal 2A becomes the L level.
The first ROM inserted into the second IC socket 7 becomes ready for writing, and if the address signal is an odd number, the input terminal 2A goes to H level. ROM 2 becomes writable.

したがって、RAM6から読出されたデータはアドレス
信号の偶数、奇数によって第1および第2のROMに分
割されて書込まれる。
Therefore, data read from the RAM 6 is divided and written into the first and second ROMs depending on whether the address signal is even or odd.

このように、16ビットマイクロコンピュータ用のRO
Mにデータを書込む場合、オペレータは8ビットマイク
ロコンピュータ用の2個のROMを第1および第2のI
Cソケット7.8に差込んで選択スイッチ14を開放端
子a側に投入するのみで、自動的にRAM6に記憶され
たデータが偶数、奇数アドレスによって各ROMに蚤分
けられて書込まれる。したがって、従来装置のようにR
AM6に対してデータを偶数アドレス用と奇数アドレス
用とに分割して格納する必要ない。また、書込み操作を
2回実施する必要もない。したがって、ROMに対する
書込作業能率を向上できる。
In this way, RO for 16-bit microcomputer
When writing data to M, the operator writes two ROMs for an 8-bit microcomputer into the first and second I
By simply inserting it into the C socket 7.8 and turning the selection switch 14 to the open terminal a side, the data stored in the RAM 6 is automatically sorted and written into each ROM according to even and odd addresses. Therefore, unlike the conventional device, R
There is no need to divide data into AM6 and store data for even addresses and odd addresses. Also, there is no need to perform the write operation twice. Therefore, the efficiency of writing into the ROM can be improved.

また、選択スイッチ14を切換操作することによって、
8ビットマイクロコンピュータ用ROMまたは16ビッ
トマイクロコンピユータ用ROMのいずれのRO,Mに
対しても簡単にデータを書込むことができる。
In addition, by operating the selection switch 14,
Data can be easily written to either RO or M of an 8-bit microcomputer ROM or a 16-bit microcomputer ROM.

なお、本発明は上述した実施例に限定されるものではな
い。実施例においてはぐ信号切換用ICユニット10を
使用したが、この信号切換用ICユニット10の代わり
に、第3図に示すように、2個の切換接点15.16を
有するリレー17を使用してもよい。
Note that the present invention is not limited to the embodiments described above. In the embodiment, a signal switching IC unit 10 was used, but instead of this signal switching IC unit 10, as shown in FIG. 3, a relay 17 having two switching contacts 15 and 16 was used. Good too.

この場合、接点15の常閉端子、常開端子にそれぞれア
ドレス信号AI、AOを入力し、共通端子を第1のIC
ソケット7のアドレス端子AOに接続する。また、切換
接点16の常閉端子にアドレス信号AOを入力し、常開
端子を接地し、共通端子を第1のアンドゲート11の一
方の入力端子に接続する。また、このリレー17の駆動
コイル18の一端を5■の制■電源に接続し、池端をス
イッチングトランジスタ19のコレクタ・エミッタ間を
介して接地する。そして、スイッチングトランジスタ1
9のベースを選択スイッチ14の共通端子に接続する。
In this case, address signals AI and AO are input to the normally closed terminal and normally open terminal of contact 15, respectively, and the common terminal is connected to the first IC.
Connect to address terminal AO of socket 7. Further, the address signal AO is input to the normally closed terminal of the switching contact 16, the normally open terminal is grounded, and the common terminal is connected to one input terminal of the first AND gate 11. Further, one end of the drive coil 18 of this relay 17 is connected to a control power source 5), and the end of the coil is grounded through the collector-emitter of the switching transistor 19. And switching transistor 1
9 is connected to the common terminal of the selection switch 14.

このように構成されたデータ書込装置であっても、選択
スイッチ14を切換操作することによって、リレー17
が前述の信号切換用ICユニット10と同一動作をする
ので、前述の実施例と同じ効果が得られる。
Even with the data writing device configured in this way, the relay 17 can be changed by switching the selection switch 14.
Since this operates in the same manner as the signal switching IC unit 10 described above, the same effects as in the previously described embodiment can be obtained.

ε発明の効果] 以上説明したように本発明によれば、RAMから読出さ
れるデータのアドレス信号の偶数奇数を判断する偶数奇
数切換回路を設けている。したがって、8ビットマイク
ロコンピュータ用のROMに対する書込みを実施できる
とともに、簡単に16ビットマイクロコンピュータのR
OMに対してもデータを書込むことができ、書込み作業
の能率向上を図ることができる。
EFFECT OF THE INVENTION] As described above, according to the present invention, an even/odd number switching circuit is provided that determines whether the address signal of the data read from the RAM is even or odd. Therefore, it is possible to write to a ROM for an 8-bit microcomputer, and it is also possible to easily write to a ROM for a 16-bit microcomputer.
Data can also be written to the OM, and the efficiency of writing work can be improved.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例に係わる書込可能ROMに対
するデータ書込装置を示すブロック図、第2図は本発明
の他の実施例に係わる書込可能ROMに対するデータ書
込装置を示すブロック図、第3図は従来の書込可能RO
Mに対するデータ書込装置を示すブロック図である。 4・・・CPU、5・・・アドレスバス、6・・・RA
M。 7・・・第1の【Cソケット、8・・・第2のIcソケ
ット、9・・・データバス、10・・・信号切換用IC
ユニット、11・・・第1のアンドゲート、12・・・
インバータ、13・・・第2のアンドゲート、14・・
・選択スイッチ、15.16・・・切換接点、17・・
・リレー1.18・・・駆動コイル、19・・・スイッ
チングトランジスタ。 出願人代理人 弁理士 鈴江武彦 第1図
FIG. 1 is a block diagram showing a data writing device for a writable ROM according to one embodiment of the present invention, and FIG. 2 shows a data writing device for a writable ROM according to another embodiment of the present invention. Block diagram, Figure 3 is a conventional writable RO
FIG. 2 is a block diagram showing a data writing device for M. 4...CPU, 5...Address bus, 6...RA
M. 7... First [C socket, 8... Second IC socket, 9... Data bus, 10... Signal switching IC
Unit, 11...1st AND gate, 12...
Inverter, 13...Second AND gate, 14...
・Selection switch, 15.16...Switching contact, 17...
・Relay 1.18... Drive coil, 19... Switching transistor. Applicant's agent Patent attorney Takehiko Suzue Figure 1

Claims (1)

【特許請求の範囲】[Claims]  それぞれ8ビットマイクロコンピュータに用いる書込
可能な第1および第2のROMが接続可能な第1および
第2のICソケットと、データ端子およびアドレス端子
に前記第1および第2のICソケットの各データ端子お
よび各アドレス端子がそれぞれ並列接続され、前記第1
および第2のROMに書込むデータを記憶したRAMと
、このRAMから読出した前記データを前記各ROMに
書込むCPUと、8ビットマイクロコンピュータ用のR
OMに書込むのか16ビットマイクロコンピュータ用の
ROMに書込むのかを選択する選択スイッチと、この選
択スイッチにて8ビットマイクロコンピュータが選択さ
れたとき前記第1および第2のICソケットのいずれか
一方のICソケットの前記ROMの書込制御端子に相当
する制御端子に書込禁止信号を印加する書込禁止回路と
、前記選択スイッチにて16ビットマイクロコンピュー
タが選択されたとき、前記RAMから読出される前記デ
ータの偶数アドレス信号に応動して前記第1および第2
のICソケットのいずれか一方のICソケットの前記制
御端子に書込禁止信号を印加するとともに奇数アドレス
信号に応動して他方のICソケットの制御端子に書込禁
止信号を印加する偶数奇数切換回路とを具備したことを
特徴とする書込可能ROMに対するデータ書込装置。
First and second IC sockets to which first and second writable ROMs for use in an 8-bit microcomputer can be connected, respectively, and respective data of the first and second IC sockets are connected to data terminals and address terminals. terminal and each address terminal are respectively connected in parallel, and the first
and a RAM that stores data to be written in a second ROM, a CPU that writes the data read from this RAM into each ROM, and an R for an 8-bit microcomputer.
a selection switch for selecting whether to write to OM or ROM for a 16-bit microcomputer, and one of the first and second IC sockets when an 8-bit microcomputer is selected with this selection switch. a write inhibit circuit that applies a write inhibit signal to a control terminal corresponding to the write control terminal of the ROM of the IC socket; and a write inhibit circuit that applies a write inhibit signal to a control terminal corresponding to the write control terminal of the ROM; in response to an even number address signal of the data.
an even/odd number switching circuit which applies a write inhibit signal to the control terminal of one of the IC sockets and applies a write inhibit signal to the control terminal of the other IC socket in response to an odd address signal; A data writing device for a writable ROM, comprising:
JP59262240A 1984-12-12 1984-12-12 Data writing device for writable rom Pending JPS61139998A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59262240A JPS61139998A (en) 1984-12-12 1984-12-12 Data writing device for writable rom

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59262240A JPS61139998A (en) 1984-12-12 1984-12-12 Data writing device for writable rom

Publications (1)

Publication Number Publication Date
JPS61139998A true JPS61139998A (en) 1986-06-27

Family

ID=17373022

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59262240A Pending JPS61139998A (en) 1984-12-12 1984-12-12 Data writing device for writable rom

Country Status (1)

Country Link
JP (1) JPS61139998A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008192290A (en) * 2002-10-02 2008-08-21 Mitsubishi Electric Corp Method for writing in nonvolatile memory, electric apparatus used for the same, and rom writer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008192290A (en) * 2002-10-02 2008-08-21 Mitsubishi Electric Corp Method for writing in nonvolatile memory, electric apparatus used for the same, and rom writer
JP2011028844A (en) * 2002-10-02 2011-02-10 Mitsubishi Electric Corp Electric apparatus, rom writer, and method for write in nonvolatile memory

Similar Documents

Publication Publication Date Title
KR940002754B1 (en) Control method in a semiconductor integrated circuit device
US4158227A (en) Paged memory mapping with elimination of recurrent decoding
JPH0411957B2 (en)
US4099253A (en) Random access memory with bit or byte addressing capability
JP2501874B2 (en) IC card
US5987581A (en) Configurable address line inverter for remapping memory
JPH04141794A (en) Ic card
EP0160033A1 (en) Microcomputer having an internal address mapper
JPS61139998A (en) Data writing device for writable rom
US20030021163A1 (en) Semiconductor memory device and information device
JP2687679B2 (en) Program development equipment
JPS62224854A (en) Microcomputer
KR19990068021A (en) Data processing system with overlaid paged memory control registers
JPS62151955A (en) Memory addressing system
JPS63159966A (en) Single-chip microcomputer
JPH0855059A (en) Address decoder and computer system using the decoder
JPH0883175A (en) Program controller
JPH06195527A (en) Ic memory card
JPH0336627A (en) Microcomputer device
JPS58179977A (en) Memory controller
JPS62172450A (en) Memory circuit controller
JPH0720977A (en) System setup type computer equipment
JPH05225051A (en) Address allocating circuit
JP2005085399A (en) Memory cell, semiconductor memory device, and microcomputer having semiconductor memory device
JPH0573441A (en) Personal computer