JPS61113592U - - Google Patents

Info

Publication number
JPS61113592U
JPS61113592U JP19481184U JP19481184U JPS61113592U JP S61113592 U JPS61113592 U JP S61113592U JP 19481184 U JP19481184 U JP 19481184U JP 19481184 U JP19481184 U JP 19481184U JP S61113592 U JPS61113592 U JP S61113592U
Authority
JP
Japan
Prior art keywords
input
circuit
connect
counter
power converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19481184U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP19481184U priority Critical patent/JPS61113592U/ja
Publication of JPS61113592U publication Critical patent/JPS61113592U/ja
Pending legal-status Critical Current

Links

Description

【図面の簡単な説明】
第1図は本考案による一実施例の要部構成を示
す系統図、第2図は本考案に係る電力変換器の主
回路構成例を示す回路図、第3図および第4図は
従来例の要部構成を示す系統図およびその動作説
明図である。 2……ブリツジ回路、4は制御回路、5,5′
,5″,6は切替不感帯回路、10,11,12
……ドライブ入力信号、13……ベースブロツク
信号、DA,DB1,DA,DB,DA
,DB,DA′,DB′……ドライブ信号

Claims (1)

    【実用新案登録請求の範囲】
  1. 直列接続される2個のスイツチング素子の二組
    または3組からなるブリツジ回路により電力変換
    を行う電力変換器をドライブするものにおいて、
    前記ブリツジ回路のスイツチング素子と同数の二
    入力論理積回路およびカウンタ回路を設け、二入
    力論理積回路の一方の入力にドライブ信号を接続
    しかつ他方の入力には該二入力論理積回路共通に
    ブロツク信号を接続し、二入力論理積回路出力を
    カウンタ回路のクリア入力に接続するとともに、
    該カウンタ回路のクロツク入力として共通の固定
    周波数入力信号を接続する如く構成したことを特
    徴とする電力変換器の切替不感帯回路。
JP19481184U 1984-12-22 1984-12-22 Pending JPS61113592U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19481184U JPS61113592U (ja) 1984-12-22 1984-12-22

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19481184U JPS61113592U (ja) 1984-12-22 1984-12-22

Publications (1)

Publication Number Publication Date
JPS61113592U true JPS61113592U (ja) 1986-07-18

Family

ID=30752274

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19481184U Pending JPS61113592U (ja) 1984-12-22 1984-12-22

Country Status (1)

Country Link
JP (1) JPS61113592U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5986480A (ja) * 1982-11-09 1984-05-18 Fanuc Ltd トランジスタインバ−タの駆動方式

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5986480A (ja) * 1982-11-09 1984-05-18 Fanuc Ltd トランジスタインバ−タの駆動方式

Similar Documents

Publication Publication Date Title
JPS61113592U (ja)
JPS61168715U (ja)
JPS63156124U (ja)
JPH0286031U (ja)
JPS6179900U (ja)
JPS61126630U (ja)
JPS6335154U (ja)
JPS61124121U (ja)
JPS62129815U (ja)
JPS62147929U (ja)
JPS6264034U (ja)
JPS59114663U (ja) 垂直同期回路
JPH0361723U (ja)
JPS6181202U (ja)
JPS6427723U (ja)
JPS6338470U (ja)
JPS61103969U (ja)
JPS6164744U (ja)
JPS6368225U (ja)
JPH0439740U (ja)
JPS6169167U (ja)
JPS61139026U (ja)
JPS62159027U (ja)
JPS637995U (ja)
JPS62109247U (ja)