JPS61103929U - - Google Patents

Info

Publication number
JPS61103929U
JPS61103929U JP18735884U JP18735884U JPS61103929U JP S61103929 U JPS61103929 U JP S61103929U JP 18735884 U JP18735884 U JP 18735884U JP 18735884 U JP18735884 U JP 18735884U JP S61103929 U JPS61103929 U JP S61103929U
Authority
JP
Japan
Prior art keywords
reset pulse
switching element
generation circuit
signal input
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP18735884U
Other languages
English (en)
Other versions
JPH0317475Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP18735884U priority Critical patent/JPH0317475Y2/ja
Publication of JPS61103929U publication Critical patent/JPS61103929U/ja
Application granted granted Critical
Publication of JPH0317475Y2 publication Critical patent/JPH0317475Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Description

【図面の簡単な説明】
第1図は本考案に係るリセツトパルス発生回路
の実施例を示す回路図、第2図は従来のリセツト
パレス発生回路を示す回路図である。 1:ツエナーダイオード、2:トランジスタ、
3:バイアス回路。

Claims (1)

  1. 【実用新案登録請求の範囲】 電子機器内の制御用マイクロコンピユータのプ
    ログラムリセツト信号入力端子に電源投入と同時
    にパルス信号を与えることによりプログラムを初
    期状態によりリセツトするようになつているリセ
    ツトパルス発生回路であつて、 リセツト信号入力端子と共通電源端子間に並列
    に接続されると共にそのカソード側に抵抗を介し
    て電源が供給されるようになつているツエナーダ
    イオード等の電圧制限素子と、該電圧制限素子を
    短絡し得るスイツチング素子と、該スイツチング
    素子の制御端子の電源端子との間に介挿され、時
    定数を有するバイアス回路とを備えており、瞬間
    的な電源断続や電圧降下によつてはリセツト信号
    入力端にリセツトパルスが入力されないように構
    成されていることを特徴とするリセツトパルス発
    生回路。
JP18735884U 1984-12-12 1984-12-12 Expired JPH0317475Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18735884U JPH0317475Y2 (ja) 1984-12-12 1984-12-12

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18735884U JPH0317475Y2 (ja) 1984-12-12 1984-12-12

Publications (2)

Publication Number Publication Date
JPS61103929U true JPS61103929U (ja) 1986-07-02
JPH0317475Y2 JPH0317475Y2 (ja) 1991-04-12

Family

ID=30744820

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18735884U Expired JPH0317475Y2 (ja) 1984-12-12 1984-12-12

Country Status (1)

Country Link
JP (1) JPH0317475Y2 (ja)

Also Published As

Publication number Publication date
JPH0317475Y2 (ja) 1991-04-12

Similar Documents

Publication Publication Date Title
JPS61103929U (ja)
JPS6228203U (ja)
JPS6043027U (ja) 電源回路におけるリセツトパルス発生回路
JPS6198335U (ja)
JPS63122821U (ja)
JPS60114531U (ja) 過小入力電圧を阻止する電源装置
JPS63107027U (ja)
JPS6066126U (ja) リセツト回路
JPS586436U (ja) スイッチング装置
JPH0222533U (ja)
JPS6152439U (ja)
JPS59169618U (ja) 安定化電源回路
JPS61185112U (ja)
JPS6126327U (ja) 電源回路
JPS59182724U (ja) 安定化電源回路
JPS6199222U (ja)
JPS6437346U (ja)
JPH01131175U (ja)
JPH0188527U (ja)
JPS59152863U (ja) 陰極線管の螢光膜焼損防止回路
JPH0190287U (ja)
JPS58101217U (ja) 安定化電源回路
JPS5994441U (ja) 電源投入時リセツト回路
JPS6390327U (ja)
JPS59167442U (ja) 電源切換回路