JPS608552B2 - トランス結合型パルス電流駆動回路 - Google Patents

トランス結合型パルス電流駆動回路

Info

Publication number
JPS608552B2
JPS608552B2 JP52124513A JP12451377A JPS608552B2 JP S608552 B2 JPS608552 B2 JP S608552B2 JP 52124513 A JP52124513 A JP 52124513A JP 12451377 A JP12451377 A JP 12451377A JP S608552 B2 JPS608552 B2 JP S608552B2
Authority
JP
Japan
Prior art keywords
transformer
drive circuit
load
current drive
pulse current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP52124513A
Other languages
English (en)
Other versions
JPS5458320A (en
Inventor
孝資 豊岡
滋 吉沢
延男 斎藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP52124513A priority Critical patent/JPS608552B2/ja
Priority to NL7810449A priority patent/NL7810449A/xx
Priority to GB7841071A priority patent/GB2006496A/en
Priority to DE19782845594 priority patent/DE2845594C2/de
Publication of JPS5458320A publication Critical patent/JPS5458320A/ja
Publication of JPS608552B2 publication Critical patent/JPS608552B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • H03K17/62Switching arrangements with several input- output-terminals, e.g. multiplexers, distributors
    • H03K17/6221Switching arrangements with several input- output-terminals, e.g. multiplexers, distributors combined with selecting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • H03K17/601Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors using transformer coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electronic Switches (AREA)
  • Coils Or Transformers For Communication (AREA)

Description

【発明の詳細な説明】 ○} 発明の利用分野 本発明は、パルス電流を複数個の負荷に異る位相で供給
するパルス電流駆動回路に関するものであり、特に磁気
バブルメモリなどのメモリ装置において、多数個の負荷
にパルス電流を選択供給する場合に有効なパルス電流駆
動回路に関するものである。
‘2} 従来技術 第1図に示すごとく、結合用トランス4の1次側に飽和
スイッチ1と定電圧電源2を接続し、2次側に負荷3を
接続した、トランス結合型駆動回路を用いてパルス電流
駆動を行なう方式には次の2つの利点を有する。
第1点は、トランス4により、駆動側と負荷側が絶縁さ
れており、両者の電位を任意に設定できることである。
第2点は、トランスそれぞれに固有な、パルス電圧とパ
ルス幅の積の値があり、トランスの2次側の負荷には、
この値を超えるパルスは加わらない。すなわち、回路が
誤動作しても、一定の幅以上のパルス電流が加わること
がなく、負荷の破壊を防ぐ利点を有する。このトランス
結合型パルス電流駆動回路を用いて、第2図に示すよう
な12種類のパルス電流をそれぞれ1個づつの負荷に加
える場合を考える。
ただし、P,〜P,2のくり返し周期は等しい。また、
P,〜P4は等しいパルス幅、電流振幅を持ち、その位
相がそれぞれほぼ一周期の1ノ4づつずれているものと
する。またP,〜P4を加える負荷は、ほぼ同一のイン
ピーダンスを有する。P5〜P8,P9〜P,2につい
ても同様の関係を有するものとする。また、P,,P5
,P9の紙、P2,P6,P,oの縄、P3,P7,P
,.の組、P47P8,P,2の組のうち、2つ以上の
絹のパルス電流が同時に流れることは無いものとする。
P,〜P,2それぞれに1個づつのパルス電流駆動回路
を置くと、第3図の構成となる。一例としてバブルメモ
リチップの駆動を考えると、P,〜P4はたとえばジェ
ネレータ駆動用の電流パルスであり、P5〜P8はしプ
リケータ騒動用のパルス電流であり「P9〜P・2はト
ランスフアゲート駆動用のパルス電流である。この構成
により、互に1′4周期づっずれた動作をさせることが
できる。このように周期をずらすことにより、データの
書き込み、読み出し時のデータ転送を連続的にできる利
点を有する。第3図において、Pn(n:1〜12)の
パルス駆動は、それぞれ、1−nのスイッチング素子、
4一nのトランスにより行い「負荷は、3−nである。
P,〜P4,P5〜P8,P9〜P,2はそれぞれ振幅
が等しいので、電源は共通であり、24 2′9 2″
がそれぞれのパルス電流の振幅を決めている。この様な
構成とすると「1つの負荷に対して必ず1つの駆動回路
が必要であり、コストの面から考えて問題がある。
{3} 発明の目的 本発明は、トランス結合型パルス電流駆動回路を並列に
多数個用いる回路系において、駆動回路の構成を簡単化
することを目的とする。
(4)発明の総括説明 本発明は、トランスの1次側に電源とスイッチング素子
を接続し、2次側に負荷を接続する、トランス結合型パ
ルス電流駆動回路において「 2次側の巻線を複数個と
し、それぞれの2次巻線に一つの負荷と一つのスイッチ
を直列に接続し、それぞれの負荷にパルス電流が必要な
位相で2次側のそれぞれのスイッチを閉じることを特徴
とする。
{5) 実施例以下、本発明を実施例を参照して詳細に
説明する。
第1の実施例は、第1図〜第3図に示す3種類の振幅と
パルス幅を有し、おのおの4種類の位相を持つ合計12
個のパルス駆動回路を簡単化するものである。第4図お
よび第5図に従ってこの実施例を説明する。本実施例に
おいては、前述した第3図においてそれぞれの負荷3一
1〜3−4に1個づつ必要としたスイッチング素子1−
1〜1−4およびトランス4一1〜4−4をそれぞれ1
個(1一1および4一1)とする。
ただしトランス4−1の2次巻線を4個にし、それぞれ
に負荷3−1〜3−4を接続する。トランスの各2次巻
線の片側をそれぞれ選択用ダイオードを通してスイッチ
素子5,5′,5″,5′′′に接続する。スイッチ素
子1−1は、第6図のP,を負荷に流すように動作させ
る。スイッチ5〜5川は「S5〜S5′′′に示すよう
にON、OFFさせる。こうすることにより、P,のパ
ルス電流は、スイッチ5がONの時には負荷3一1、ス
イッチ5′がONの時には負荷3一2、スイッチ5″が
ONの時には負荷3一3、スイッチ5川がONの時には
負荷3−4をそれぞれ流れる。従って、第3図の回路に
よる、第2図のパルス電流を流すこととまったく同じ結
果となる。1−5,1−9のスイッチング素子を含む残
り2つの回路系についても同様の動作をさせる。
以上の結果、パルストランスを12個から4個、スイッ
チング素子を12個から8個と減らすことが可能となり
「回路の簡単化が実現できる。
以下に本発明の第2の実施例を第6図に従って説明する
本実施例は、上記第1の実施例に示したトランスの2次
巻線を複数個とし、それぞれの負荷に位相の異るパルス
電流を加える回路と「従来のマトリクススィッチによる
負荷の選択回路とを併用する、いわゆる2重マトリクス
回路である。本実施例においてはL 3一1〜3−12
,3−1′〜3−’2′,3‐1″〜3−12″,3−
1′′′〜3−12川の4つの負荷群のうち1つを選択
する。この選択は6〜6′′′のスイッチング素子で行
う。それぞれの群の中での同時に駆動する4つの組の負
荷の切り換え動作は、第4図および第5図により説明し
た第1の実施例の場合とまったく同じである。このよう
に同時に動作しない4個の群を置いた場合に、切り換え
スイッチ4個(6,6′,6″,6川)の増加により、
48個の負荷を駆動することが可能になる。{61まと
め 以上詳記したとおり、本発明によれば、トランス結合型
パルス電流駆動回路において負荷を接続すべき2次側の
巻線を複数個とし、それぞれの巻線に一つの負荷と一つ
のスイッチを直列接続し「これらスイッチのうちのいず
れか一つを選択的に閉じることにより、複数個の負荷を
任意に選択駆動するようにしたため、結合用トランスの
数を減じ、回路全体を著しく簡単化し、大中にコストダ
ウンを計ることができる。
【図面の簡単な説明】
第1図は、トランス結合型駆動回路を示す図、第2図は
、12蓮類の駆動パルスの関係を示す図、第3図は従釆
の方式によるトランス結合型駆動回路による回路系を示
す図、第4図は本発明の第1の実施例を説明する図、第
5図は、第4図の実施例の動作を説明する図、第6図は
、本発明の第2の実施例を説明する図である。 1・・・・・・1次側スイッチ、2・・・・・・電源、
3…・・・負荷、4・・・・・・結合用トランス、5・
・・・・・選択用スイッチ、6…・・・群選択用スイッ
チ。 多’欧 多2図 多う函 努4図 努J図 多づ図

Claims (1)

  1. 【特許請求の範囲】 1 1次側にスイツチング素子と電源を接続し、2次側
    に負荷を接続するトランス結合型パルス電流駆動回路に
    おいて、2次側の巻線を複数個とし、それぞれの巻線に
    一つの負荷と一つのスイツチを直列接続し、これらスイ
    ツチのうちいずれか一つを選択して閉じることにより、
    複数個の負荷を選択駆動することを特徴とするトランス
    結合型パルス電流駆動回路。 2 特許請求の範囲第1項に記載のトランス結合型パル
    ス電流駆動回路を複数個用い、負荷側のスイツチを共通
    化したマトリクス接続としたことを特徴とするパルス電
    流駆動回路。
JP52124513A 1977-10-19 1977-10-19 トランス結合型パルス電流駆動回路 Expired JPS608552B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP52124513A JPS608552B2 (ja) 1977-10-19 1977-10-19 トランス結合型パルス電流駆動回路
NL7810449A NL7810449A (nl) 1977-10-19 1978-10-18 Keten voor het leveren van stroomstuurpulsen.
GB7841071A GB2006496A (en) 1977-10-19 1978-10-18 Pulse Current Driving Circuit
DE19782845594 DE2845594C2 (de) 1977-10-19 1978-10-19 Impulsstrom-Treiberschaltung mit Transformatorkopplung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP52124513A JPS608552B2 (ja) 1977-10-19 1977-10-19 トランス結合型パルス電流駆動回路

Publications (2)

Publication Number Publication Date
JPS5458320A JPS5458320A (en) 1979-05-11
JPS608552B2 true JPS608552B2 (ja) 1985-03-04

Family

ID=14887339

Family Applications (1)

Application Number Title Priority Date Filing Date
JP52124513A Expired JPS608552B2 (ja) 1977-10-19 1977-10-19 トランス結合型パルス電流駆動回路

Country Status (4)

Country Link
JP (1) JPS608552B2 (ja)
DE (1) DE2845594C2 (ja)
GB (1) GB2006496A (ja)
NL (1) NL7810449A (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1333841A (fr) * 1962-06-18 1963-08-02 Bull Sa Machines Système de sélection pour mémoire à tores magnétiques

Also Published As

Publication number Publication date
NL7810449A (nl) 1979-04-23
DE2845594C2 (de) 1982-04-01
GB2006496A (en) 1979-05-02
DE2845594A1 (de) 1979-04-26
JPS5458320A (en) 1979-05-11

Similar Documents

Publication Publication Date Title
US6898089B2 (en) Solid state converter for high voltages
US5038051A (en) Solid state modulator for microwave transmitters
JPS5939993B2 (ja) スイツチ回路
US4017745A (en) Switching regulator power supply
US4201957A (en) Power inverter having parallel switching elements
US3925715A (en) Regulated DC to DC converter
US5923548A (en) Active clamp used to maintain proper current transformer operation
JPS608552B2 (ja) トランス結合型パルス電流駆動回路
US3663949A (en) Current sensing of indicator current in series with transformer winding
GB1565100A (en) Circuit arrangements
JP3685514B2 (ja) 電源装置及びそれを用いた磁気共鳴イメージング装置
US2798970A (en) Square wave phase shifter
US5508652A (en) Transistor switching circuit
US4333139A (en) Static inverter
JP3227048B2 (ja) 双方向接続トランジスタの駆動回路
JP3761019B2 (ja) インバータ回路
JPS5854872Y2 (ja) 多入力共用形dc/dcコンバ−タ
JPH0349804Y2 (ja)
US4658341A (en) Regulated DC power supply
SU782082A1 (ru) Транзисторный конвертор с токовой обратной св зью
JPS5847788B2 (ja) 磁気バブル駆動回路
KR200200674Y1 (ko) 고주파 소형 변압기의 자기 포화 방지 회로
SU1397969A1 (ru) Формирователь тока дл запоминающего устройства на цилиндрических магнитных доменах
JPH0517726B2 (ja)
SU807469A1 (ru) Инвертор