JPS6075122A - レベルシフト回路 - Google Patents

レベルシフト回路

Info

Publication number
JPS6075122A
JPS6075122A JP58183712A JP18371283A JPS6075122A JP S6075122 A JPS6075122 A JP S6075122A JP 58183712 A JP58183712 A JP 58183712A JP 18371283 A JP18371283 A JP 18371283A JP S6075122 A JPS6075122 A JP S6075122A
Authority
JP
Japan
Prior art keywords
level
level shift
setting circuit
differential amplifier
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58183712A
Other languages
English (en)
Other versions
JPH0142530B2 (ja
Inventor
Kenzou Tsun
錘 健三
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP58183712A priority Critical patent/JPS6075122A/ja
Publication of JPS6075122A publication Critical patent/JPS6075122A/ja
Publication of JPH0142530B2 publication Critical patent/JPH0142530B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/003Changing the DC level

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Logic Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明はレベルシフト回路に係り、特にレベルシフト
量を任意に設定可能な回路に関する。
第1図(A)及び(B)は従来のレベルシフト回路を示
している。(A)に示す回路は、電源端子2と基準電位
点との間にトランジスタ4及び抵抗6を接続し、トラン
ジスタ4のベースに形成した入力端子8にレベルシフト
すべき入力電圧を与え、エミツタに形成した出力端子1
0からレベルシフト出力を取出すようにしたものである
また、(B)に示す回路は、電源端子2と基準電位点と
の間に定電流源12、ダイオード14及び定電流源16
を接続するとともに、ダイオード14に可変抵抗18を
接続し、ダイオード14のアノードに形成した入力端子
20にレベルシフトすべき入力電圧を与え、レベルシフ
ト出力を可変抵抗18に形成した出力端子22カロ)取
出すようにしたものである。
前者の回路ではトランジスタ4のベース・エミンタ間電
圧即ち順方向降下電圧Vr、のレベルシフトのみ可能で
あり、また後者の回路では、順方向降下電圧vFの範囲
で調整可能であり、そのレベルシフト量を任意の値、例
えばVFを越えて調整することができない。
この発明はレベルシフト量を任意に調整可能にしたレベ
ルシフト回路の提供を目的とする。
この発明は、差動増幅器を全帰還増幅器として構成する
とともにその入力部に基準レベルを設定するレベル設定
回路を設置し、前記差動増幅器の出力を取出すとともに
シフト倍率を設定する倍率設定回路を設置したことを特
徴とする特以下、この発明を図面に示した実施例を参照
して詳細に説明する。
第2図はこの発明のレベルシフト回路の実施例を示して
いる。図において、差動増幅器30はトランジスタ32
.34.36.38.40.42、ダイオード44.4
6、定電流源48及び抵抗50で直流全帰還増幅器を構
成している。
この差動増幅器30の一方の入力部、即ちトランジスタ
32のベースには、電源端子52から駆動電圧Vccが
印加される電源ラインと、接地される基準電位点端子5
4が形成された基準電位ラインとの間に設置されたレベ
ル設定回路56から基準レベルが付与されている。この
レベル設定回路56は、抵抗58.60及びダイオード
61で構成され、ダイオード61によって基準レベルが
付与されている。
そして、差動増幅器30の出力側には、レベルシフト回
路を設定して出力する倍率設定回路62が設置されてい
る。この倍率設定回路62はトランジスタ64.66及
び抵抗68で構成され、その出力はトランジスタ64.
66のコレクタに形成された出力端子70A、70B間
から取出すことができる。
以上の構成において、動作を説明する。今、抵抗50.
68の抵抗値をRa、Rbとし、両者の比率Rb / 
Raを任意の値に設定し、ベースが共通にされたトラン
ジスタ38とトランジスタ42を同じ大きさ、カレント
ミラー回路を構成しているトランジスタ40及びダイオ
−1” 46を同じ大きさの電流能力を持つものとし、
また、トランジスタ64はトランジスタ3B、42に対
してエミッタ面積をN倍に、同様にトランジスタ66も
トランジスタ40に対してエミッタ面積をN倍に設定す
る。ダイオード61の順方向降下電圧vFに等しい電圧
が抵抗50に発生するように差動出力電流がトランジス
タ38.42のベースに与えられて差動増幅器30の出
力は平衡する。しかし、トランジスタ64.66のエミ
ッタ面積は、(・ランジスク42.40のそれに対して
N倍に設定されているから、抵抗68にはその倍率で電
流が流れる結果、出力端子70A、TOB間に発生する
レベルシフト量Vtは、 VL =Vp (Rb/Ra)N で与えられ、抵抗比率Rb / Raと倍率Nの積に比
例したものとなり、その値は前記回路条件の変更で任意
に設定できる。
以上説明したようにこの発明によれば、任意のレベルシ
フト量をダイオードの順方向降下電圧を基準にして調節
設定することができる。
【図面の簡単な説明】
第1図は従来のレベルシフト回路を示す回路図、第2図
はこの発明のレベルシフト回路の実施例を示す回路図で
ある。 30・・・差動増幅器、56・・・レベル設定回路、6
2・・・倍率設定回路。

Claims (1)

    【特許請求の範囲】
  1. 差動増幅器を全帰還増幅器として構成するとともにその
    入力部に基準レベルを設定するレベル設定回路を設置し
    、前記差動増幅器の出力を取出すとともにシフト倍率を
    設定する倍率設定回路を設置したことを特徴とするレベ
    ルシフト回路。
JP58183712A 1983-10-01 1983-10-01 レベルシフト回路 Granted JPS6075122A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58183712A JPS6075122A (ja) 1983-10-01 1983-10-01 レベルシフト回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58183712A JPS6075122A (ja) 1983-10-01 1983-10-01 レベルシフト回路

Publications (2)

Publication Number Publication Date
JPS6075122A true JPS6075122A (ja) 1985-04-27
JPH0142530B2 JPH0142530B2 (ja) 1989-09-13

Family

ID=16140636

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58183712A Granted JPS6075122A (ja) 1983-10-01 1983-10-01 レベルシフト回路

Country Status (1)

Country Link
JP (1) JPS6075122A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04215315A (ja) * 1990-10-04 1992-08-06 Nec Corp レベルシフト回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04215315A (ja) * 1990-10-04 1992-08-06 Nec Corp レベルシフト回路

Also Published As

Publication number Publication date
JPH0142530B2 (ja) 1989-09-13

Similar Documents

Publication Publication Date Title
US4013898A (en) Hysteresis circuit
EP0255172B1 (en) Switching circuit with hysteresis
EP0039178B1 (en) Integrated circuit for generating a reference voltage
US4219781A (en) Transistor amplifier circuit
KR920009548B1 (ko) 전류원 장치
JPS6075122A (ja) レベルシフト回路
JPH06101649B2 (ja) 電気信号増幅回路装置
EP0384710B1 (en) Amplifier circuit operable at low power source voltage
JP2729071B2 (ja) 定電流回路
JPS6075111A (ja) 電圧発生回路
JPS59131210A (ja) 利得制御増幅器
JPH0137884B2 (ja)
JP3043044B2 (ja) D/a変換回路
US5834963A (en) Circuit configuration for parameter adjustment
KR830002297B1 (ko) 가변이득 차동증폭기 회로
JP2900688B2 (ja) リミッタ回路
KR830001932B1 (ko) 증폭회로
JPH0551208B2 (ja)
JP2694945B2 (ja) 電流量制御回路
KR970078128A (ko) 등가 가변 저항기 회로
JPH0680997B2 (ja) 掛算回路
JPS5913410A (ja) 電力増幅器
JPS58208821A (ja) 定電圧発生回路
JPH07175546A (ja) 電流源
JPH0399508A (ja) 対数変換回路