JPS6052539U - メモリ素子の多重アクセス装置 - Google Patents
メモリ素子の多重アクセス装置Info
- Publication number
- JPS6052539U JPS6052539U JP14372883U JP14372883U JPS6052539U JP S6052539 U JPS6052539 U JP S6052539U JP 14372883 U JP14372883 U JP 14372883U JP 14372883 U JP14372883 U JP 14372883U JP S6052539 U JPS6052539 U JP S6052539U
- Authority
- JP
- Japan
- Prior art keywords
- memory
- multiple access
- memory element
- address
- access device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図はアドレスマツプの区分例、第2図、芽−3図は
具体的アドレスマツプ例、第4図、第5図と は第2図
のアドレスマツプの従来技術によるメモ゛′ り構成
例、第6図は第2図のアドレスマツプの本・、 考案に
よるメモリ構成例、第7図は第3図のアト° レスマ
ツプの本考案によるメモリ構成例である。 1・・・デコーダ、2および3・・・8にバイトメモリ
素子、4および5・・・4にバイトメモリ素子、6お邑
よび7・・・論理積素子、8,9,10,12および
14・・・反転素子、11および13・・・論理和素子
、20・・・アドレスバス、30・・・データバス。 シ
具体的アドレスマツプ例、第4図、第5図と は第2図
のアドレスマツプの従来技術によるメモ゛′ り構成
例、第6図は第2図のアドレスマツプの本・、 考案に
よるメモリ構成例、第7図は第3図のアト° レスマ
ツプの本考案によるメモリ構成例である。 1・・・デコーダ、2および3・・・8にバイトメモリ
素子、4および5・・・4にバイトメモリ素子、6お邑
よび7・・・論理積素子、8,9,10,12および
14・・・反転素子、11および13・・・論理和素子
、20・・・アドレスバス、30・・・データバス。 シ
Claims (1)
- メモリアドレスデコーダと、メモリ素子からがるメモリ
システムにおいて、該メモリアドレスデコーダのデコー
ド出力の各々のアドレス領域が、該メモリ素−子のアド
レス領域と等しいか大きいアドレスデコード状態で、該
メモリアドレスデコーダの複数のデコード出力から該メ
モリ素子をアドレス指定可能としたメモリ素子の多重ア
クセス装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14372883U JPS6052539U (ja) | 1983-09-19 | 1983-09-19 | メモリ素子の多重アクセス装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14372883U JPS6052539U (ja) | 1983-09-19 | 1983-09-19 | メモリ素子の多重アクセス装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6052539U true JPS6052539U (ja) | 1985-04-13 |
Family
ID=30320740
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14372883U Pending JPS6052539U (ja) | 1983-09-19 | 1983-09-19 | メモリ素子の多重アクセス装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6052539U (ja) |
-
1983
- 1983-09-19 JP JP14372883U patent/JPS6052539U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6034648U (ja) | マイクロコンピユータにおけるメモリ・ページング・システム | |
JPS6052539U (ja) | メモリ素子の多重アクセス装置 | |
JPS58147050U (ja) | 情報処理装置 | |
JPH048153U (ja) | ||
JPS59134804U (ja) | シ−ケンス制御装置におけるシ−ケンス演算回路 | |
JPS6392971U (ja) | ||
JPS5815245U (ja) | メモリ・アクセス装置 | |
JPS6030050U (ja) | デ−タメモリアクセス方式 | |
JPS623700U (ja) | ||
JPS58108547U (ja) | デ−タ転送装置 | |
JPS59118048U (ja) | 双方向ダイレクトメモリアクセス転送回路 | |
JPS6071962U (ja) | 動作モ−ド設定装置 | |
JPH0350255U (ja) | ||
JPS59155639U (ja) | メモリ選択装置 | |
JPS58135099U (ja) | メモリ装置 | |
JPS6343246U (ja) | ||
JPS618354U (ja) | ダイレクトメモリアクセス装置 | |
JPS60195077U (ja) | かるた読上げ装置 | |
JPS5963742U (ja) | 電子計算機入出力装置 | |
JPH02123640U (ja) | ||
JPS6076446U (ja) | 記憶装置 | |
JPS58138158U (ja) | 光学読取器の読取確認装置 | |
JPS6232453U (ja) | ||
JPH0176625U (ja) | ||
JPS5832543U (ja) | 共有記憶装置 |