JPS6049390B2 - テレビジヨン受像機の電源回路 - Google Patents

テレビジヨン受像機の電源回路

Info

Publication number
JPS6049390B2
JPS6049390B2 JP53085460A JP8546078A JPS6049390B2 JP S6049390 B2 JPS6049390 B2 JP S6049390B2 JP 53085460 A JP53085460 A JP 53085460A JP 8546078 A JP8546078 A JP 8546078A JP S6049390 B2 JPS6049390 B2 JP S6049390B2
Authority
JP
Japan
Prior art keywords
circuit
horizontal
switching
pulse
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53085460A
Other languages
English (en)
Other versions
JPS5513529A (en
Inventor
幸夫 大坂
隆春 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP53085460A priority Critical patent/JPS6049390B2/ja
Publication of JPS5513529A publication Critical patent/JPS5513529A/ja
Publication of JPS6049390B2 publication Critical patent/JPS6049390B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)

Description

【発明の詳細な説明】 本発明は、スイッチング形の構成とされたテレビジョン
受像機の電源回路に関し、特にスイッチングノイズによ
る悪影響を除去するようにしたものである。
スイッチング形(チョッパ形とも称される)電源回路で
は、チョークコイル或いはトランスにスイッチング電流
を流すためにスイッチング素子がオンからオフになつた
時にピークレベルが高い電圧が発生し、これによるノイ
ズが特にロッドアンテナ使用時にロッドアンテナにより
捨われて映像信号処理系に飛び込み、画面にノイズとし
て現れる問題点がある。
これを回避するために、スイッチング素子がオンからオ
フになるタイミングを水平ブランキング期間内に選ぶよ
うになされている。しかし、水平ブランキング期間内に
スイッチングのタイミングを選んでも、水平同期信号や
バースト信号に対してスイッチングノイズが重畳するこ
とにより種々の問題点が生じる。
例えば水平同期信号の分離が誤動作したり、水平同期信
号のレベルでAGCをかけている場合に水平同期信号に
ノイズが重畳することによつて映像信号の振幅が小さく
されすぎたり(特に弱電界時)する問題点が発生し、ま
たバースト信号にノイズが重畳する場合には、ACC回
路、カラーキラー回路の動作が影響され、色同期が乱れ
たり、カラーノイズが発生する等の悪影響がある。本発
明は、上述の点を考慮して水平同期信号の後縁より後の
水平ブランキング期間内でスイッチング素子がオンから
オフとなるようにして上述のような問題点を回避するよ
うにしたものである。
カラーテレビジョン受像機に対して本発明を適用する場
合には、バースト信号より後の水平ブランキング期間内
にスイッチングのタイミングを選定する。J 以下、本
発明の一実施例を図面を参照して説明する。
第1図において、1は交流電源、2は交流電源1と電源
スイッチSW及びヒューズFを介して接続された整流用
のダイオードブリッジであり、その出力端子3a、3b
間に平滑用コンデン丁サ4が挿入されている。整流出力
がそのコレクタに供給されるスイッチング用のトランジ
スタ5が設けられ、トランジスタ5のエミッタがチョー
クコイル6を介して出力端子7と接続され、チヨークコ
イル6の両端の夫々と接地間にフライホール(電流持続
用)ダイオード8及び平滑用コンデンサ9が挿入される
。この例では、ダイオードブリッジ2の出力端子3bを
接地せずに出力端子7に接続し、トランジスタ5が破壊
されそのコレクタ・エミッタ間が短絡した場合に、ヒュ
ーズFを溶断させ、高い入力電圧がそのまま出力端子7
に現れることが防止されている。トランジスタ5のオン
期間でチョークコイル6を通じて電流が流れ、チョーク
コイル6にエネルギーが貯えられ、トランジスタ5のオ
フ期間でチョークコイル6に貯えられているエネルギー
によつてフライホィールダイオード8及びコンデンサ9
を通じて電流が流れるように動作する。トランジスタ5
のベースには、パルス幅変調回路10からドライブトラ
ンス11を介してスイッチングパルスが供給される。
パルス幅変調回路10は、一例として単安定マルチバイ
ブレータから構成され、パルス幅を制御するための制御
電圧が加えられる制御端子10aとトリガ−パルスが供
給されるトリガー入力端子10bとを有している。単安
定マルチバイブレータの一方のトランジスタのベース電
位を制御電圧によつて制御すること等でパルス幅変調が
可能である。12は比較用のPNP形トランジスタを示
し、入力電圧が加わるツェナーダイオード13によつて
形成された基準電圧がトランジスタ12のエミッタに供
給され、可変抵抗器14の可動子に現れる出力電圧に比
例する検出電圧がトランジスタ12のベースに供給され
、この基準電圧と検出電圧と.の差に応じたレベルの制
御電圧がトランジスタ12のコレクタに発生する。
この制御電圧が制御端子10aに供給され、出力電圧が
規定の値より上昇したときにスイッチングパルスのデユ
ーテイアクタを小さくし、これが低下したときにスイッ
チ3ングパルスのデューティファクタを大きくするよう
になされ、出力電圧が規定の値に保たれる。この例では
、負荷回路として高圧発生回路が出力端子7に接続され
る。15は、フライバックトランスを示し、その1次コ
イル16aの一端と出4力端子7とが接続され、1次コ
イル16aの他端と出力トランジスタ17のコレクタと
が接続される。
フライバックトランス15の2次コイル16bに高圧整
流回路18が接続され、その出力端子19に高圧が発生
する。出力トランジスタ17のベースには、水平発振器
20から水平周期のパルスが水平ドライブ回路21を介
して供給される。水平発振器20に関連してAFC回路
22が設けられており、その端子22aに水平同期信号
が供給されると共に、フライバックトランス15の2次
側に設けられたAFCコイル16cからの水平パルスが
供給され、両者を位相比較することによつて形成された
AFC電圧が水平発振器20に供フ給され、水平パルス
と水平同期信号とが同期するように制御される。AFC
コイル16cからの水平パルスが移相回路23を介して
パルス幅変調回路10のトリガー入力端子10bに供給
される。
コイル24と抵抗・器25,26とコンデンサ27とに
よつて移相回路23が構成され、この移相回路23によ
つて水平パルスが遅延される。この移相回路23により
遅延された水平パルスの例えば立下りでもつてパルス幅
変調回路10がトリガーされ、この時点でトランジスタ
5をオンからオフとするスイッチングパルスが発生する
。第2図に示すように水平同期信号HDとパースト信号
Sbとを含む水平ブランキング期間Tr内でパースト信
号Sbの後縁と水平ブランキング期間Trの終端との間
の略々中間位置にトランジスタ5がオンからオフとなる
タイミングT,が来るように移相回路23の遅延量が選
定される。このスイッチングのタイミングT3は、一定
の位置であり、トランジスタ5のオフからオンとなると
きのタイミングが変化するようにスイッチングパルスが
パルス幅変調される。上述の一実施例の説明から理解さ
れるように本発明に依れば、スイッチングによるノイズ
が映像期間に飛び込むことは勿論のこと、水平同期信号
Dやパースト信号Sbに対して重畳することを防止でき
る。従つて冒頭に述べたような弱電界時或いはロッドア
ンテナ受信時に受像性能が低下したり、カラー受像時の
色同期の乱れ、カラーノイズの増加等の種々の悪影響の
発生を回避することができる。また、電源回路のシール
ド対策も容易となる。なお、以上の説明では、直列式の
スイッチング形電源回路を例としたが、スイッチングト
ランジスタのコレクタにトランスの1次コイルを接続し
、その2次コイルに整流回路を接続する構成の並列式の
スイッチング形電源回路に対しても適用して同様の利益
がある。
また、パルス幅変調回路10を非安定マルチバイブレー
タて構成しても良く、トリガー入力としては水平発振器
20又は水平ドライブ回路21から取り出された水平周
期のパルス信号を用いても良い。
【図面の簡単な説明】
第1図は本発明の一実施例の接続図、第2図はその説明
に用いる波形図である。 5はスイッチング用のトランジスタ、6はチョークコイ
ル、7は出力端子、10はパルス幅変調回路、15はフ
ライバックトランス、20は水平発振器、23は移相回
路である。

Claims (1)

    【特許請求の範囲】
  1. 1 同期形のパルス発生回路からのスイッチングパルス
    をスイッチング素子に供給し、このスイッチング素子に
    よつて入力電圧を断続することで得られるパルス電圧を
    平滑して出力電圧を形成し、受信映像信号の水平同期信
    号と同期関係にある水平同期の信号を移相回路を介して
    上記パルス発生回路に供給し、水平同期信号の後縁より
    後の水平ブランキング期間内で上記スイッチング素子が
    オンからオフとなるように上記移相回路の移相量が選定
    されたテレビジョン受像機の電源回路。
JP53085460A 1978-07-13 1978-07-13 テレビジヨン受像機の電源回路 Expired JPS6049390B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP53085460A JPS6049390B2 (ja) 1978-07-13 1978-07-13 テレビジヨン受像機の電源回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP53085460A JPS6049390B2 (ja) 1978-07-13 1978-07-13 テレビジヨン受像機の電源回路

Publications (2)

Publication Number Publication Date
JPS5513529A JPS5513529A (en) 1980-01-30
JPS6049390B2 true JPS6049390B2 (ja) 1985-11-01

Family

ID=13859482

Family Applications (1)

Application Number Title Priority Date Filing Date
JP53085460A Expired JPS6049390B2 (ja) 1978-07-13 1978-07-13 テレビジヨン受像機の電源回路

Country Status (1)

Country Link
JP (1) JPS6049390B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4707775A (en) * 1985-09-27 1987-11-17 Siemens Aktiengesellschaft Free running current supply for a monitor

Also Published As

Publication number Publication date
JPS5513529A (en) 1980-01-30

Similar Documents

Publication Publication Date Title
US4368409A (en) Switching regulator power supply device combined with the horizontal deflection circuit of a television receiver which it supplies
US4292654A (en) Deflection system and switched-mode power supply using a common ramp generator
JPH021436B2 (ja)
US4118739A (en) Switching regulator for television receiver for generating a stabilized D.C. supply voltage for operating the various TV circuits
CA1185357A (en) Dual mode horizontal deflection circuit
EP0239411B1 (en) Video apparatus for generating a conductively isolated control signal
US3936115A (en) Start-up circuit for a deflection system
JPS6049390B2 (ja) テレビジヨン受像機の電源回路
US4173023A (en) Burst gate circuit
US4051518A (en) Burst gate pulse generator
US5596250A (en) Timing of deflection waveform correction circuit
US4145639A (en) Television receiver protection circuit
US4942341A (en) Vertical ramp generator
EP0313391B1 (en) High voltage power supply for video apparatus
JPS6036924Y2 (ja) 水平発振周波数制御回路
EP0059379B1 (en) Noise detecting circuit and television receiver employing the same
FI59899C (fi) Styrkoppling foer tyristoravlaenkningssystem
US4296360A (en) Switched-mode frame-scan control circuit for a videofrequency receiver
KR920010504B1 (ko) 키잉 펄스 발생기
CA1170763A (en) Scr regulator control circuit
US4812720A (en) High voltage stabilization circuit for video display apparatus
JP3284501B2 (ja) 高圧安定化回路
JPS6111507B2 (ja)
US4377776A (en) Duty-cycle controlled inverter power supply for a television receiver
JPS62293Y2 (ja)