JPS6046635U - 水銀接点リレ−の粘着防止装置 - Google Patents
水銀接点リレ−の粘着防止装置Info
- Publication number
- JPS6046635U JPS6046635U JP13848683U JP13848683U JPS6046635U JP S6046635 U JPS6046635 U JP S6046635U JP 13848683 U JP13848683 U JP 13848683U JP 13848683 U JP13848683 U JP 13848683U JP S6046635 U JPS6046635 U JP S6046635U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- supplied
- mercury contact
- clock pulse
- pulse signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Relay Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は水銀接点リレーを用いた従来の入出力装置の一
例を示す回路図、第2図は本考案の一実施例を示す回路
図、第3図は第2図の回路動作を説明する為の信号波形
図である。 1.11・・・・・・接点部、2,12・・・・・・水
銀接点リレー、6,16・・・・・・トランジスタ、・
4.5,25・・・・・・マルチエミッタ構造のトラン
ジスタ、18・・・・・・否定回路、19a、19b・
・・・・・オフディレー回路、30 a、 30 b=
NAND回路。
例を示す回路図、第2図は本考案の一実施例を示す回路
図、第3図は第2図の回路動作を説明する為の信号波形
図である。 1.11・・・・・・接点部、2,12・・・・・・水
銀接点リレー、6,16・・・・・・トランジスタ、・
4.5,25・・・・・・マルチエミッタ構造のトラン
ジスタ、18・・・・・・否定回路、19a、19b・
・・・・・オフディレー回路、30 a、 30 b=
NAND回路。
Claims (1)
- 電気信号の伝送路の入出力端間に第1および第2水銀接
点リレーの接点を並列接続して成る並列回路と、第1入
力端に前記リレーのオン、オフ指令信号が供給されると
ともに第2入力端にクロックパルス信号が供給され且つ
前記リレーを各別に制御する第1および第2NAND回
路と、これらNAND回路のうち一方のNAND回路の
第2入力端にクロックパルス信号が供給される電路に介
挿された第1オフディレー回路と、前記第1および第2
NAND回路のうち他方のNAND回路の第2入力端に
クロックパルス信号が供給される電゛ 路に介挿され、
否定回路および第2オフディレー回路から成る直列回路
とを備えたことを特徴キする水銀接点リレーの粘着防止
装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13848683U JPS6046635U (ja) | 1983-09-07 | 1983-09-07 | 水銀接点リレ−の粘着防止装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13848683U JPS6046635U (ja) | 1983-09-07 | 1983-09-07 | 水銀接点リレ−の粘着防止装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6046635U true JPS6046635U (ja) | 1985-04-02 |
JPH0245952Y2 JPH0245952Y2 (ja) | 1990-12-05 |
Family
ID=30310712
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13848683U Granted JPS6046635U (ja) | 1983-09-07 | 1983-09-07 | 水銀接点リレ−の粘着防止装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6046635U (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02309516A (ja) * | 1989-05-25 | 1990-12-25 | Nkk Corp | リレー接点の不動作防止方法 |
JP2015153461A (ja) * | 2014-02-10 | 2015-08-24 | 株式会社デンソー | リレー制御装置 |
-
1983
- 1983-09-07 JP JP13848683U patent/JPS6046635U/ja active Granted
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02309516A (ja) * | 1989-05-25 | 1990-12-25 | Nkk Corp | リレー接点の不動作防止方法 |
JP2015153461A (ja) * | 2014-02-10 | 2015-08-24 | 株式会社デンソー | リレー制御装置 |
Also Published As
Publication number | Publication date |
---|---|
JPH0245952Y2 (ja) | 1990-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6046635U (ja) | 水銀接点リレ−の粘着防止装置 | |
JPS58115799U (ja) | 圧電スピ−カの制御装置 | |
JPS58175472U (ja) | 故障検出可能な接点入力回路 | |
JPS6012631A (ja) | ラツチングリレ−の駆動回路 | |
JPS59176970U (ja) | 接点入出力回路 | |
JPS58148851U (ja) | リレ−のチエツク回路 | |
JPS5811330U (ja) | 波形整形回路 | |
JPS5948124U (ja) | デジタル可変抵抗出力回路 | |
JPS5882022U (ja) | 音声出力レベル可変装置 | |
JPS60111126U (ja) | リセツト付遅延回路 | |
JPS59180515U (ja) | 信号切換え回路 | |
JPS593733U (ja) | 過電流継電器 | |
JPS6044344U (ja) | リレ−の駆動回路 | |
JPS59166335U (ja) | 信号オフデイレ−タイマ回路 | |
JPS5929843U (ja) | 電子スイツチ制御回路 | |
JPS59182948U (ja) | 半導体集積回路 | |
JPS5834444U (ja) | 排他的論理和回路 | |
JPS5837241U (ja) | スケルチ回路 | |
JPS5876242U (ja) | 電子タイマ | |
JPS58163875U (ja) | 上下限警報回路 | |
JPS5840969U (ja) | 回線制御ユニツト | |
JPS5911362U (ja) | リレ−による微分回路 | |
JPS60120505U (ja) | 切換回路 | |
JPS60175442U (ja) | 自己保持回路 | |
JPS59162755U (ja) | アルタネイト形スイツチ |