JPS60205619A - Start-up system of data processor - Google Patents

Start-up system of data processor

Info

Publication number
JPS60205619A
JPS60205619A JP59061532A JP6153284A JPS60205619A JP S60205619 A JPS60205619 A JP S60205619A JP 59061532 A JP59061532 A JP 59061532A JP 6153284 A JP6153284 A JP 6153284A JP S60205619 A JPS60205619 A JP S60205619A
Authority
JP
Japan
Prior art keywords
data processing
ipl
processing device
loading
program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59061532A
Other languages
Japanese (ja)
Inventor
Kiyoshi Minemura
嶺村 清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP59061532A priority Critical patent/JPS60205619A/en
Publication of JPS60205619A publication Critical patent/JPS60205619A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To shorten a loading time and reload part of a program by loading the program on plural data processors simultaneously and receiving information on loading states after the loading is completed. CONSTITUTION:Plural data processors 21-2n under program control and a data processor 1 which has a file 4 including backup files of programs for said processors are connected mutually on branch or loop basis through a common line 3 having a multiple address communicating means. an initial program load (IPL) start indication signal, IPL data signal, and IPL end indication signal from the processor 1 are sent out to the processors 21-2n simultaneously by the mltiple address communicating means through the common line 3. Then, IPL state report signals from the processors 21-2n are sent out to the processor 1 through the common line 3 in response to the IPL end signal from the processor 1.

Description

【発明の詳細な説明】 (技術分野) 本発明はデータ処理装置の立上げ方式に関する。[Detailed description of the invention] (Technical field) The present invention relates to a method for starting up a data processing device.

(従来技術) 従来プログラム制御による複数のデータ処理装置と該デ
ータ処理装置のプログラムのバックアップファイルを有
するデータ処理装置が共通線に接続された構成のものに
おいて、前記複数ノデータ処理装置へのプログラム・ロ
ーディングは、各々のデータ処理装置へ順次行なってい
た。そのため、立上げのための時間が長くなるという欠
点があった。
(Prior Art) In a conventional configuration in which a plurality of data processing devices under program control and a data processing device having a backup file of the program of the data processing device are connected to a common line, loading the program to the plurality of data processing devices was performed sequentially to each data processing device. Therefore, there was a drawback that it took a long time to start up.

(発明の目的) 本発明の目的はバックアップファイルを有するデータ処
理装置から複数のデータ処理装置へ共通のプログラムを
回報通信手段により同時にローディングすることにより
、p−ディングの時叩を短くし、ローディング終了時、
各々のデータ処理装置のローディングの状態を前記バッ
クアップファイルを有するデータ処理装置へ報告するこ
とにより再度部分的なローディングを可能としたデータ
処理装置の立上げ方式を提供するものである。
(Object of the Invention) The object of the present invention is to simultaneously load a common program from a data processing device having a backup file to a plurality of data processing devices using a broadcast communication means, thereby shortening the time required for p-loading and completing the loading. Time,
The present invention provides a method for starting up a data processing device that enables partial loading again by reporting the loading status of each data processing device to the data processing device that has the backup file.

(発明の構成) 本発明によれば、プログラム制御による複数のデータ処
理装置と該データ処理装置のプログラムのバックアップ
ファイルを有するデータ処理装置が共通線に接続され、
前記イクツクアップファイルを有するデータ処理装置か
ら前記複数のデータ処理装置へ共通のプログラムのロー
ディングを回報通信手段により同時に行い、ローディン
グ終了時にローディングされた各々のデータ処理装置か
らローディングの状態を前記バックアップファイルを有
するデータ処理装置に報告することを特徴とするデータ
処理装置の立上げ方式が得られる。
(Structure of the Invention) According to the present invention, a plurality of data processing devices under program control and a data processing device having a backup file of the program of the data processing devices are connected to a common line,
Loading of a common program from the data processing device having the take-up file to the plurality of data processing devices is performed simultaneously by a broadcast communication means, and when loading is completed, the loading status is transferred from each loaded data processing device to the backup file. A method for starting up a data processing device is obtained, which is characterized by reporting to a data processing device having the following information.

(実施例) 次に図面を参照して本発明の実施例について説明する。(Example) Next, embodiments of the present invention will be described with reference to the drawings.

第1図は本発明の一実施例を示すブロック図である。プ
ログラム制御による複数のデータ処理装置(DI−Dn
)21〜2nと該データ処理装置21〜2nのプログラ
ムのバックアップファイルを含むファイル04を有する
データ処理装@ (Do ) 1は回報通信手段を有す
る共通線3を介して分岐接続され、あるいは環状接続さ
れている。データ処理装置1からのイニシャルプログラ
ムロード(以下IPLと略す)開始指示信号、IPLデ
ータ信号、IPL終了指示信号は共通線3を介してデー
タ処理装置21〜2nへ回報通信手段により同時に送出
される。
FIG. 1 is a block diagram showing one embodiment of the present invention. Multiple data processing devices (DI-Dn) under program control
) 21 to 2n and a data processing device @ (Do) 1 having a file 04 containing a backup file of the program of the data processing device 21 to 2n are branch-connected via a common line 3 having a relay communication means, or are connected in a circular manner. has been done. An initial program load (hereinafter abbreviated as IPL) start instruction signal, an IPL data signal, and an IPL end instruction signal from the data processing device 1 are simultaneously sent out via the common line 3 to the data processing devices 21 to 2n by a relay communication means.

データ処理装置1からのIPL終了指示信号に対しデー
タ処理装置、21〜2nからのIPL状態報哲信号は共
通線3を介してデータ処理装置1へ送出される。
In response to the IPL end instruction signal from the data processing device 1, IPL status report signals from the data processing devices 21 to 2n are sent to the data processing device 1 via the common line 3.

第2図は、IPLシーケンスの1例を示す図で、データ
処理装置1からの共通IPL開始指示信号はIPL8C
により、共通プログラムはIPLDC,〜IPLDCn
により同時にデータ処理装置21〜2nヘローデイング
される。データ処理装置lからの共通IPL終了指示信
号IFLECに対し、データ処理装置21〜2nの各々
は、IPL状態報告信号8TAT1〜8TATnをデー
タ処理装置tlに送出する。次に、データ処理装置1か
らの個別IPL開始指示信号IPLSiにより、個別プ
ログラムはIPLDi□〜IPLDiによりデータ処理
装置2iヘローデインクされ、個別IPL終了指示信号
IPLEiにより21はIPL状態報告信号5TATi
をデータ処理装置1に送出する。このようにしてデータ
処理装置2iに対する個別のプログラムはデータ処理装
置lより各データ処理装置21〜2nへ必要に応じてロ
ーディングされる。
FIG. 2 is a diagram showing an example of an IPL sequence, and the common IPL start instruction signal from the data processing device 1 is IPL8C.
Therefore, the common programs are IPLDC, ~IPLDCn
The data processing devices 21 to 2n are loaded at the same time. In response to the common IPL end instruction signal IFLEC from the data processing device 1, each of the data processing devices 21 to 2n sends an IPL status report signal 8TAT1 to 8TATn to the data processing device tl. Next, in response to the individual IPL start instruction signal IPLSi from the data processing device 1, the individual program is downloaded to the data processing device 2i by IPLDi□ to IPLDi, and in response to the individual IPL end instruction signal IPLEi, the individual program is transferred to the IPL status report signal 5TATi.
is sent to the data processing device 1. In this way, individual programs for the data processing device 2i are loaded from the data processing device 1 to each of the data processing devices 21 to 2n as necessary.

なお、データ処理装置lは、状態報告信号8TATs 
〜5TATnの内容によって、ロープ47グが正常に終
了していなやデータ処理装置に対しては1個別IPL開
始指示信号によって男鹿プログラムを該データ処理装置
にローディングするO (発明の効果) 本発明は以上説明したようにプログラム制御による複数
のデータ処理装置と該データ処理装置のプログラムのバ
ックアップファイルを有するデータ処理装置が共通線に
接続された構成のものにおいて、前記複数のデータ処理
装置へのプログラム・ローディング時間を短縮し、また
前記複数のデータ処理装*、のいづれか必要のものに個
別にローディングできる効果がある。
Note that the data processing device l sends a status report signal 8TATs.
~5 According to the contents of TATn, if the rope 47 has not been completed normally, the Oga program is loaded into the data processing device by means of an individual IPL start instruction signal. As explained above, in a configuration in which a plurality of program-controlled data processing apparatuses and a data processing apparatus having a backup file of the program of the data processing apparatus are connected to a common line, the program/program to the plurality of data processing apparatuses is connected to a common line. This has the effect of shortening the loading time and allowing individual loading to any one of the plurality of data processing devices* that is required.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例を示すブロック図。 第2図はそのIPLシーケンスの一例を示す図である。 1.21〜2n:データ処理装置、3:共通線、4:フ
ァイル
FIG. 1 is a block diagram showing one embodiment of the present invention. FIG. 2 is a diagram showing an example of the IPL sequence. 1.21-2n: Data processing device, 3: Common line, 4: File

Claims (1)

【特許請求の範囲】[Claims] プログラム制御による複数のデータ処理装置と該データ
処理装置のプログラムのバックアップファイルを有する
データ処理装置が共通線に接続され、前記バックアップ
ファイルを有するデータ処理装置から前記複数のデータ
処理装置へ共通のプログラムのローディングを回報通信
手段により同時に行い、ローディング終了時にローディ
ングされた各々のデータ処理装置からローディングの状
態を前記バックアップファイルを有するデータ処理装置
に報告することを特徴とするデータ処理装置の立上げ方
式。
A plurality of data processing devices under program control and a data processing device having a backup file of a program of the data processing device are connected to a common line, and a common program is transmitted from the data processing device having the backup file to the plurality of data processing devices. A method for starting up a data processing device, characterized in that loading is performed simultaneously by a relay communication means, and when loading is completed, each loaded data processing device reports the loading status to the data processing device having the backup file.
JP59061532A 1984-03-29 1984-03-29 Start-up system of data processor Pending JPS60205619A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59061532A JPS60205619A (en) 1984-03-29 1984-03-29 Start-up system of data processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59061532A JPS60205619A (en) 1984-03-29 1984-03-29 Start-up system of data processor

Publications (1)

Publication Number Publication Date
JPS60205619A true JPS60205619A (en) 1985-10-17

Family

ID=13173806

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59061532A Pending JPS60205619A (en) 1984-03-29 1984-03-29 Start-up system of data processor

Country Status (1)

Country Link
JP (1) JPS60205619A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62219033A (en) * 1986-03-19 1987-09-26 Fujitsu Ltd Trouble deciding system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62219033A (en) * 1986-03-19 1987-09-26 Fujitsu Ltd Trouble deciding system

Similar Documents

Publication Publication Date Title
US4684885A (en) Arrangement for on-line diagnostic testing of an off-line standby processor in a duplicated processor configuration
JP2709705B2 (en) Program management method in multi-computer system
JPS60205619A (en) Start-up system of data processor
JPS60205632A (en) Program loading system of data processor
JP2917275B2 (en) Test system for device with CPU
JPH1069470A (en) Multiprocessor system
JPH0588933A (en) Parallel processing system with debugging function
JP2727847B2 (en) Debug device
JPS5953583B2 (en) switching device
JP2760024B2 (en) Inter-station program download method
JPH0296842A (en) Testing method for distributed processor
JPH0332143A (en) Processor extension method for multiple decentralization control exchange system
JPH09160803A (en) Method for communicating self-diagnostic information
KR100233082B1 (en) Method for controlling inter memory in digital signal processor
JPH04157854A (en) Program loading system
JPH0319055A (en) Data transfer device
JPS6371761A (en) System for defining system condition of online system
JPH04291430A (en) Program tracing system
JPS61107450A (en) Initial program loading method
JPS6188351A (en) Program load system
JPS63276162A (en) Processor start system for multiprocessor system
JPS6024653A (en) Debugging device
JPH01305441A (en) Test program rerun system
JPH0142414B2 (en)
JPH02103636A (en) Additional arithmetic unit