JPS60189136U - ラツチ回路 - Google Patents
ラツチ回路Info
- Publication number
- JPS60189136U JPS60189136U JP7821184U JP7821184U JPS60189136U JP S60189136 U JPS60189136 U JP S60189136U JP 7821184 U JP7821184 U JP 7821184U JP 7821184 U JP7821184 U JP 7821184U JP S60189136 U JPS60189136 U JP S60189136U
- Authority
- JP
- Japan
- Prior art keywords
- latch circuit
- mos
- fet
- conductance
- inverters
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図はラッチ回路の回路図、第2図は第1図に示した
回路各部における信号のタイミング図である。 □ 1.2・・・・・・入力部MO3,FET、 3.4・
・・・・・帰還部MO3,FET−15,6,7−−−
−−−インバータ、a。 i・・・・・・制御信号、b・・・・・・入力信号、C
・・・・・・出力信号。
回路各部における信号のタイミング図である。 □ 1.2・・・・・・入力部MO3,FET、 3.4・
・・・・・帰還部MO3,FET−15,6,7−−−
−−−インバータ、a。 i・・・・・・制御信号、b・・・・・・入力信号、C
・・・・・・出力信号。
Claims (1)
- 第1のMOS、FETと2つのインバータを直列に接−
続し、該2つのインバータと並列に第2のMOS、FE
Tを接続したラッチ回路において、前記第1のM銚、F
ETのコンダクタンスを前記第2のMOS、FETのコ
ンダクタンスより小さく設定したことを特徴とするラッ
チ回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP7821184U JPS60189136U (ja) | 1984-05-28 | 1984-05-28 | ラツチ回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP7821184U JPS60189136U (ja) | 1984-05-28 | 1984-05-28 | ラツチ回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS60189136U true JPS60189136U (ja) | 1985-12-14 |
| JPH0145162Y2 JPH0145162Y2 (ja) | 1989-12-27 |
Family
ID=30621986
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP7821184U Granted JPS60189136U (ja) | 1984-05-28 | 1984-05-28 | ラツチ回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS60189136U (ja) |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5879328A (ja) * | 1981-11-04 | 1983-05-13 | Mitsubishi Electric Corp | マスタ・スレ−ブ形ラツチ回路 |
-
1984
- 1984-05-28 JP JP7821184U patent/JPS60189136U/ja active Granted
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5879328A (ja) * | 1981-11-04 | 1983-05-13 | Mitsubishi Electric Corp | マスタ・スレ−ブ形ラツチ回路 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0145162Y2 (ja) | 1989-12-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS60189136U (ja) | ラツチ回路 | |
| JPS601020U (ja) | 一定インピ−ダンス出力回路 | |
| JPS58526U (ja) | スイツチング用トランジスタ回路装置 | |
| JPS643329U (ja) | ||
| JPS58101232U (ja) | マイクロコンピユ−タ | |
| JPH0163225U (ja) | ||
| JPS586494U (ja) | 出力合成装置 | |
| JPS6066111U (ja) | プツシユプル電力増幅器 | |
| JPS59137670U (ja) | 水平ドライブ回路 | |
| JPS5893038U (ja) | 遅延回路 | |
| JPS59189336U (ja) | 入力回路 | |
| JPS5984697U (ja) | 演算回路 | |
| JPS60146861U (ja) | オシロスコ−プ | |
| JPS599615U (ja) | 増幅回路 | |
| JPS6061843U (ja) | 出力回路 | |
| JPS58132410U (ja) | リアイコライザ回路 | |
| JPS58107633U (ja) | 出力回路 | |
| JPS5868723U (ja) | 周波数特性回路 | |
| JPS5942646U (ja) | 入力回路 | |
| JPS58139719U (ja) | 増幅回路 | |
| JPS6135441U (ja) | 雑音信号除去回路 | |
| JPH0163224U (ja) | ||
| JPS59122642U (ja) | リニア掛算器 | |
| JPS5940940U (ja) | レジスタのチエツク回路 | |
| JPS6135422U (ja) | 電力増幅器 |