JPS60146292A - ベクトルデイスプレイ装置 - Google Patents

ベクトルデイスプレイ装置

Info

Publication number
JPS60146292A
JPS60146292A JP59002418A JP241884A JPS60146292A JP S60146292 A JPS60146292 A JP S60146292A JP 59002418 A JP59002418 A JP 59002418A JP 241884 A JP241884 A JP 241884A JP S60146292 A JPS60146292 A JP S60146292A
Authority
JP
Japan
Prior art keywords
circuit
vector
memory
signal
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59002418A
Other languages
English (en)
Inventor
網木 勇二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shibasoku Co Ltd
Original Assignee
Shibasoku Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shibasoku Co Ltd filed Critical Shibasoku Co Ltd
Priority to JP59002418A priority Critical patent/JPS60146292A/ja
Publication of JPS60146292A publication Critical patent/JPS60146292A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、時々刻々変化するベクトル和の軌跡を表示す
るベクトルディスプレイ装置に関するものである。
直交座標の原点と点(x 、 y)とを結ぶベクトル和
を表示する従来のベクトルディスプレイ装置は、静電偏
向形のブラウン管を使用し、その水平及び垂直軸の電極
にX及びyに応じた信号電圧を加え、このベクトル和の
位置に輝度を描かせるようにしている。このような従来
のベクトルディスプレイ装置は簡単ではあるが、ブラウ
ン管の偏向電極取付位置等の誤差によって偏向歪みが生
じ易いので、特に偏向歪みが問題となるカラーテレビジ
ョン信号の色差信号測定器であるベクトルスコープのよ
うな高精度が要求゛される装置で使用するには不適当で
ある。
本発明の目的は、上述した欠点を除去し、ベクトル和の
軌跡を歪みなく正確に表示することができ、しかも少数
の電子回路によって実現することができるベクトルディ
スプレイ装置を提供することにある。
本発明を図示の実施例に基づいて詳細に説明する。
上述の目的を達成するための本発明の要旨は、直交座標
の原点と点(x 、 y)とを結ぶベクトル和の軌跡を
表示するベクトルディスプレイ装置において、水平方向
における画素数がX、垂直方向における画素数がYの表
示器と、該表示器と対応するxxY個の記憶位置を有し
、順次の記憶位置に漸増するアドレス値を与えた1画面
分のメモリと、前記ベクトルの値X及びyを入力し、y
Xx+Xをアドレス値として演算する演算回路と、前記
yxx+xのアドレス値に該当する前記メモリの記憶位
置に論理信号によるデータを書き込む書込制御回路と、
前記メモリにデータを書き込んだ後に、メモリの全ての
記憶位置のデー表を前記表示器の対応する画素位置に読
み出して表示する読出制御回路とを具備したことを特徴
とするである。
本発明を図示の実施例に基づいて詳細に説明する。
第1図は本発明に係るベクトルディスプレイ装置の基本
的構成を示すブロック図である。このベクトルディスプ
レイ装置は、直交座標の原点と点(x、’y)とを結ぶ
ベクトル和の軌跡°を表示するものであるが、先ず入力
信号x、yを入力端子1.2を経てそれぞれA/Dコン
バータ3.4に供給し、デジタル信号X及びyに変換す
る。デジタル信号yを更に乗算回路5に供給し、ここで
定数Xと乗算してyxxを作り、これを加算回路6に供
給する。この加算回路6にはデジタル信号Xをも供給し
、yXX+xを作る。本発明においては、このようにし
て演算した値y X X + xをフレームメモリ7に
対するアドレス値として用い、書込制御回路8の制御の
下でフレームメモリ7の該当記憶位置に「0」又は「1
」を書き込む。なお、9は読出制御回路、10はモニタ
を示している。
第2図はベクトルX及びyと、これらのベクトル和のベ
クトルY)を示すものであり、成る時刻におけるベクト
ルxi、 ylのベクトル卵重、1の位置(XI 、 
yl) 、及び他の時刻におけるベクトルx2、y2の
ベクトル和市2の位置(x2.y2)にそれぞれ輝点を
表示させてベクトル和の軌跡を描かせる。
第3図はフレームメモリ7の記憶位置とアドレス値との
関係を示すものである。フレームメモリ7は横X縦がx
xYの記憶容量を有しており、最下行の左端より最上性
の右端にかけて順次0.1.2.3、φ争争X−1;X
、X+1、X+2・・・・2X−1;2X@拳・壷;・
・・・;(Y−1)X、(Y−1)x+t −−−YX
−1のアドレス値を与えである。加算回路6では上述し
たようにylXX+xl、y2XX+x2の値をアドレ
ス値として計算するので、フレームメモリ7の対応する
アドレス値を有する位置に、例えば「1」を書き込む、
なお、他の記憶位置には全て「0」が書き込まれている
。このようにして入力端子1及び2に供給される信号x
、yについてアドレス値を計算し、フレームメモリ7の
対応する記憶位置にrlJを書き込んでゆく。
次に、読出制御回路9の制御の下でフレームメモリ7の
順次の記憶位置O51,2、働・・・yx−tの情報を
読み出し、これをモニタ10に供給し、「1」が記憶さ
れた位置で輝点を発生させるようにすれば、ベクトル和
の軌跡を描かせることができる。勿論、モニタ10上で
のラスク走査はフレームメモリ7のxxY個の記憶位置
の配列と対応させている。
第4図は本発明によるベクトルディスプレイ装置の一実
施例の構成を示すものであり、第1図に示した部分と対
応する部分には同じ符号を付している。入力アナログ信
号X、yはそれぞれA/Dコンバータ3.4においてデ
ジタル信号に変換される。デジタル信号yは乗算回路5
に供給しyxxを演算する。ここに、Xは第3図に示し
たようにフレームメモリ7のX軸方向の記憶位置の個数
であって固定されているので、乗算回路5はROMを用
いた一般的な乗算回路により構成することができる。こ
のyxxとデジタル信号Xとをフルアダーにより構成し
た加算回路6に供給して、アドレス値yXX+xを演算
する。
このアドレス値を用いてフレームメモリ7の該当記憶位
置に「1」又は「0」を記憶するわけであるが、本実施
例では3個のフレームメモリ7a、7b及び7Cを設け
ている。各フレームメモリ7a〜7Cは第3図に示した
ようにxxY個の記憶位置を有するRAMにより構成す
る。これらのフレームメモリ7a〜7Cへのデータの書
き込みはコントローラ11によって制御し、フレームメ
モリ7a〜7Cへ順次データを書き込む。この書き込み
はX及びyの表示に必要な期間について連続して行う。
なお、この各画面への書き込みは1画面書き込みが終了
した後でもよい。本実施例では、3画面分のフレームメ
モリ7a〜7Cを設けたが、1画面分か2画面分又は4
画面分以上であってもよい。
フレームメモリ7a〜7Cからの読み出しは、コイトロ
ーラ11からのクロックパルスを計数するカウンタ12
の出力によって制御し、3個のフレームメモリ7a〜7
cに対応する画素位置のデータを並列に読み出す。各フ
レームメモリ7a〜7Cでの読み出しは、第3図におい
て説明したように順次のアドレス値を読み出す。これら
の並列に読み出したデータは判゛狽回路13へ供給する
。例えば、フレームメモリ7に正論理、即ち「1」を記
憶したものとすると、成るアドレス値でデータが全てr
lJであったとすると、その期間は入力信号X及びyの
振幅変化がないと判定できる。また、3個のフレームメ
モリ7a〜7cの内の2個のデータが「1」であれば、
その何れか1個が変化したことが判り、また1つだけr
lJであれば更に大きな変化があったことが判る。更に
、3個のフレームメモリ7a〜7cからの読み出したデ
ータが全て「0」である場合には、そのアドレス値には
ベクトル和が存在していないことが判る。
このようにして判別回路13で判別した信号をモニタ1
0に供給して、そのスクリーン上で表示点の色又は輝度
を変化させることにより所定の期間内でのベクトル和の
変化を表示することができる。この場合に、フレームメ
モリ7a〜7cの個数を増加゛することにより、この変
化をより詳細に表示することができる0本実施例のよう
に複数両面分のメモリを設けることにより、例えば方形
波が信号X及びyとして入力された場合に、その信号の
立上り部、立下り部と平担部とで輝度又は色の変化を付
することにより、入力信号の時間に対する振幅の変化を
も表示することができる。また表示を行う場合に、モニ
タ10上の目盛を重畳して表示するために、目盛データ
を予め書き込んだROMから成る目盛り回路14を同時
に読み出し、判別回路13の出力と共にモニタ10に供
給する。この目盛り回路14の読み出しもカウンタ12
の出力によって制御する。
表示が終了すれば、コントローラ11の制御の下で、フ
レームメモリ7a〜7cのアドレス入力へOからxxY
までのアドレス値を順次入力させ、メモリ7a〜7c内
の全ての記憶位置に「0」を書き込んでクリアし、次の
書き込みに対する準備を行う。フレームメモリ7a〜7
Cでの読み出しとモニタlOでの表示とを同期させるた
めに同期信号発生回路15を設け、この発生回路15か
ら発生さぜた水平及び垂直同期信号をモニタlO及びコ
ントローラ11へ供給する。この同期信号を入力信号x
、yと同期させる場合には、信号x、yから同期分離回
路16で同期信号を抽出し、これを同期信号発生回路1
5に供給すればよい。
第す図(a)はX軸入力信号XがOから12までの時間
Tに対して、振幅が1から7の間で変化している状態を
表しており、第5図(b)はy軸入力信号yが入力信号
Xに対して1/4サイクル(90度)だけ遅れている状
態を表している。本発明においては、各瞬時0〜12に
おいてyxx+Xを演算するが、いま説明の便宜上X=
9、即ち水平方向の画素数を9とする。第5図(C)は
第3図と同様にフレームメモリ7のアドレスマツプを示
しており、フレームメモリ7の容量はX軸及びy軸共に
9ビツトで合計81ビツトとなっている。このようなフ
レームメモリにT=0からT=12までy X X +
 xを演算した値をアドレス値としてデータ「1」を書
き込むことにより、入力信号X及びyのベクトル和の軌
跡が記憶される。
次に、モニタ10で表示する場合には、フレームメモリ
のデータをアドレス値0から順次80まで読み出してモ
ニタ10で表示すれば、第5図(C)においてO印で示
すようなベクトル和の軌跡が描かれることになる。
第6図は本発明に係るベクトルディスプレイ装置をカラ
ー受像機に接続する場合の構成を示すものであり、符号
20は一般的なカラー受像機内に組込まれている回路を
示し、入力端子21の映像信号を輝度・色信号分離回路
22に供給して輝度信号Yと色信号Cとに分離する。輝
度信号Yは映像信号増幅回路23に供給し、色信号Cは
色復調回路24に供給してR−Y及びB−Y色差信号を
発生させる。これら輝度信号Y及び色差信号はマトリッ
クス回路25に供給してR,G及びB色信号を発生させ
る。一方、入力映像信号は同期分離回路26にも供給し
、水平及び垂直同期信号を抽出し、これを水平、垂直の
鋸歯状波発生回路27′に供給して水平及び垂直偏向信
号を発生させる。
マトリックス回路25からの色信号R,G、B及び鋸歯
状波発生回路27の偏向信号を受像管28に供給してカ
ラー画像を映出する。
一方、映像信号増幅回路23の輝度信号Y、色復調回路
24のR−Y、B−Y色差信号、マトリックス回路25
のR,G、B色信号をスイッチング回路30の入力端子
30a〜30fに供給し、B−Y色差信号、水平偏向信
号及び垂直偏向信号をスイッチング回路31の入力端子
31a〜31cにそれぞれ供給し、これらスイッチング
回路30.31の出力端子を本発明のベクトルディスプ
レイ装置の信号処理回路32のx、y入力端子に供給す
る。信号処理回路32においては、入力信号X及びyを
上述したように処理してフレームメモリ7の出力信号を
ブラウン管ディスプレイ、ELディスプレイ又は液晶デ
ィスプレイより成るモニタ33に供給して表示する。い
ま、スイッチング回路30で入力端子30bに供給され
るR−Y色差信号を選択し、スイッチング回路31で入
力端子31aに供給されるB−Y″色差信号を選択すれ
ば、本発明の装置はベクトルスコープとして動作する。
また、他の入力端子に供給される信号を選択すれば波形
モニタとして動作することになる。
一方、信号処理回路32の出力信号を受像管28に供給
する場合には、カラーテレビジョン受像機に設けられて
いる受像管28をモニタとして使用することができる。
この場合に、カラー映像信号を同時に受像管28に供給
すれば、同一受像管28上でカラー画像と測定波形を同
時の映出することができるので、カラー画像をモニタし
ながらカラーテレビジョン受像機信号の測定を行うこと
ができる。このように本実施・例では、カラーテレビジ
ョン受像機と組合わせることにより簡単な構成のベクト
ルスコープ又は波形モニタが得られ、カラー受像管をモ
ニタとして共用することもできる。この場合に、カラー
テレビジョン受像機はNTSC方式のものに限られるも
のでなく、PAL方式、S E CAM方式のものとす
ることもできる。
以上説明したように本発明に係るベクトルディスプレイ
装置によれば、入力信号x、yがらy X X + x
を演算し、これをアドレス値としてフレームメモリの該
当記憶位置にデータを書き込んだ後に、このフレームメ
モリをアドレス値に読み出してモニタ上に映出するよう
にしたため、偏向歪みに影響されることなく、ベクトル
和の軌跡を極めて正確に表示することができる。
【図面の簡単な説明】
図面は本発明に係るベクトルディスプレイ装置の実施例
を示すものであり、第1図は基本的構成のブロック回路
構成図、第2図は入力信号のベクトル和の説明図、第3
図はフレームメモリのアドレスマツプの説明図、第4図
は実施例のブロック回路構成図、第5図はその動作の説
明図、第6図はベクトルディスプレイ装置とカラーテレ
ビジョン受像機−どを組合わせた場合のブロック回路構
成図である。 符号l、2は入力端子、3.4はA/Dコンバータ、5
は乗算回路、6は加算回路、7.□、7a〜7Cはフレ
ームメモリ、8は書込制御回路、9は読出制御回路、1
0.33はモニタ、11はコントローラ、12はカウン
タ、13は判別回路、14ば目盛り回路、15は同期信
号発生回路、16は同期分離回路、22は輝度・色信号
分離回路、23は映像信号増幅回路、24は色復調回路
、25はマトリックス回路、26は同期分離回路、27
は鋸歯状波発生回路、2Bは受像管、30.31はスイ
ッチング回路、32は信号処理回路である。 特許出願人 株式会社シバソク 手続補正書(自発) 昭和59年2月20日 特許庁長官 若 杉 和 夫 殿 1、事件の表示 昭和59年特許願第2418号 2、発明の名称 ベクトルディスプレイ装置 3、補正をする者 事件との関係 特許出願人 住所 東京都新宿区西新宿二丁目4番1号名称 株式会
社シバンク 代表者重崎伸矩 4、代理人 〒121東京都足立区梅島二丁目17番3号梅島ハイタ
ウンC−104 5、補正の対象 明細書の特許請求の範囲、発明の詳細な説明の欄 8、補正の内容 (1)明細書第1頁の特許請求の範囲を次の文章に補正
する。 rl、直交座標の原点と点(x 、 y)とを結ぶベク
トル和゛の軌跡を表示するベクトルディスプレイ装置に
おいて、水平方向における画素数がX、垂直方向におけ
る画素数がYの表示器と、該表示器と対応するxxY個
の記憶位置を有し、順次の記憶位置に漸増するアドレス
値を与えた1画面分のメモリと、前記ベクトルの値X及
びyを入力し、L五xユ1をアドレス値として演算する
演算回路と、前記LKXユ1のアドレス値に該当する前
記メモリの記憶位置に論理信号によるデータを書き込む
書込制御回路と、前記メモリにデータを書き込んだ後に
、メモリの全ての記憶位置のデータを前記表示器の対応
する画素位置に読み出して表示する読出制御回路とを具
備したことを特徴とするベクトルディスプレイ装置。」 (2)同第3頁第11行目及び第13行目のryXxJ
を「yxx」と補正する。

Claims (1)

    【特許請求の範囲】
  1. 1、直交座標の原点と点(x 、 y)とを結ぶベクト
    ル和の軌跡を表示するベクトルディスプレイ装置におい
    て、水平方向における画素数がX、垂直方向における画
    素数がYの表示器と、該表示器と対応するxxY個の記
    憶位置を有し、順次の記憶位置に漸増するアドレス値を
    与えた1画面分のメモリと、前記ベクトルの値X及びy
    を入力し、yXx+xをアドレス値として演算する演算
    回路と、前記yxx+xのアドレス値に該当する前記メ
    モリの記憶位置に論理信号によるデータを書き込む書込
    制御回路と、前記メモリにデータを書き込んだ後に、メ
    モリの全ての記憶位置のデータを前記表示器の対煕する
    画素位置に読み出して表示する読出制御回路とを具備し
    、たことを特徴とするベクトルディスプレイ装置。
JP59002418A 1984-01-10 1984-01-10 ベクトルデイスプレイ装置 Pending JPS60146292A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59002418A JPS60146292A (ja) 1984-01-10 1984-01-10 ベクトルデイスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59002418A JPS60146292A (ja) 1984-01-10 1984-01-10 ベクトルデイスプレイ装置

Publications (1)

Publication Number Publication Date
JPS60146292A true JPS60146292A (ja) 1985-08-01

Family

ID=11528698

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59002418A Pending JPS60146292A (ja) 1984-01-10 1984-01-10 ベクトルデイスプレイ装置

Country Status (1)

Country Link
JP (1) JPS60146292A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0720836A (ja) * 1993-06-30 1995-01-24 Nec Corp 表示制御装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55140883A (en) * 1973-01-08 1980-11-04 Tektronix Inc Signal process indication unit
JPS57125988A (en) * 1980-12-31 1982-08-05 Ibm Buffer refresh raster type indicator
JPS57134140A (en) * 1981-02-12 1982-08-19 Sanyo Electric Co Brightness modulation display circuit
JPS57197693A (en) * 1981-05-30 1982-12-03 Riken Denshi Co Ltd X-y display-record memory

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55140883A (en) * 1973-01-08 1980-11-04 Tektronix Inc Signal process indication unit
JPS57125988A (en) * 1980-12-31 1982-08-05 Ibm Buffer refresh raster type indicator
JPS57134140A (en) * 1981-02-12 1982-08-19 Sanyo Electric Co Brightness modulation display circuit
JPS57197693A (en) * 1981-05-30 1982-12-03 Riken Denshi Co Ltd X-y display-record memory

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0720836A (ja) * 1993-06-30 1995-01-24 Nec Corp 表示制御装置

Similar Documents

Publication Publication Date Title
MY110244A (en) Wide screen television.
JPS59186A (ja) ラスタ走査型ビデオ表示器用色信号発生器
JPS62142476A (ja) テレビジョン受像機
CN100407284C (zh) 显示装置及其显示方法
US5546137A (en) Apparatus and method of transferring video data of a moving picture
US5301025A (en) Parabolic waveform generating apparatus
JPS60146292A (ja) ベクトルデイスプレイ装置
GB2165719A (en) Split-screen display arrangement
JPH0448269A (ja) デジタルオシロスコープ
JPS61214878A (ja) 画像表示装置
JP2002258814A (ja) 液晶駆動装置
JPS6031355A (ja) フアクシミリ装置
JPH07129125A (ja) 画素配列表示装置
JPH0515349B2 (ja)
JP3294330B2 (ja) キャラクタ表示装置
JPS6345098Y2 (ja)
JPS59214085A (ja) 信号変換装置
JPH06250619A (ja) ポインタ機能付きマルチスキャン式大画面ディスプレイシステム
JPS60135992A (ja) 画像表示装置
JPH0516783Y2 (ja)
JP2781924B2 (ja) スーパーインポーズ装置
JPS59117883A (ja) テレビジヨン受信装置
JPS62118680A (ja) デイジタルtvにおける多画像表示方法
JPS60130988A (ja) テレビ画面表示装置
JPS6030286A (ja) 表示回路