JPS6014584A - 文字多重放送受信機 - Google Patents

文字多重放送受信機

Info

Publication number
JPS6014584A
JPS6014584A JP58121839A JP12183983A JPS6014584A JP S6014584 A JPS6014584 A JP S6014584A JP 58121839 A JP58121839 A JP 58121839A JP 12183983 A JP12183983 A JP 12183983A JP S6014584 A JPS6014584 A JP S6014584A
Authority
JP
Japan
Prior art keywords
signal
gate
output
integrator
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58121839A
Other languages
English (en)
Inventor
Toshiro Nozoe
野添 敏郎
Akira Yamashita
彰 山下
Masayoshi Hirashima
正芳 平嶋
Chika Fukuda
福田 親
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP58121839A priority Critical patent/JPS6014584A/ja
Publication of JPS6014584A publication Critical patent/JPS6014584A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/025Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
    • H04N7/035Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
    • H04N7/0355Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal for discrimination of the binary level of the digital data, e.g. amplitude slicers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、テレビジョン信号のある予め定められた水平
走査期間に重畳された情報(以下2文字データという)
をスライスして2値ディジタル信号に変換するデータス
ライス回路を具備した文字多重放送受信機に関するもの
である。
従来例の構成とその問題点 文字多重放送はテレテキスト放送という名ですでに英国
において放送されており、我国においても昭和56年3
月にパターン伝送方式による文字多重放送方式が電波技
術審議会により答申された。
まだ、アメリカ合衆国においてはNORTHAMERI
CAN BROADCAST 置、:TEXTSPEC
IFICATION (以下、NABTSと略称する)
により放送が開始されようとしている。これらの各方式
の画像データはいずれも2値NRZ信号で、1水平走査
期間(1H)を単位とするデータパケット形式で映像信
号垂直帰線期間に重畳される。第1図は日本のパターン
伝送方式−の重畳された文字信号の波形図を示す。第1
図において。
文字信号はヘッダ一部と情報データからなり、ヘッダ一
部はクロノクランイン信号(以下、CRと略称する)と
フレーミングコード信号(以下FCと略称する)を含ん
でいる。CRはサンプリングクロックを再生するだめの
同期信号であり、FCはデータパケットの同期をとるだ
めの信号である。
CRは1o10・・・・・の1θビツトの信号パターン
からなり各国の方式とも共通しているが、FCは1バイ
トの信号からなる点は共通しているが、そのパターンは
各国により異なる。
第2図は、その−例である。第2図(イ)は日本のパタ
ーン方式で採用されているFCであり、第2図(ロ)、
(ハ)、に)はNABTSで採用さ瓦ているFCでサー
ビスの種類により3種類のFCが用意されている。
第1図のように映像信号に重畳された文字データは、文
字多重受信機で適当なスライス電圧によりスライスされ
2値NRZ信号に変換されるど同時にCRに同期したサ
ンプリングクロックが再生され1本クロックにより上記
スライスされたデータが読み込まれる。ここで、文字デ
ータをスライスする方法の従来例としては、文字データ
の正ピークと負ピークを検出し両ピークの中間電圧をス
ライス電圧とする方法がある。しかし、この方法ではピ
ーク検出回路をもつため文字多重受信機のRF大入力小
さい場合などでは雑音のピークを検出してしまうだめ文
字データの再生誤りが少なくない。まだ、伝送路、映像
復調器の群遅延特性などにより波形歪みが生じた場合そ
の歪んだ波形に対してピーク検出を行うだめに適正なス
ライスレベルを設定し得ないことも少くないという問題
がある。
このような問題を解決する方法として、本出願人は特願
昭58−16473号で新規なデータスライス回路を提
案した。しかし、ここで提案した方式は、FCが変化し
ない時に有効であって、アメリカ合衆国のNABTSの
ようにサービス内容によってFCが変化する場合にはこ
れに自動的に対応できないという問題がある。
発明の目的 本発明は、そのような問題を解決し、対雑音特性、対群
遅延特性にすぐれるとともに、送信側の重畳信号のレベ
ル変動、受信機の検波出力の信号振巾のばらつきに対し
ても無調整で常に適正なスライスレベルを与え、またF
Cがサービス内容により変化しても影響を受けない良好
なスライス特性を有する文字多重放送受信機を提供する
ものである。
発明の構成 本発明の文字多重放送受信機はテレビジョン信号の予め
定められた水平走査期間に重畳された第1の2値化号を
受信し、これをスライスして第2の2値化号を再生する
データスライス回路を備え、前記データスライス回路は
、前記第1の2値化号の重畳された複合映像信号をアナ
ログゲートを通して積分器に供給し、その出力としてア
ナログゲートが閉じている期間は前記積分器の入力に応
じて積分した出力を、アナログゲートが開放した後は開
放する直前の積分器の出力をホールドした第3の信号を
得る信号処理手段と、前記アナログゲートを制御し閉か
ら開へ切りかわるタイミングは第1の2値化号のクロノ
クランインの後縁付近となるゲートパルスを発生するゲ
ートノくルス発生手段と、前記第1の2値化号と第3の
信号とを電圧比較し、この電圧比較出力信号として前記
第2の2値化号を再生する電圧比較器とを備えた構成で
ある。
第2図に示した如く文字データの16ビノト(CR)は
すべての多重されたデータ如共通の信号である。本発明
は、このすべての文字データに共通なCRの部分を積ひ
回路に通すと、その出力はCR部分の平均電圧に収束し
、CRが1010・・・・・・のパターンであることか
ら、その出力電圧はほぼデータのセンター電圧になる点
に着目し、このCR部分の平均電圧をCRの後縁付近で
1水平走査期間ホールドしたものをデータスライス電圧
とするものである。このような構成をとることにより、
RF大入力小さく映像復調出力の雑音が増えても積分回
路の効果でスライス電圧の雑音が抑えられる。まだ、伝
送路、映像復調器の群遅延特性劣化などによる波形歪み
が生じても、CR部分は1o1Q ・・・のパターンで
、しかも実際の放送では文字データは帯域制限を受ける
ため正弦波状の信号になっているため上記波形歪みはほ
とんどもたない。従って再生データの誤りを少なくでき
る。ところで、第2図に示した如く2例えばアメリカ合
衆国のNABTSによれば、サービスの内容によりCR
の次にくるFCのパターンが異なる/こめCR部分で検
出した平均電圧のホールドのタイミングが重要となる。
本発明ではCR43分を選択するバンドパスフィルター
、CR近辺を通すゲート回路、CRの包絡線を検出する
振1j検出回路。
この振+11検出回路の出力パルスの時間をCRの後縁
付近迄遅延する回路を設け、この遅延されたタイミング
をCR部分の平均電圧ホールドのタイミングとすること
で、FCが変わっても誤差の少ないスライス電圧を得よ
うとするものである。
実施例の説明 以下、本発明の実施例を図面に基づいて説明する。第3
図は文字放送受信機の全1本の構成を示す。
1は受信アンテナ、2は映像受信部、3は輝度増幅及び
色復調部、4は文字放送のデコーダ部、6は受信したい
番組を指定するキーボード、6は受信しているテレビジ
ョン映像と復調された文字像の切換えを行う映像切換え
部、了は切換えられた映像を表示するCRTである。
第4図は第3図のデコーダ部4のさらに詳細な構成図で
ある。第4図において、8は映像受信部2で検波された
複合映像信号が供給される入力端子、9はキーボード5
からの指令パルスが供給される入力端子、10はデコー
ダ部4で復調された文字画像を出力する出力端子で、映
像切換え部6へ接続される。11は入力端子8から供給
された複合映像信号のうち文字信号からスライスデータ
信号を発生するスライス回路、12は同期分離回路(必
要に応じて水平AFC1水平発振回路を含む)及び各種
のゲートパルスを発生するノ幻レス発生回路である。
信号検出回路13は、文字信号のCRを選択通過fるバ
ンドパスフィルタ、CR近辺を通過させるゲート回路、
前記ゲート回路の出力信号を2逓倍する2逓倍回路、前
記2韮倍回路出力の包絡線を検出する振幅検出回路を含
む。
14は信号検出回路13かも供給されるORを2逓倍し
た信号に同期してスライスデータ信号をサンプリングす
るサンプリングクロックを発生するサンプリングクロッ
ク発生回路である。16はスライス回路11からのスラ
イスデータ信号と、サンプリングクロック発生回路14
かものサンプリングクロックとからFCを検出してFC
検出ノ々ルスを発生するFC検出回路である。16はス
ライスデータ信号からのFC検出以降に検出再生された
情報信号をメモリに蓄え、CRTに表示できる信号とし
て出力する文字信号処理回路である。
第5図は、第4図のスライス回路110更に詳細な構成
図である。17は複合映像信号の入力端子であり、ここ
に入力した複合映像信号は増巾器18て増1]された後
、電圧比較器19とアナログゲート20に入力される。
アナログゲー1.20では、ゲートパルス発生回路21
の出力により文字データのCRの部分のみが抜きとられ
る。ここでアナログゲート2Qの出力インピーダンスを
上記抜きとられたCR以外の部分では高インピーダンス
となるように構l戊すると、その出力入力とする積分器
22の時定数を適当に設定すれば、積分し22の出力は
平均値に収束し、CR以降はその平均値が保持される。
CRは前述の如く101゜・・・のパターンよりなるの
で、その平均値は文字データ振巾のセンター電圧となる
。ここで得られた電圧は積分回路を通しているので雑音
の影響を受けに〈<、まだCR部分は1010 ・・・
の単一パターンのため映像信号の群遅延歪に対しても影
響されない良好なスライス電圧となる。以下、電圧比較
器19で前記直接入力された複合映像信号を積分器22
の出力でスライスし、パルス整形回路23でパルス整形
すれば出力端子24より2値のパルスに再生された文字
データが得られる。入力端子26.26.27はそれぞ
れパルス発生回路12.信号検出回路13.サンプリン
グクロック発生回路14からの信号入力端子である。
第6図はゲートパルス発生回路21の具体回路図を、第
7図はその動作を説明する波形図である。
第7図の(−)は第1図に相当する文字データの重畳さ
れた複合映像信号である。(′b)はパルス発生回路1
2の出力パルスの1つで水平同期信号に同期したパルス
であり入力端子25に入力される。このパルスの後縁で
フリップフロップ28をセットし、そのQ出力てへND
ゲート29を開く。入力端子27には、サンプリングク
0−)り発生回!814から第7図(d)の如きパルス
が入力され、第6図のANDゲート29を通してカウン
ター30に入力される。このカウンター30は信号検出
回路13からの第7図(c)の如きパルスで入力端子2
6を通してロードしておく。なお、本発明の第7図では
その出力パルスの前線は第7図(c)に示す如く、16
ビノトよりなるCRのほぼ中央になるようだ信号検出条
件を設定している。ここからカウンター30を動イ乍さ
せ、ANDゲート29の出力であるサンプリングクロッ
クパルスを4つカウノトシ、その出力パルスでフリップ
フロップ28をリセットすると、フリップフロップ28
のQ出力として第7図(q)に示す如きゲートパルスが
出力端子31より寿られる。
第7図(e)はANDゲート29の出力波形、第7図(
f)はカウンター3oの出力パルスである。
第5図の積分器220時定数をCRの前半の約8ビツト
目でCRの振巾の平均値に収束するように設定すれば、
この収束しプ仁電圧はCRの後縁迄一定に維持される。
従って平均値ホールドのタイミングを第7図(q)の如
<CRのほぼ12ビツト目に設定すれば、信号検出パル
ス〔第7図(C)〕のタイミングが映像検波出力のレベ
ルや周波数特性のばらつきで動いたとしても、約1−4
ビツトの余裕をもって正しいスライス電圧がホールドさ
れる。
積分器220時定数を更に犬きくとれば、平均値検出電
圧の耐雑音特性は良化するが前記平均値ホールドタイミ
ングの裕度は減ることになり、これらは総合特性的に適
宜設営1ずればよい。
なお、第6図のカウンター30のカウント数をここでは
4としているが、これも第7図(c)の信号検出のタイ
ミングによりそのカウント数は適宜設定すればよい。ま
だ、カウンターのかわりにモノマルチ等の遅延回路を使
ってもよいことはもちろんであるが、この場合素子のば
らつき及び温度特性等でカウンターにくらべ若干、第7
図(C)°の信号検出パルスの検出タイミングの裕度は
小さくなるがコストは安くなる。
発明の効果 以上のように本発明によれば、第1にデータスライスレ
ベルを積分器を通して作るだめ、RF大入力小さくなっ
た時のように雑音が増加した場合でも、そのスライスレ
ベルは影響を受けにくい。
第2に積分器を通す部分はCRの部分のみとすることに
よりスライスレベルは伝送系及び映像受信部で発生する
群遅延歪の影響を受けにくい。第3にCRの部分の信号
検出を行ってスライスレベルのホールトのタイミングを
決めているので、そのホールドのタイミングの動きが小
さい。特に上記信号検出からホールドのタイミング迄の
遅延をサンプリングクロックをカウントする方式をとっ
た場合、前記ホールドのタイミングの動きは信号検出の
動きだけで決まり、小さく抑えることができる。従って
、ホールドの、タイミングがFCC大入確率が少なくな
るだめ、アメリカ合衆国のNABTSのようにFCがザ
ービス内容によって変化してもその影響を受けにくいと
いった効果があり、実用上きわめて有効である。
【図面の簡単な説明】
第1図は文字信号の波形図、第2図はフレーミングコー
ドの説明図、第3図は本発明の文字多重放送受信機の全
体の要部ブロック構成図、第4図は本発明で使用しうる
デコーダ部の一実施例のブロック構成図、第6図は第4
図のスライス回路の更に詳細なブロック構成図、第6図
は第6図のゲートパルス発生回路の具体回路図、第7図
はその動作を説明するだめの48号波形図である。 2・・・・映像受信部、4・・・デコーダ部、11 ・
・・・スライス回路、12 ・ パルス発生回路、13
・・・・・・信号検出回路、14 ・ザノプリングクロ
ノク発生回路、17 ・・複合映像信号入力端子、1日
・・・・・増巾器、19・・・・電圧比較器、2o ・
アナログゲート、21・・・・ゲートパルス発生回路、
22−・・・・積分器、23 ・・・パルス整形回路、
24 ・・スライスデータ出力端子、25 ・・水平同
期パルス入力端子、26・・・・信号検出パルス入力端
子、27・・・・サンプリングクロック入力端子、28
・・・・・フリップフロップ、29・・・・ANDゲ−
)、30・−・・カウンター、31 ・・ゲートノ々ル
ス出力端子。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第3
図 t 4図 / 5図 //

Claims (2)

    【特許請求の範囲】
  1. (1) テレビジョン信号の予め定められた水平走査期
    間に重畳された第1の2値化号を受信し、これをスライ
    スして第2の2値化号を再生するデータスライス回路を
    備え、前記データスライス回路は、前記第1の2値化号
    の重畳された複合映像信号をアナログゲートを通して積
    分器に供給し、その出力としてアナログゲー]・が閉じ
    ている期間は前記積分器の入力に応じて積分した出力を
    、アナログゲートが開放した後は開放する直前の積分器
    の出力をホールドした第3の信号を得る信号処理手段と
    、前記アナログゲートを制御し、閉から開へ切りかわる
    タイミングは第1の2値化号のクロノクランインの後縁
    付近となるゲートパルスを発生するゲートパルス発生手
    段と、前記第1の2値化号と第3の信号とを電圧比較し
    、この電圧比較出方信号として前記第2の2値化号を再
    生する電圧比較器とを備えたことを特徴とする文字多重
    放送受信機。
  2. (2)第1の2値化号のクロノクランイン部分を通過さ
    せるバンドパスフィルターと、クロノクランイン近辺を
    通過させるゲート回路を含むクロノクランイン抜き取り
    手段と、この抜き取られた出力の振巾を検出する振巾検
    出手段とを備えた信号検出回路と、前記信号検出回路の
    出力のタイミングを一定時間遅延させて前記アナログゲ
    ートの閉から開へ切りかわるタイミングとするゲートパ
    ルス発生回路を具備したことを特徴とする特許請求の範
    囲第(1)項記載の文字多重放送受信機。
JP58121839A 1983-07-04 1983-07-04 文字多重放送受信機 Pending JPS6014584A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58121839A JPS6014584A (ja) 1983-07-04 1983-07-04 文字多重放送受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58121839A JPS6014584A (ja) 1983-07-04 1983-07-04 文字多重放送受信機

Publications (1)

Publication Number Publication Date
JPS6014584A true JPS6014584A (ja) 1985-01-25

Family

ID=14821204

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58121839A Pending JPS6014584A (ja) 1983-07-04 1983-07-04 文字多重放送受信機

Country Status (1)

Country Link
JP (1) JPS6014584A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57106286A (en) * 1980-12-24 1982-07-02 Nec Home Electronics Ltd Reproducer for picture data signal

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57106286A (en) * 1980-12-24 1982-07-02 Nec Home Electronics Ltd Reproducer for picture data signal

Similar Documents

Publication Publication Date Title
JPH0159795B2 (ja)
US9071723B2 (en) AV timing measurement and correction for digital television
US4115811A (en) Data slicing apparatus and method
JP3283092B2 (ja) データデコーダ
JPS6014584A (ja) 文字多重放送受信機
JP3446010B2 (ja) 直列デジタル・データ信号の処理方法
WO2000016553A1 (en) Apparatus and method for encoding high quality digital data in a video signal
JPS59117390A (ja) カラ−テレビジヨン信号伝送方式
JP3133288B2 (ja) タイムベースコレクタ
JP2579141B2 (ja) テレビジヨン受信機
JPS6244473B2 (ja)
JPH08125630A (ja) 直交周波数分割多重信号受信装置のシンボル期間検出回路
JPS6151473B2 (ja)
AU594255B2 (en) Transmission of audio in a video signal
GB2164812A (en) Teletext decoder with slicing circuit
JPH05336458A (ja) テレビジョン受信機およびテレビジョン受信チューナ
JPH04278741A (ja) データチャンネル受信装置
JP2000032486A (ja) バーストゲートパルス切換装置
JP2009065317A5 (ja)
JPH0767169B2 (ja) 信号処理装置
JPH11177918A (ja) Dtv信号記録・再生装置
JPS6334651B2 (ja)
JPS6059883A (ja) テレビジョン受信機
JPH0965171A (ja) 波形補正回路
JPH07231314A (ja) 多段接続伝送方式