JPS60143685A - 厚膜集積回路装置 - Google Patents

厚膜集積回路装置

Info

Publication number
JPS60143685A
JPS60143685A JP25129583A JP25129583A JPS60143685A JP S60143685 A JPS60143685 A JP S60143685A JP 25129583 A JP25129583 A JP 25129583A JP 25129583 A JP25129583 A JP 25129583A JP S60143685 A JPS60143685 A JP S60143685A
Authority
JP
Japan
Prior art keywords
thick film
integrated circuit
film integrated
circuit device
conductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25129583A
Other languages
English (en)
Inventor
修 吉見
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP25129583A priority Critical patent/JPS60143685A/ja
Publication of JPS60143685A publication Critical patent/JPS60143685A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Parts Printed On Printed Circuit Boards (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、テレビジョン受像機等の空気機器に用いるこ
との出来る印刷配線基板を用いた厚膜集積回路装置に関
するものである。
従来例の構成とその問題点 従来の厚膜集積回路装置においては、第1図aに示す様
に、基板1上に独立して設けられた印刷抵抗体2の抵抗
値を測定する場合は容易であるが、bのように回路網に
なった印刷抵抗体3の様な回路の場合は閉回路内であシ
ネ可能で゛あった。
発明の目的 2μン 本発明は、この様な従来の欠点を除去す、るものであり
、閉回路内でも簡単な構成で抵抗値を測定できる厚膜集
積回路装置を提供するものである。
発明の構成 本発明においては、閉回路内の印刷抵抗体を導体により
あらかじめ分離するように構成しておき、この状態で抵
抗値を測定できるようにする。測定終了後は、導体にク
リーム半田を塗布し熱処理に依り回路を接続する。
実施例の説明 第3図に本発明の一実施例を示す。図中、分離点及び接
続点であるところの導体パターン4を設け、印刷抵抗体
5と導体6で接続する。測定時には導体パターン4の部
分を分離しておき、測定終了後、点線部分にクリーム半
田7を塗布して、印刷抵抗体5の抵抗値測定後の閉回路
を構成する。
発明の効果 以上の様に本発明に依れば、閉回路を構成している印刷
抵抗体の抵抗値を容易に測定出来、かつその回路そのも
のに手を加えることのない印刷配3ぺ・−ン 線基板による厚膜集積回路を提供出来るものである。
【図面の簡単な説明】
第1図a、bは従来例の厚膜集積回路装置の平面図、第
2図、第3図は本発明の一実施例における厚膜集積回路
装置の平面図である。 4・・・・・・導体パターン、5・・・・・・印刷抵抗
体、6・・・・・・導体、7・・・・・・クリーム半田
。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名特開
昭GO−143685(2)

Claims (1)

    【特許請求の範囲】
  1. 基板上に導体及び印刷抵抗体を備えるとともに、その導
    体及び印刷抵抗体で構成された閉回路から
JP25129583A 1983-12-29 1983-12-29 厚膜集積回路装置 Pending JPS60143685A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25129583A JPS60143685A (ja) 1983-12-29 1983-12-29 厚膜集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25129583A JPS60143685A (ja) 1983-12-29 1983-12-29 厚膜集積回路装置

Publications (1)

Publication Number Publication Date
JPS60143685A true JPS60143685A (ja) 1985-07-29

Family

ID=17220678

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25129583A Pending JPS60143685A (ja) 1983-12-29 1983-12-29 厚膜集積回路装置

Country Status (1)

Country Link
JP (1) JPS60143685A (ja)

Similar Documents

Publication Publication Date Title
JPS60143685A (ja) 厚膜集積回路装置
JPS58196801U (ja) 電流検出抵抗器
JPS592159U (ja) トランジスタ装置
JPS6039255U (ja) 集積素子
JPS6011462U (ja) 電子部品の実装構造
JPS5993168U (ja) 電気回路装置
JPS6090873U (ja) 混成集積回路装置
JPS5832602U (ja) 厚膜回路用サ−ミスタ
JPS6018575U (ja) プリント基板装置
JPS58109275U (ja) 混成集積回路
JPS60115287A (ja) 混成集積回路装置
JPS6035573U (ja) 着色ハンダペ−スト
JPS5827905U (ja) 混成集積回路基板
JPH022806U (ja)
JPS59123369U (ja) 多基板実装装置
JPS6081674U (ja) セラミツク混成集積回路装置
JPS6071164U (ja) 厚膜混成集積回路基板
JPS59192870U (ja) プリント基板装置
JPS5878678U (ja) プリント基板装置
JPS6041078U (ja) 混成集積回路装置
JPS5887343U (ja) Icテスタ−のテストプロ−バ−構造
JPS59187048U (ja) 温度ヒユ−ズ
JPS5846460U (ja) 混成集積回路装置
JPS5877001U (ja) 厚膜抵抗回路
JPS59103487U (ja) 回路基板