JPS60139126A - 電子装置 - Google Patents

電子装置

Info

Publication number
JPS60139126A
JPS60139126A JP58244455A JP24445583A JPS60139126A JP S60139126 A JPS60139126 A JP S60139126A JP 58244455 A JP58244455 A JP 58244455A JP 24445583 A JP24445583 A JP 24445583A JP S60139126 A JPS60139126 A JP S60139126A
Authority
JP
Japan
Prior art keywords
output circuit
power supply
electronic device
power
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58244455A
Other languages
English (en)
Inventor
中瀬 幸雄
浜口 光洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Electric Equipment Corp
Toshiba Denzai KK
Original Assignee
Toshiba Electric Equipment Corp
Toshiba Denzai KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Electric Equipment Corp, Toshiba Denzai KK filed Critical Toshiba Electric Equipment Corp
Priority to JP58244455A priority Critical patent/JPS60139126A/ja
Publication of JPS60139126A publication Critical patent/JPS60139126A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Protection Of Static Devices (AREA)
  • Power Sources (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (発明の分野) 本発明は、複数の直流電源で動作する電子装置に関する
(発明の背景) 例えば、マイクロプロセッサ等から、なる制御回路を内
蔵し、外部の負荷装置と接続してこれを制御する負荷制
御装置においては、一般に、マイクロプロセッサまたは
その周辺回路例えば出力回路用のIC(集積回路)等は
2〜数個の直流電源を必要とするものが多い。
第1図は、このような負荷制御装置の1例を示す。同図
の制御装置は、直流電11t1.2、制御部3および出
力回路(IC)4等を具備し、図示しない入力電源例え
ばバッテリ等の直流電源または商用電源等の交流電源か
ら給電されて動作し、図示しない負荷装置を制御する。
同図において、直流電源1および2はそれぞれ入力電源
例えばAolooVの交流電源より+5Vおよび一5V
の安定化直流電圧を出力する。制御部3は、マイクロプ
ロセッサ等の中央処理装置(CPU)を含み、ここでは
直流電源1のみの1電源で動作させている。出力回路4
は、直流電源1と2の2電源で動作し、かつ共通(コモ
ン)端子GNDおよびこの共通端子GNDを基準電位と
する制御信号が発生する出力端子P1〜pnを有する。
この出力回路4には、これらの共通端子GNDおよび出
力端子P1〜pnを介して図示しない負荷装置が接続さ
れている。なお、これらの制御部3と出力回路4とが1
チツプのICとして構成される場合もある。
この制御装置においては、制御部3から負荷制御指令が
送出され、出力回路4は、制御部3からシリアルまたは
パラレル信号で送出される上記負荷制御指令に基づき上
記負荷装置への制御信号を作成して各出力端子P1〜p
nに送出する。この場合の制御信号は、各出力端子P1
〜Pnの出力が1ビツトずつ個々独立の場合、1〜nビ
ツトのバイナリ信号出力または特定コード出力の場合の
いずれかである。上記負荷装置は、この出力回路4の共
通端子GNDと各出力端子P1〜Pnとの間に発生する
信号に応動して制御される。
ところで、このような制御装置においては、電源断もし
くは瞬断時または減電圧異常時等、出力回路の出力信号
が異常となり、この信号により制御される負荷装置が異
常動作を起こしたり、故障するという不都合があった。
すなわち、第1図の制御装置おいては、通常、直流電源
1.2は、入力電源電圧AC100Vが例えば±10%
の範囲で変動しても2次出力電圧は一定値を保つように
設計されており、その範囲での入力電源の電圧変動に対
して、この制御装置は正常に動作する。しかし、入力電
源の瞬断もしくは断時または減電圧異常時等は、入力電
圧(AC100V)が緩慢に低下する場合が実用上はあ
り得る。例えば、入力電圧が一時的に70V、 60V
、 50Vのようになると、直流電源1,2の設計上も
しくは電子部品等のばらつき3− や負荷回路の容量の違いにより、直流電源1と2の出力
電圧が常に比例するとは限らない。また、瞬時ではある
が、電源断時も各直流電源1と2の出力電圧の立下りが
異なる場合も多い。このように各直流電源1.2の出力
電圧の比例関係が崩れた場合、出力回路4の動作すなわ
ち出力信号が異常となる。極端には、例えば一方の直流
電源2がオフして他方の直流電源1がオフしていない場
合、出力回路4の制御信号出力は、すべて正側になった
り、OVになる等正規な信号ではなくなる。このため、
この正規でない信号すなわち異常な信号が負荷装置に供
給され、負荷装置は動作異常や故障を引き起こすことに
なる。
なお、この場合、”この制御信号を使用して他の制御装
置等を制御するときは、上記異常状態を加味して他の制
御装置を設計すれば異常信号が発生しても動作異常等を
避けることができるが、このような対策が困難な装置も
多い。
(発明の目的) 本発明は、上述の従来形における問題点に鑑み4− てなされたもので、複数の直流電源で動作する電子装置
において、直流電源が異常となったときこれを検知して
出力回路の共通端子を遮断するという構想に基づき、直
流電源異常時の異常信号の負荷装置への出力および負荷
装置の誤動作を防止するフェールセーフ機能を付与する
ことにある。
(発明の構成) 上記目的を達成するため本発明では、直流または交流の
入力電源に接続された複数の直流電源と、これら複数の
直流電源から供給される電力により動作しかつ共通端子
とこの共通端子を基準とする信号が発生する単数または
複数の出力端子とを有する出力回路と、この出力回路に
接続される負荷装置とを具備する電子装置において、前
記共通端子と負荷装置との間にスイッチ手段を介挿する
とともに前記直流電源の異常を検出してこのスイッチ手
段を遮断する異常検出手段を設け、前記直流電源異常時
は前記出力回路から前記負荷装置への信号伝達を禁止し
たことを特徴とする特(実施例の説明) 以下、図面を用いて本発明の詳細な説明する。
なお、従来例と共通または対応する部分については同一
の符号で表わす。
第2図は本発明の1実施例に係る負荷制御装置のブロッ
ク構成を示す。同図の制御装置は、第1図のものに対し
、出力回路4の共通端子GNDと直列にリレー接点5を
接続し、さらに、入力電源電圧の異常を検出してリレー
接点5を駆動する異常電圧検知部6を付加したものであ
る。
この制御装置において、入力電源に電源断もしくは瞬断
または減電圧異常等が発生し、入力電源電圧が直流電?
l!1または2の出力電圧を保証出来ない電圧例えば−
10%まで低下すると、異常電圧検知部6がこれを検知
してリレー接点5の図示しないリレーソレノイドを付勢
する。これにより、リレー接点5が駆動されて開放し、
出力回路4の共通端子GNDが遮断され、出力回路4と
負荷装置との連絡が遮断する。従って、出力回路4の出
力端子P1〜Pnに発生する制御信号は負荷装置へ伝達
されず、負荷装置が異常な信号により誤動作を起こすこ
とが防止される。
なお、本発明は上述の実施例に限定されるものではなく
、本発明の思想を逸脱しない範囲で適宜変形して実施す
ることができる。例えば上記実施例においては、2電源
で動作する電子装置について説明したが、本発明が3つ
以上の直流電源を用いる電子装置についても同様に実施
できることは勿論である。また、上述においては、入力
電源電圧を検知し、入力電源異常をもって直流電源異常
を推定しているが、各直流電源の出力電圧を直接検知す
るようにしてもよい。但し、この場合は最も余裕度の少
ない直流電源の電圧を検出してリレー接点5を駆動させ
るか、または各直流電源の電圧を検出していずれか1つ
でも異常が検出されたらリレー接点5を駆動させる。ま
た、上述においては、各直流電源の入力電源を共通とす
るものについて説明したが、各直流電源ごとに別個の入
力電源を用いる場合も本発明の適用は可能である。
但し、この場合は、上記のように1ないし各直流7− 電源の電圧を検知するか、または各入力電源の電圧を検
知し、いずれか1つでも電圧異常を検知したときはリレ
ー接点5を駆動させるように構成する。さらに、リレー
接点の代りに他のスイッチング手段例えばトランジスタ
、SCRまたはフォトカプラ等の半導体スイッチング素
子を用いるようにしもよい。
(発明の効果) 以上のように本発明によると、直流電源の異常を検出し
て出力回路からの異常な信号が負荷装置へ送出されるこ
とを禁止したため、負荷装置の誤動作を確実に防止する
ことができる。また、この信号送出禁止を共通端子の遮
断によって実現しているため、遮断用のスイッチング素
子は1つで足りる。さらに直流電源の入力電源を共通と
し、かつこの入力電源電圧により直流電源異常を判断す
るようにすれば、回路構成を簡略化することができる。
【図面の簡単な説明】
第1図は2電源で動作する従来の電子装置のブ8− ロック回路図、第2図は本発明の1実施例に係る電子装
置の概略の構成を示すブロック図である。 1.2:直流電源、 4:出力回路(IC)、5:リレ
ー接点、 6:異常電圧検知部、GND :共通端子、
 Pl 、−、Pn :出力端子特許出願人 東芝電材
株式会社 代理人 弁理士 伊東辰雄 代理人 弁理士 伊東哲也

Claims (1)

  1. 【特許請求の範囲】 1、直流または交流の入力電源に接続された複数の直流
    電源と、これら複数の直流電源から供給される電力によ
    り動作しかつ共通端子とこの共通端子を基準とする信号
    が発生する単数または複数の出力端子とを有する出力回
    路と、この出力回路に接続される負荷装置とを具備する
    電子装置において、前記共通端子と負荷装置との間にス
    イッチ手段を介挿するとともに前記直流電源の異常を検
    出してこのスイッチ手段を遮断する異常検出手段を設け
    、前記直流電源異常時は前記出力回路から前記負荷装置
    への信号伝達を禁止したことを特徴とする電子装置。 2、前記出力回路が2値信号出力回路である特許請求の
    範囲第1項記載の電子装置。 3、前記複数の峰流電源の入力電源が共通である特許請
    求の範囲第1または2項記載の電子装置。 4、前記直流電源異常をこの直流電源への入力電源電圧
    により検出する特許請求の範囲第1.2または3項記載
    の電子装置。
JP58244455A 1983-12-27 1983-12-27 電子装置 Pending JPS60139126A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58244455A JPS60139126A (ja) 1983-12-27 1983-12-27 電子装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58244455A JPS60139126A (ja) 1983-12-27 1983-12-27 電子装置

Publications (1)

Publication Number Publication Date
JPS60139126A true JPS60139126A (ja) 1985-07-23

Family

ID=17118904

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58244455A Pending JPS60139126A (ja) 1983-12-27 1983-12-27 電子装置

Country Status (1)

Country Link
JP (1) JPS60139126A (ja)

Similar Documents

Publication Publication Date Title
US4492876A (en) Power supply switching arrangement
JPH06103748A (ja) Icメモリカードの電源制御回路
JPS6230666B2 (ja)
US6542023B1 (en) AC transfer switch using semiconductor devices
US5324996A (en) Floating fault tolerant input buffer circuit
EP1271289B1 (en) Power supply management device and method for a computer equipment having powered I/O ports in standby mode
US6182230B1 (en) Active accelerated discharge of a capacitive system
EP0661802B1 (en) Operational amplifier protection circuit using, either in working conditions or at start-up, identical circuit elements for detecting permanent output abnormal conditions
JPS60139126A (ja) 電子装置
JPS5829327A (ja) 電源装置
JPS63274326A (ja) 故障許容/危険防止電流制限システム
JPS6316314A (ja) 無停電電源装置のインタ−フエイス装置
KR20000025277A (ko) 배터리를 사용하는 휴대용 전자 장치의 전원 제어 회로
JP2821358B2 (ja) テーブルタップ
JPH04352259A (ja) 外部電源端子を備える小型電子機器のメモリ保護装置
JP2003339125A (ja) バックアップ電源制御回路
EP0902294B1 (en) A voltage monitoring circuit
JP3228843B2 (ja) 並列電源システム
JP2533126B2 (ja) 電源バックアップ方式
JPS6359717A (ja) 直流電圧供給回路
JPS63288309A (ja) 電子機器の電源スイッチング制御回路
JPH0576127A (ja) 電子装置
JP3011205U (ja) メモリic用保護回路
JPH04190412A (ja) マイクロコンピュータの電源供給装置
JPS589443B2 (ja) デンゲンケイシヨウガイキリワケホウシキ