JPS5953787B2 - スイツチング方式安定化電源回路 - Google Patents
スイツチング方式安定化電源回路Info
- Publication number
- JPS5953787B2 JPS5953787B2 JP52140403A JP14040377A JPS5953787B2 JP S5953787 B2 JPS5953787 B2 JP S5953787B2 JP 52140403 A JP52140403 A JP 52140403A JP 14040377 A JP14040377 A JP 14040377A JP S5953787 B2 JPS5953787 B2 JP S5953787B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- output
- switching
- supplied
- pulse width
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/22—Conversion of DC power input into DC power output with intermediate conversion into AC
- H02M3/24—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters
- H02M3/28—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC
- H02M3/325—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC using devices of a triode or a transistor type requiring continuous application of a control signal
- H02M3/335—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/33569—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
Description
【発明の詳細な説明】
本発明は効率を低下することなく、しかも大きな負荷変
動に対しても安定な直流電圧を供給できるスイッチシダ
方式安定化電源回路に関する。
動に対しても安定な直流電圧を供給できるスイッチシダ
方式安定化電源回路に関する。
従来効率を低下することなく、しかも大きな負荷変動に
対しても安定な直流電圧を供給できるようにしたスイッ
チング方式安定化電源回路として第1図に示す如きもの
が提案されている。即ち第1図に於いて、1は商用交流
電圧が供給される電源プラグを示し、この電源プラダ1
からの商用交流電圧が電源スイッチ2を通じて整流回路
3に供給されて直流電圧に整流平滑され、この直流電圧
がトランス4の1次コイル4a及び逆流防止用のダイオ
ード5を介して第1のスイッチング素子を構成する叩n
形トランジスタ6に供給されると共にこのl次コイル4
aの中間タップに得られる直流電圧を第2のスイッチン
グ素子を構成する叩n形トランジスタ7に供給される。
対しても安定な直流電圧を供給できるようにしたスイッ
チング方式安定化電源回路として第1図に示す如きもの
が提案されている。即ち第1図に於いて、1は商用交流
電圧が供給される電源プラグを示し、この電源プラダ1
からの商用交流電圧が電源スイッチ2を通じて整流回路
3に供給されて直流電圧に整流平滑され、この直流電圧
がトランス4の1次コイル4a及び逆流防止用のダイオ
ード5を介して第1のスイッチング素子を構成する叩n
形トランジスタ6に供給されると共にこのl次コイル4
aの中間タップに得られる直流電圧を第2のスイッチン
グ素子を構成する叩n形トランジスタ7に供給される。
この場合l次コイル4aの一端と中間タップとの間のイ
ンダクタンス値をL、とし、中間タップと1次コイル4
aの他端との間のインダクタンス値L2とする。又トラ
ンス4の2次コイル4bには交流電圧が取り出され、こ
れが整流回路8に供給されて直流電圧に整流平滑され、
この直流電圧が出力端子9に取り出される。
ンダクタンス値をL、とし、中間タップと1次コイル4
aの他端との間のインダクタンス値L2とする。又トラ
ンス4の2次コイル4bには交流電圧が取り出され、こ
れが整流回路8に供給されて直流電圧に整流平滑され、
この直流電圧が出力端子9に取り出される。
この出力端子9の電圧が電圧検出回路10によりその電
圧値が検出され、この検出出力がフォトカプラ等の絶縁
分離用のカプラ11を通してスイッチング信号を発生す
るパルス巾変調器12にその変調入力として供給される
と共に、クロックパルス発振器13よりのクロックパル
スがこのパルス巾変調器12にそのキャリアとして供給
され、このパルス巾変調器12の出力側に得られるスイ
ッチング信号のパルス巾は出力端子9に得られる直流電
圧が所望の一定値に安定す′る様に変化する如くなされ
ている。又この第1図に於いてはトランス4の2次コイ
ル4bと大地との間に電流検出用の小さい抵抗値の抵抗
器14が接続され、これに得られる降下電圧が電流検出
回路15に供給され、抵抗器14の降下電圧、即ち出力
端子9からの出力電流が所定値ITH以下のときはその
出力側はローレベル’’o’’となり、出力電流が所定
値ITH以上のときはその出力側はハイレベル“1”と
なる検出出力が取り出され、この検出出力がフオトカプ
ラ等の絶縁分離用のカプラ16を通じて制御回路例えば
Dフリツプフロツプ回路17のD入力端子に供給される
と共にクロツクパルス発振器13よりのクロツクパルス
がトリガ入力端子Tに供給される。そしてこのDフリツ
プフロツプ回路17のQ出力端子の出力がゲート信号と
してアンド回路18の一方の入力端子に供給されると共
にパルス巾変調器12よりのスイツチング信号がこのア
ンド回路18の他方の入力端子に供給され、このアンド
回路]8の出力側に得られるスイツチング信号がトラン
ジスタ6のベースに供給され、又Dフリツプフロツプ回
路17のQ出力端子の出力がゲート信号としてアンド回
路19の一方の入力端子に供給されると共にパルス巾変
調器12よりのスイツチング信号がこのアンド回路19
の他方の入力端子に供給され、このアンド回路19の出
力側に得られるスイツチング信号がトランジスタ7のベ
ースに供給される。この様な構成によれば、出力端子9
の負荷が軽い場合には出力端子9の出力電流は減少する
が、これが電流検出回路15のスレツシヨールドレベル
ITH以下のときはその検出出力が“0”になるのでこ
れによりDフリツプフロツプ回路17のQ出力端子の出
力はクロツクパルス発振器13からのクロツクパルスに
同期して60″になるのでトランジスタ7はオフになる
。しかしこのときフリツプフロツプ回路17のQ出力端
子の出力が“1”になるので、パルス巾変調器12より
のスイツチング信号がアンド回路19を通じてトランジ
スタ6のベースに供給される。
圧値が検出され、この検出出力がフォトカプラ等の絶縁
分離用のカプラ11を通してスイッチング信号を発生す
るパルス巾変調器12にその変調入力として供給される
と共に、クロックパルス発振器13よりのクロックパル
スがこのパルス巾変調器12にそのキャリアとして供給
され、このパルス巾変調器12の出力側に得られるスイ
ッチング信号のパルス巾は出力端子9に得られる直流電
圧が所望の一定値に安定す′る様に変化する如くなされ
ている。又この第1図に於いてはトランス4の2次コイ
ル4bと大地との間に電流検出用の小さい抵抗値の抵抗
器14が接続され、これに得られる降下電圧が電流検出
回路15に供給され、抵抗器14の降下電圧、即ち出力
端子9からの出力電流が所定値ITH以下のときはその
出力側はローレベル’’o’’となり、出力電流が所定
値ITH以上のときはその出力側はハイレベル“1”と
なる検出出力が取り出され、この検出出力がフオトカプ
ラ等の絶縁分離用のカプラ16を通じて制御回路例えば
Dフリツプフロツプ回路17のD入力端子に供給される
と共にクロツクパルス発振器13よりのクロツクパルス
がトリガ入力端子Tに供給される。そしてこのDフリツ
プフロツプ回路17のQ出力端子の出力がゲート信号と
してアンド回路18の一方の入力端子に供給されると共
にパルス巾変調器12よりのスイツチング信号がこのア
ンド回路18の他方の入力端子に供給され、このアンド
回路]8の出力側に得られるスイツチング信号がトラン
ジスタ6のベースに供給され、又Dフリツプフロツプ回
路17のQ出力端子の出力がゲート信号としてアンド回
路19の一方の入力端子に供給されると共にパルス巾変
調器12よりのスイツチング信号がこのアンド回路19
の他方の入力端子に供給され、このアンド回路19の出
力側に得られるスイツチング信号がトランジスタ7のベ
ースに供給される。この様な構成によれば、出力端子9
の負荷が軽い場合には出力端子9の出力電流は減少する
が、これが電流検出回路15のスレツシヨールドレベル
ITH以下のときはその検出出力が“0”になるのでこ
れによりDフリツプフロツプ回路17のQ出力端子の出
力はクロツクパルス発振器13からのクロツクパルスに
同期して60″になるのでトランジスタ7はオフになる
。しかしこのときフリツプフロツプ回路17のQ出力端
子の出力が“1”になるので、パルス巾変調器12より
のスイツチング信号がアンド回路19を通じてトランジ
スタ6のベースに供給される。
従つてこのトランジスタ6により入力直流電圧のスイツ
チングが行われ、出力端子9に出力直流電圧VOが取り
出される。この場合、整流回路3からの入力直流電圧V
iはトランス4の1次コイル全体即ちインダクタンス値
L1とLとの直列回路に供給されるので、スイツチング
信号のデユーテイーレシオをD、このスイツチング信号
の周期をTp、負荷の大きさをRLとしたとき出力直流
電圧VOはとなる。
チングが行われ、出力端子9に出力直流電圧VOが取り
出される。この場合、整流回路3からの入力直流電圧V
iはトランス4の1次コイル全体即ちインダクタンス値
L1とLとの直列回路に供給されるので、スイツチング
信号のデユーテイーレシオをD、このスイツチング信号
の周期をTp、負荷の大きさをRLとしたとき出力直流
電圧VOはとなる。
従つてこのインダクタンス値L1及びL2の値を予め選
定しておくことにより負荷が軽い場合でも負荷変動に対
し十分に安定な直流電圧VOを得ることができる。又出
力端子9の負荷が重い場合には出力端子9の出力電流が
大きくなり、これが直流検出回路15のスレツシヨール
ドレベルITH以上となると、その検出出力が“1゛に
なるので、これに依りDフリツプフロツプ回路17のQ
出力端子の出力はクロツクパルス発振器13からのクロ
ツクパルスに同期して1『゛になり、この為アンド回路
18の出力が“O”になるのでトランジスタ6はオフと
なる。しかしこのときDフリツプフロツプ回路17のQ
出力端子の出力が1rになるので、パルス巾変調器12
からのスイツチング信号がアンド回路19通じてトラン
ジスタ7のベースに供給され、このときトランジスタ7
が動作をするのでトランス4の1次コイル4aの一端よ
り中間タツプまでを使用することになり、このインダク
タンス値はL1である。即ちこのときの最大出力電力P
Oはとなる。
定しておくことにより負荷が軽い場合でも負荷変動に対
し十分に安定な直流電圧VOを得ることができる。又出
力端子9の負荷が重い場合には出力端子9の出力電流が
大きくなり、これが直流検出回路15のスレツシヨール
ドレベルITH以上となると、その検出出力が“1゛に
なるので、これに依りDフリツプフロツプ回路17のQ
出力端子の出力はクロツクパルス発振器13からのクロ
ツクパルスに同期して1『゛になり、この為アンド回路
18の出力が“O”になるのでトランジスタ6はオフと
なる。しかしこのときDフリツプフロツプ回路17のQ
出力端子の出力が1rになるので、パルス巾変調器12
からのスイツチング信号がアンド回路19通じてトラン
ジスタ7のベースに供給され、このときトランジスタ7
が動作をするのでトランス4の1次コイル4aの一端よ
り中間タツプまでを使用することになり、このインダク
タンス値はL1である。即ちこのときの最大出力電力P
Oはとなる。
この場合負荷が軽い場合に比ベーンタグタンス値が小さ
くなるので式(1),(2)より明らかなように出力端
子9から取り出すことができる最大出力電力POは大き
くなる。即ち大きな出力を取り出しても出力端子9の直
流電圧は安定化され、負荷が重い場合でも負荷変動に対
して十分安定な直流電圧を得ることができる。しかもそ
の場合インダクタンス値をL1+L2,Llと切り換え
て負荷変動に対処しているので効率の低下がない。又こ
の場合トランジスタ6又は7がパルス巾変調器12の出
力側に得られるスイツチング信号に依リスイツチングさ
れるので出力端子9に所望の一定の直流電圧が取り出さ
れる。然しながら斯る第1図に於いては、負荷変動を検
出するのにトランス4の2次側の電流を検出する様にし
ているので、このトスンス4の1次側と2次側とを絶縁
する為のフオトカツプラ等のカツプラ16を必要とする
と共に電流検出用の抵抗器14、電流検出回路]5等を
必要とし、それだけ構成が複雑となると共にそれだけ高
価となる欠点があつた。
くなるので式(1),(2)より明らかなように出力端
子9から取り出すことができる最大出力電力POは大き
くなる。即ち大きな出力を取り出しても出力端子9の直
流電圧は安定化され、負荷が重い場合でも負荷変動に対
して十分安定な直流電圧を得ることができる。しかもそ
の場合インダクタンス値をL1+L2,Llと切り換え
て負荷変動に対処しているので効率の低下がない。又こ
の場合トランジスタ6又は7がパルス巾変調器12の出
力側に得られるスイツチング信号に依リスイツチングさ
れるので出力端子9に所望の一定の直流電圧が取り出さ
れる。然しながら斯る第1図に於いては、負荷変動を検
出するのにトランス4の2次側の電流を検出する様にし
ているので、このトスンス4の1次側と2次側とを絶縁
する為のフオトカツプラ等のカツプラ16を必要とする
と共に電流検出用の抵抗器14、電流検出回路]5等を
必要とし、それだけ構成が複雑となると共にそれだけ高
価となる欠点があつた。
本発明は斯る点に鑑みトランス4の2次側に電流検出用
の回路を設けることなく第1図同様の作用効果の得られ
るスイツチング方式安定化電源回路を提案せんとするも
のである。
の回路を設けることなく第1図同様の作用効果の得られ
るスイツチング方式安定化電源回路を提案せんとするも
のである。
以下第2図を参照しながら本発明スイツチング方式安定
化電源回路の一実施例につき説明しよう。
化電源回路の一実施例につき説明しよう。
この第2図に於いて第1図に対応する部分には同一符号
を付し、その詳細説明は省略する。第2図に於いて20
a及び20bは夫々第1及び第2の基準パルス入力端子
を示す。この第1の基準パルス入力端子20aに供給さ
れる第1の基準パルスは第3図Aに示す如くそのパルス
巾aをトランジスタ7の使用時に於いてパルス巾変調器
12の出力側のスイツチング信号のパレス巾が軽負荷と
なり、このパルス巾が最小となる値よりやや広く選定し
たものであり、又第2の基準パルス入力端子20bに供
給される第2の基準パルスは第3図Bに示す如くそのパ
ルス巾bを第1の基準パルスのデユーテイレシオをDa
とし、この第2の基準パルスのデユーテイレシオDbと
したときとなる如く選定したものである。この場合この
第1及び第2の基準パルスはクロツクパルス発振器13
のクロツタパルスに同期する如くなす。この第1の基準
パルス入力端子20aに供給される第1の基準パルスを
ナンド回路21の一方の入力端子に供給すると共にフリ
ツプフロツプ回路17のQ出力端子に得られる゜゜0”
又は“1゛の信号をこのナンド回路21の他方の入力端
子に供給し、第2の基準パルス入力端子20bに供給さ
れる第2の基準パルスをナンド回路22の一方の入力端
子に供給すると共にフリツプフロツプ回路17のQ出力
端子に得られる信号をインバータ回路23を通してナン
ド回路22の他方の入力端子に供給し、之等ナンド回路
21及び22の夫々の出力信号をナンド回路24の一方
及び他方の入力端子に夫々供給する如くする。この場合
、ナンド回路21,22及び24とインバータ回路23
とは基準パルス選択回路を構成しナンド回路24の出力
側ノにはフリツプフロツプ回路17のQ出力端子の出力
信号が゜“1゛のとき第1の基準パルスが得られ、この
Q出力端子の出力信号が゜゜0゛のとき第2の基準パル
スが得られ、このナンド回路24の出力側に得られる第
1の基準パルス又は第2の基準パルスの基準パルスを比
較回路25の一方の入力端子に供給し、パルス巾変調器
12の出力信号であるスイツチング信号を排他的論理和
回路26の一方の入力端子に供給すると共にフリツプフ
ロツプ回路17のQ出力端子に得られる゜゜Q゛又は゜
“1゛の信号をこの排他的論理和回路26の他方の入力
端子に供給し、この排他的論理和回路26の出力信号を
この比較回路25の他方の入力端子に供給する。
を付し、その詳細説明は省略する。第2図に於いて20
a及び20bは夫々第1及び第2の基準パルス入力端子
を示す。この第1の基準パルス入力端子20aに供給さ
れる第1の基準パルスは第3図Aに示す如くそのパルス
巾aをトランジスタ7の使用時に於いてパルス巾変調器
12の出力側のスイツチング信号のパレス巾が軽負荷と
なり、このパルス巾が最小となる値よりやや広く選定し
たものであり、又第2の基準パルス入力端子20bに供
給される第2の基準パルスは第3図Bに示す如くそのパ
ルス巾bを第1の基準パルスのデユーテイレシオをDa
とし、この第2の基準パルスのデユーテイレシオDbと
したときとなる如く選定したものである。この場合この
第1及び第2の基準パルスはクロツクパルス発振器13
のクロツタパルスに同期する如くなす。この第1の基準
パルス入力端子20aに供給される第1の基準パルスを
ナンド回路21の一方の入力端子に供給すると共にフリ
ツプフロツプ回路17のQ出力端子に得られる゜゜0”
又は“1゛の信号をこのナンド回路21の他方の入力端
子に供給し、第2の基準パルス入力端子20bに供給さ
れる第2の基準パルスをナンド回路22の一方の入力端
子に供給すると共にフリツプフロツプ回路17のQ出力
端子に得られる信号をインバータ回路23を通してナン
ド回路22の他方の入力端子に供給し、之等ナンド回路
21及び22の夫々の出力信号をナンド回路24の一方
及び他方の入力端子に夫々供給する如くする。この場合
、ナンド回路21,22及び24とインバータ回路23
とは基準パルス選択回路を構成しナンド回路24の出力
側ノにはフリツプフロツプ回路17のQ出力端子の出力
信号が゜“1゛のとき第1の基準パルスが得られ、この
Q出力端子の出力信号が゜゜0゛のとき第2の基準パル
スが得られ、このナンド回路24の出力側に得られる第
1の基準パルス又は第2の基準パルスの基準パルスを比
較回路25の一方の入力端子に供給し、パルス巾変調器
12の出力信号であるスイツチング信号を排他的論理和
回路26の一方の入力端子に供給すると共にフリツプフ
ロツプ回路17のQ出力端子に得られる゜゜Q゛又は゜
“1゛の信号をこの排他的論理和回路26の他方の入力
端子に供給し、この排他的論理和回路26の出力信号を
この比較回路25の他方の入力端子に供給する。
この比較回路25は基準パルスの立下りのときに排他的
論理和回路26の出力信号がハイレベル信号“1゛のと
きその出力側が“1゛となる如くなす。この比較回路2
5の出力信号をフリツプフロツプ回路]7のD端子に供
給する如くする。その他は第1図と同様に構成する。本
発明は上述の如く構成されているので、今パルス巾変調
器12の出力信号のスイツチング信号のパルス巾が第3
図Cに示す如く第1の基準パルスのパルス巾aより広く
第2の基準パルスのパルス巾bより狭く、フリツプフロ
ツプ回路17のQ出力端子が゜“1゛のときはスイツチ
ング信号はアンド回路19を通してトランジスタ7のベ
ースに供給され、このトランジスタ7を出力端子9の直
流出力電圧に応じてスイツチングし、この直流出力電圧
を一定とする。このときはナンド回路24の出力側には
第1の基準パルスが得られる。この場合、出力端子9の
負荷が軽くなり、パルス巾変調器12のスイツチング信
号のパルス巾が第3図Dに示す如く第1の基準パルスの
パルス巾aより狭くなつたときは、排他的論理和回路2
6の出力信号は第3図Eに示す如くこの第1の基準パル
スの立下り時に“゜1゛となるのでフリツプフロツプ回
路17をクロツタパルスに同期して反転し、このQ出力
端子を゛O”、Q出力端子を゜゜1”とし、ナンド回路
24の出力側に得られる基準パルスを第2の基準パルス
とし、パルス巾変調器12よりのスイツチング信号をア
ンド回路18を通してトランジスタ6のベースに供給し
、このトランジスタ6をスイツチングする。この場合出
力端子9に得られる直流出力電圧のレベルに応じてパル
ス巾変調器12の出力側のスイツチング信号のパルス巾
を変調しているので、この出力端子9に得られる直流出
力電圧を一定にすることができる。又この場合に於いて
出力端子9の負荷が重くなつたときはそれだけ出力直流
電圧が下がるので、パルス巾変調器12の出力信号のパ
ルス巾が大となる。このときこのスイツチング信号のパ
ルス巾が第3図Fに示す如く第2の基準パルスのパルス
巾bより大となつたときは第2の基準パルスの立下り時
に排他的論理和回路26の出力信号が“1゛となるにの
場合Q出力端子は“0”なのでこのスイツチング信号が
そのまま排他的論理和回路26の出力側に得られている
。)ので比較回路25の出力側が“1″となり、クロツ
クパルスに同期してこのフリツプフロツプ回路17は反
転し、Q,出力端子を“1”とし、Q出力端子を゜゜0
”としスイツチング信号をアンド回路19を通してトラ
ンジスタ7のベースに供給する。即ち、本発明に於いて
も出力端子9の負荷が軽いときはトランジスタ6をスイ
ツチングしてトラ2ンス4の1次コイル4a全体(L1
+L2)を使用し、この出力端子9の負荷が重いときは
1次コイル4aの一端より中間タツプまで(L1)を使
用しているので第1図同様の作用効果がある。
論理和回路26の出力信号がハイレベル信号“1゛のと
きその出力側が“1゛となる如くなす。この比較回路2
5の出力信号をフリツプフロツプ回路]7のD端子に供
給する如くする。その他は第1図と同様に構成する。本
発明は上述の如く構成されているので、今パルス巾変調
器12の出力信号のスイツチング信号のパルス巾が第3
図Cに示す如く第1の基準パルスのパルス巾aより広く
第2の基準パルスのパルス巾bより狭く、フリツプフロ
ツプ回路17のQ出力端子が゜“1゛のときはスイツチ
ング信号はアンド回路19を通してトランジスタ7のベ
ースに供給され、このトランジスタ7を出力端子9の直
流出力電圧に応じてスイツチングし、この直流出力電圧
を一定とする。このときはナンド回路24の出力側には
第1の基準パルスが得られる。この場合、出力端子9の
負荷が軽くなり、パルス巾変調器12のスイツチング信
号のパルス巾が第3図Dに示す如く第1の基準パルスの
パルス巾aより狭くなつたときは、排他的論理和回路2
6の出力信号は第3図Eに示す如くこの第1の基準パル
スの立下り時に“゜1゛となるのでフリツプフロツプ回
路17をクロツタパルスに同期して反転し、このQ出力
端子を゛O”、Q出力端子を゜゜1”とし、ナンド回路
24の出力側に得られる基準パルスを第2の基準パルス
とし、パルス巾変調器12よりのスイツチング信号をア
ンド回路18を通してトランジスタ6のベースに供給し
、このトランジスタ6をスイツチングする。この場合出
力端子9に得られる直流出力電圧のレベルに応じてパル
ス巾変調器12の出力側のスイツチング信号のパルス巾
を変調しているので、この出力端子9に得られる直流出
力電圧を一定にすることができる。又この場合に於いて
出力端子9の負荷が重くなつたときはそれだけ出力直流
電圧が下がるので、パルス巾変調器12の出力信号のパ
ルス巾が大となる。このときこのスイツチング信号のパ
ルス巾が第3図Fに示す如く第2の基準パルスのパルス
巾bより大となつたときは第2の基準パルスの立下り時
に排他的論理和回路26の出力信号が“1゛となるにの
場合Q出力端子は“0”なのでこのスイツチング信号が
そのまま排他的論理和回路26の出力側に得られている
。)ので比較回路25の出力側が“1″となり、クロツ
クパルスに同期してこのフリツプフロツプ回路17は反
転し、Q,出力端子を“1”とし、Q出力端子を゜゜0
”としスイツチング信号をアンド回路19を通してトラ
ンジスタ7のベースに供給する。即ち、本発明に於いて
も出力端子9の負荷が軽いときはトランジスタ6をスイ
ツチングしてトラ2ンス4の1次コイル4a全体(L1
+L2)を使用し、この出力端子9の負荷が重いときは
1次コイル4aの一端より中間タツプまで(L1)を使
用しているので第1図同様の作用効果がある。
又本発明に於いてはトランス4の2次側の電流を検出し
ていないのでトランス4の1次側と2次側とを絶縁する
カツプラを必要とせず且つ電流検出の為の素子を必要と
しないので、それだけ構成が簡単となる利益がある。尚
本発明は上述実施例に限ることなく、本発明の要旨を逸
脱することなくその他種々の構成が取り得ることは勿論
である。
ていないのでトランス4の1次側と2次側とを絶縁する
カツプラを必要とせず且つ電流検出の為の素子を必要と
しないので、それだけ構成が簡単となる利益がある。尚
本発明は上述実施例に限ることなく、本発明の要旨を逸
脱することなくその他種々の構成が取り得ることは勿論
である。
第1図は従来のスイツチング方式安定化電源回路の例を
示す構成図、第2図は本発明スイツチング方式安定化電
源回路の一実施例を示す構成図、第3図は本発明の説明
に供する線図である。 3及び8は夫々整流回路、4はトランス、6及び7は夫
々トランジスタ、9は出力端子、10は電圧検出回路、
12はパルス巾変調器、17はフリツプフロツプ回路、
18及び19は夫々アンド回路、20a及び20bは夫
々基準パルス入力端″子、21,22及び24は夫々ナ
ンド回路、23はインバータ回路、25は比較回路であ
る。
示す構成図、第2図は本発明スイツチング方式安定化電
源回路の一実施例を示す構成図、第3図は本発明の説明
に供する線図である。 3及び8は夫々整流回路、4はトランス、6及び7は夫
々トランジスタ、9は出力端子、10は電圧検出回路、
12はパルス巾変調器、17はフリツプフロツプ回路、
18及び19は夫々アンド回路、20a及び20bは夫
々基準パルス入力端″子、21,22及び24は夫々ナ
ンド回路、23はインバータ回路、25は比較回路であ
る。
Claims (1)
- 1 直流入力電源に夫々所定のインダクタンス値を有す
るコイルを介して接続された第1及び第2のスイッチン
グ素子と、該第1及び第2のスイッチング素子の出力側
に設けられた整流回路と、該整流回路の直流出力電圧に
応じたパルス巾のスイツチング信号を発生するパルス巾
変調器と、第1及び第2の基準パルスと、該第1及び第
2の基準パルスの内の1つの基準パルスを選択する基準
パルス選択回路と、該基準パルス選択回路により選択さ
れた基準パルス及び上記パルス巾変調器よりのスイッチ
ング信号を比較する比較回路と、該比較回路の出力信号
に依り上記第1及び第2のスイッチング素子のいずれの
制御電極に上記スイッチング信号を供給するかを切換え
る切換回路とを設けたことを特徴とするスイッチング方
式安定化電源回路。
Priority Applications (8)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP52140403A JPS5953787B2 (ja) | 1977-11-22 | 1977-11-22 | スイツチング方式安定化電源回路 |
| CA316,606A CA1112721A (en) | 1977-11-22 | 1978-11-21 | Switching regulator |
| US05/962,654 US4223378A (en) | 1977-11-22 | 1978-11-21 | Switching regulator |
| GB7845589A GB2009534B (en) | 1977-11-22 | 1978-11-22 | Switching regulators |
| DE19782850629 DE2850629A1 (de) | 1977-11-22 | 1978-11-22 | Gleichspannungsregler |
| FR7833014A FR2409546A1 (fr) | 1977-11-22 | 1978-11-22 | Regulateur de commutation |
| NL7811492A NL7811492A (nl) | 1977-11-22 | 1978-11-22 | Regelaar van het type met schakelwerking. |
| AU41787/78A AU527444B2 (en) | 1977-11-22 | 1978-11-22 | Switching regulator |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP52140403A JPS5953787B2 (ja) | 1977-11-22 | 1977-11-22 | スイツチング方式安定化電源回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS5472445A JPS5472445A (en) | 1979-06-09 |
| JPS5953787B2 true JPS5953787B2 (ja) | 1984-12-26 |
Family
ID=15267951
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP52140403A Expired JPS5953787B2 (ja) | 1977-11-22 | 1977-11-22 | スイツチング方式安定化電源回路 |
Country Status (8)
| Country | Link |
|---|---|
| US (1) | US4223378A (ja) |
| JP (1) | JPS5953787B2 (ja) |
| AU (1) | AU527444B2 (ja) |
| CA (1) | CA1112721A (ja) |
| DE (1) | DE2850629A1 (ja) |
| FR (1) | FR2409546A1 (ja) |
| GB (1) | GB2009534B (ja) |
| NL (1) | NL7811492A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9085121B2 (en) | 1999-05-13 | 2015-07-21 | 3M Innovative Properties Company | Adhesive-backed articles |
Families Citing this family (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4302802A (en) * | 1979-08-08 | 1981-11-24 | Hewlett-Packard Company | Flyback power supply regulator |
| US4532435A (en) * | 1982-07-09 | 1985-07-30 | Data General Corporation | Pulse width modulator having nonlinear transfer function |
| GB2131209B (en) * | 1982-11-02 | 1986-01-15 | Newton Derby Ltd | Switch mode power supply |
| US4639845A (en) * | 1984-05-11 | 1987-01-27 | Gto Electronics | Voltage inverter |
| EP0170944B1 (en) * | 1984-07-20 | 1989-03-08 | Sanyo Electric Co., Ltd. | Power supply circuit of switching regulator type |
| US4683528A (en) * | 1985-07-22 | 1987-07-28 | Intersil, Inc. | Pulse position modulated regulation for power supplies |
| JPH0665184B2 (ja) * | 1986-02-18 | 1994-08-22 | 株式会社東芝 | X線発生装置 |
| DE3628138C2 (de) * | 1986-08-19 | 1997-03-27 | Bosch Gmbh Robert | Schaltregler |
| US4709323A (en) * | 1986-09-29 | 1987-11-24 | Venus Scientific Inc. | Buck-boost parallel resonant converter with inductive energy recovery circuit |
| NL8701515A (nl) * | 1987-06-29 | 1989-01-16 | Hollandse Signaalapparaten Bv | Geschakelde helixvoeding voor een twt. |
| DE3821987A1 (de) * | 1988-06-30 | 1990-01-04 | Hengstler Gmbh | Schaltnetzteil zur potentialgetrennten stromversorgung von gleichstromverbrauchern |
| JP2686135B2 (ja) * | 1989-03-28 | 1997-12-08 | 松下電工株式会社 | 定電流電源回路 |
| US5684680A (en) * | 1995-12-21 | 1997-11-04 | Delco Electronics Corp. | Extended range switch mode power supply |
| US6958921B1 (en) * | 2004-10-20 | 2005-10-25 | Niko Semiconductor Co., Ltd | Push/pull-type control signal generating circuit and method thereof |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR96147E (fr) * | 1967-09-14 | 1972-05-19 | Ibm | Convertisseur améliore de courant continu en courant continu avec alimentation constante vers la charge. |
| US3670234A (en) * | 1970-06-30 | 1972-06-13 | Ibm | Pulse width modulated voltage regulator |
| FR2254145B1 (ja) * | 1973-12-10 | 1981-05-29 | Labo Cent Telecommunicat | |
| US3978393A (en) * | 1975-04-21 | 1976-08-31 | Burroughs Corporation | High efficiency switching regulator |
| GB1542826A (en) * | 1976-01-21 | 1979-03-28 | Sony Corp | Power supply circuits |
| JPS5290201A (en) * | 1976-01-23 | 1977-07-29 | Sony Corp | Input circuit |
| JPS5855751B2 (ja) * | 1976-01-29 | 1983-12-12 | ソニー株式会社 | 電源回路 |
-
1977
- 1977-11-22 JP JP52140403A patent/JPS5953787B2/ja not_active Expired
-
1978
- 1978-11-21 US US05/962,654 patent/US4223378A/en not_active Expired - Lifetime
- 1978-11-21 CA CA316,606A patent/CA1112721A/en not_active Expired
- 1978-11-22 DE DE19782850629 patent/DE2850629A1/de active Granted
- 1978-11-22 AU AU41787/78A patent/AU527444B2/en not_active Expired
- 1978-11-22 FR FR7833014A patent/FR2409546A1/fr active Granted
- 1978-11-22 GB GB7845589A patent/GB2009534B/en not_active Expired
- 1978-11-22 NL NL7811492A patent/NL7811492A/xx not_active Application Discontinuation
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9085121B2 (en) | 1999-05-13 | 2015-07-21 | 3M Innovative Properties Company | Adhesive-backed articles |
Also Published As
| Publication number | Publication date |
|---|---|
| JPS5472445A (en) | 1979-06-09 |
| NL7811492A (nl) | 1979-05-25 |
| CA1112721A (en) | 1981-11-17 |
| AU4178778A (en) | 1979-05-31 |
| GB2009534A (en) | 1979-06-13 |
| FR2409546B1 (ja) | 1983-11-18 |
| US4223378A (en) | 1980-09-16 |
| AU527444B2 (en) | 1983-03-03 |
| GB2009534B (en) | 1982-04-28 |
| DE2850629C2 (ja) | 1988-01-28 |
| FR2409546A1 (fr) | 1979-06-15 |
| DE2850629A1 (de) | 1979-05-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5999420A (en) | Switching power source | |
| US3938024A (en) | Converter regulation by controlled conduction overlap | |
| US3989995A (en) | Frequency stabilized single-ended regulated converter circuit | |
| US4087850A (en) | Power supply circuit | |
| US6885176B2 (en) | PWM control circuit for the post-adjustment of multi-output switching power supplies | |
| US4623960A (en) | Bias power source energized by tertiary winding including hysteresis characteristic for disabling the power switch when a minimum base drive signal can no longer be maintained | |
| US5412556A (en) | Switched mode power supply circuit including a control circuit having two modes of operation each mode selected in dependence on the power to be supplied at the output | |
| JPS5953787B2 (ja) | スイツチング方式安定化電源回路 | |
| US4945465A (en) | Switched-mode power supply circuit | |
| US5041956A (en) | Switched-mode power supply circuit including a starting circuit | |
| US5517397A (en) | Flyback power converter with spike compensator circuit | |
| US4521726A (en) | Control circuitry for a pulse-width-modulated switching power supply | |
| US4240134A (en) | Switching regulator | |
| US4276587A (en) | DC to DC Converter | |
| JPH06225522A (ja) | スイッチング電源回路 | |
| US4025863A (en) | Regulating electric power circuit arrangement | |
| US4523265A (en) | Process and device for eliminating the disturbances related to the fluctuations of the load in chopped power supplies | |
| US4789818A (en) | DC voltage converter | |
| US5239453A (en) | DC to DC converter employing a free-running single stage blocking oscillator | |
| EP0385544B1 (en) | Switched-mode power supply circuit | |
| US3967182A (en) | Regulated switched mode multiple output power supply | |
| JPS5922790Y2 (ja) | 電力回生形スイッチング・レギュレ−タ | |
| JPH0321194Y2 (ja) | ||
| US4761728A (en) | High voltage generating device | |
| US3725765A (en) | Switch-type d.c. to d.c. converter |