JPS5938056Y2 - semiconductor switchgear - Google Patents

semiconductor switchgear

Info

Publication number
JPS5938056Y2
JPS5938056Y2 JP10754178U JP10754178U JPS5938056Y2 JP S5938056 Y2 JPS5938056 Y2 JP S5938056Y2 JP 10754178 U JP10754178 U JP 10754178U JP 10754178 U JP10754178 U JP 10754178U JP S5938056 Y2 JPS5938056 Y2 JP S5938056Y2
Authority
JP
Japan
Prior art keywords
layer
emitter
base
gto
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP10754178U
Other languages
Japanese (ja)
Other versions
JPS5525352U (en
Inventor
正美 内藤
隆洋 長野
Original Assignee
株式会社日立製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立製作所 filed Critical 株式会社日立製作所
Priority to JP10754178U priority Critical patent/JPS5938056Y2/en
Publication of JPS5525352U publication Critical patent/JPS5525352U/ja
Application granted granted Critical
Publication of JPS5938056Y2 publication Critical patent/JPS5938056Y2/en
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 本案は、ゲートに印加する制御信号によってオン及びオ
フさせることのできる半導体開閉装置に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a semiconductor switchgear that can be turned on and off by a control signal applied to a gate.

負荷電流を制御信号に応じてオン・オフするための半導
体開閉装置としては、トランジスタやゲートターンオフ
サイリスタ(以下GTOと略記する)などが知られてい
る。
Transistors, gate turn-off thyristors (hereinafter abbreviated as GTO), and the like are known as semiconductor switching devices for turning on and off a load current according to a control signal.

、これらの開閉装置はそれぞれ一長一短を有するが、大
電力の用途には過負荷電流耐量の大きいGTOの方が適
している。
Each of these switchgears has advantages and disadvantages, but GTO, which has a large overload current capacity, is more suitable for high-power applications.

第1図に、従来の一般的なGTOの構造を示す。FIG. 1 shows the structure of a conventional general GTO.

第1図aは、GTOの平面図であり、第1図すは第1図
aのp、−A’部分の断面図である。
FIG. 1a is a plan view of the GTO, and FIG.

図で1はpエミッタ2、nベース3、pベース4、nエ
ミッタ5から成るGTO基体、6はnエミッタ5にオー
ミック接続するカソード電極、7はGTO基体1のnエ
ミッタ5の露出面と同一表面9に露出したpベース4に
オーミック接続するゲート電極、8はpエミッタ2にオ
ーミック接続したアノード電極である。
In the figure, 1 is a GTO substrate consisting of p emitter 2, n base 3, p base 4, and n emitter 5, 6 is a cathode electrode that is ohmically connected to n emitter 5, and 7 is the same as the exposed surface of n emitter 5 of GTO substrate 1. A gate electrode is ohmically connected to the p base 4 exposed on the surface 9, and an anode electrode 8 is ohmically connected to the p emitter 2.

10は素子の表面保護およびカソード電極6とpベース
4を電気的に絶縁するためのSiO2等の絶縁膜である
Reference numeral 10 denotes an insulating film made of SiO2 or the like for protecting the surface of the element and electrically insulating the cathode electrode 6 and the p base 4.

第1図aに示すように、GTOは、一般にnエミッタを
細長いたんざく状に配置し、nエミッタとゲート電極が
互いに入り組んだ構造を有する。
As shown in FIG. 1a, a GTO generally has a structure in which n-emitters are arranged in a long and narrow strip, and the n-emitters and gate electrodes are intertwined with each other.

個々のnエミツタ幅は100μm〜500μm程度であ
る。
The width of each n emitter is approximately 100 μm to 500 μm.

このような構造にするのは、オン状態にあるGTOのゲ
ートにターンオフ信号を印加した際[pベース層をゲー
ト電極に向づて横方向に流れる電流の経路を短<、シ、
この横方向電流によってpベース内に生じる横方向の電
圧降下を小さくするためである。
The reason for this structure is that when a turn-off signal is applied to the gate of the GTO in the on state, the path of the current flowing laterally through the p base layer toward the gate electrode is shortened.
This is to reduce the lateral voltage drop that occurs in the p base due to this lateral current.

横方向電圧降下が小さいと、pベースのゲートから離れ
た場所での電位が高くならないので、ターンオフ侍所が
pベースとnエミッタの接合11に有効に働き、ターン
オフ効率が良い。
If the lateral voltage drop is small, the potential at a location away from the gate of the p-base does not become high, so the turn-off point works effectively on the junction 11 between the p-base and the n-emitter, resulting in good turn-off efficiency.

このように、nエミッタが細長い構造になっており幅が
狭いので、カソード電極にリード線を付げる際、カソー
ド電極のnエミッタの上の部分に付けることができない
As described above, since the n-emitter has an elongated structure and has a narrow width, when attaching a lead wire to the cathode electrode, it is impossible to attach it to a portion of the cathode electrode above the n-emitter.

そこで、第1図aに示すように、各nエミッタ上のカソ
ード電極をつなぐ幅の広いカソード電極部分61を設け
て、リード線を接続するために十分な面積を用意する。
Therefore, as shown in FIG. 1a, a wide cathode electrode portion 61 connecting the cathode electrodes on each n emitter is provided to provide a sufficient area for connecting the lead wires.

このとき、絶縁膜10は、pベース4とカソード電極部
分61とを絶縁する。
At this time, the insulating film 10 insulates the p base 4 and the cathode electrode portion 61.

ところで、素子表面に付着したSiO2等の酸化膜を完
全に一様な形で得ることは難しく、ピンホール、即ち絶
縁膜に細かい穴が開くことがあるピンホールは、例えば
、ホトエツチングにより絶縁膜に電極形成用の穴を開け
る際に、絶縁膜の所望以外の部分も点状にエツチング除
去された場合に生ずる。
By the way, it is difficult to obtain an oxide film such as SiO2 attached to the surface of a device in a completely uniform form, and pinholes, that is, small holes that may be formed in the insulating film, can be removed by photo-etching, for example. This occurs when undesired portions of the insulating film are etched away in dots when forming holes for electrode formation.

このようにピンホールのある絶縁膜上にカソード電極を
形成すると、第2図に示すように、pベース4とカソー
ド電極61とがピンホール12を介して短絡する。
When a cathode electrode is formed on an insulating film having a pinhole in this way, the p base 4 and the cathode electrode 61 are short-circuited through the pinhole 12, as shown in FIG.

この短絡の抵抗は、制御が不可能なピンホールの径と個
数で決る。
The resistance of this short circuit is determined by the diameter and number of pinholes, which cannot be controlled.

このため、短絡抵抗の大きさに大きく依存する素子の点
弧電流等の特性に大きなばらつきが生じる。
This causes large variations in characteristics such as the ignition current of the element, which largely depends on the magnitude of the short-circuit resistance.

さらに、pベースとカソード電極とが短絡されていると
、ゲートターンオフの際に、ゲート電流がpベース、n
エミッタ接合11の他にピンホール部分を分流するため
、pベースからゲートへの余剰キャリヤの掃き出しが弱
められ、ターンオフゲインが悪くなるか、場合によって
は素子をターンオフさせられなくなる。
Furthermore, if the p base and the cathode electrode are short-circuited, the gate current will change between the p base and the n
Since the pinhole portion is shunted in addition to the emitter junction 11, the sweep of excess carriers from the p base to the gate is weakened, resulting in poor turn-off gain or, in some cases, inability to turn off the device.

これらの理由により、従来、所望の特性のGTOを歩留
り良く得ることが難しかった。
For these reasons, it has heretofore been difficult to obtain GTO with desired characteristics at a high yield.

本案の目的は、上記した従来のGTOの問題点を解決す
る新規な構造のGTOを提供するにある。
The purpose of the present invention is to provide a GTO with a new structure that solves the problems of the conventional GTO described above.

かかる目的を達成するための本案GTOの特徴は、リー
ド線を接続する面積の広いカソード電極の部分61の下
にn導電型層を形成し、絶縁膜に生じたピンホールによ
るpベースとカソード電極の短絡を防止すると共に、G
TOの上記n導電型層を形成した領域がオン状態になら
ないようにした点にある。
A feature of the present GTO to achieve this purpose is that an n conductivity type layer is formed under the large area 61 of the cathode electrode to which the lead wire is connected, and the p base and cathode electrode are separated by pinholes formed in the insulating film. In addition to preventing short circuits in G
The point is that the region of TO where the n-conductivity type layer is formed is not turned on.

以下、本案を図面により詳細に説明する。Hereinafter, the present invention will be explained in detail with reference to the drawings.

第3図は、本案の一実施例によるGTOの平面図aと部
分断面図すを示すもので、定格電圧600■、直流定格
電流5AのGTOである。
FIG. 3 shows a plan view a and a partial sectional view of a GTO according to an embodiment of the present invention, which has a rated voltage of 600 cm and a rated DC current of 5 A.

図において、第1図と同じ部分は第1図と同じ符号で示
しである。
In the figure, the same parts as in FIG. 1 are indicated by the same symbols as in FIG. 1.

本実施例のGTOが第1図の従来例のGTOと異るとこ
ろは、カソード電極6のリード線を接続する部分61の
下にn導電型層13が形成され、さらに、pエミッタ2
がGTO基体1の表面9と反対側の表面全体に渡ること
なく、n導電型層13に相対する表面14ではpエミッ
タが取除かれている。
The GTO of this embodiment is different from the conventional GTO shown in FIG.
does not extend over the entire surface of the GTO substrate 1 opposite to the surface 9, and the p emitter is removed on the surface 14 facing the n conductivity type layer 13.

pエミッタの端15とn型層13の一方の端の間の横方
向距離dは、少くともnベースでの注入キャリヤの拡散
長以上となっていることが望ましい。
It is desirable that the lateral distance d between the end 15 of the p emitter and one end of the n-type layer 13 is at least equal to or longer than the diffusion length of the injected carriers in the n base.

詳しくいうと、抵抗率約30βaのn型シリコン基体1
に公知の選択拡散法によりpエミッタ2、pベース4を
形成する。
Specifically, an n-type silicon substrate 1 with a resistivity of about 30βa
A p emitter 2 and a p base 4 are formed by a selective diffusion method known in the art.

次に公知の選択拡散法により、pベース4内にnエミッ
タ5、n型層13を同時に形成する。
Next, an n emitter 5 and an n-type layer 13 are simultaneously formed in the p base 4 by a known selective diffusion method.

さらに、素子表面9上に酸化膜10を形成して公知の寸
法で選択的にエツチング除去し、電極コンタクト用の穴
を開ける。
Further, an oxide film 10 is formed on the element surface 9 and selectively etched away with known dimensions to form holes for electrode contacts.

最後にカソード電極6、ゲート電極7、アノード電極8
を形成する。
Finally, cathode electrode 6, gate electrode 7, anode electrode 8
form.

nエミッタ5は幅が240μm1長さが1300 μm
1厚さが15μmのたんだく形エミッタを5個並置し、
pベース4、nベース3、pエミッタ2の厚さはそれぞ
れ30μm、120μm、45μmである。
The n emitter 5 has a width of 240 μm and a length of 1300 μm.
Five block-shaped emitters each having a thickness of 15 μm are arranged side by side,
The thicknesses of the p base 4, n base 3, and p emitter 2 are 30 μm, 120 μm, and 45 μm, respectively.

n型層13(7)幅は700μm、pエミッタ2からn
型層13への横方向距離dは100μmである。
N-type layer 13 (7) width is 700 μm, p emitter 2 to n
The lateral distance d to the mold layer 13 is 100 μm.

第3図のような構造にすると、酸化膜10をはさんでカ
ソード電極6とpベース層4が相対する領域の面積が第
1図の従来例に比べて極めて小さくなり、その結果、カ
ソード電極6とpベース4が酸化膜10に生じたピンホ
ールを介して短絡する確率が極めて小さくなる。
With the structure shown in FIG. 3, the area of the region where the cathode electrode 6 and the p base layer 4 face each other with the oxide film 10 in between becomes extremely small compared to the conventional example shown in FIG. The probability of short-circuiting between 6 and the p-base 4 through a pinhole formed in the oxide film 10 becomes extremely small.

一方、n導電型層13を形成することにより、アノード
電極8、pエミッタ2、nベース3、pベース4、n型
層13、ピンホール12を介して層13に接続するカソ
ード電極6から成るpnpn4層のサイリスク構造が生
じる。
On the other hand, by forming an n conductivity type layer 13, the anode electrode 8, the p emitter 2, the n base 3, the p base 4, the n type layer 13, and the cathode electrode 6 connected to the layer 13 through the pinhole 12 are formed. A pnpn four-layer cyrisk structure is produced.

この4層サイリスタ構造が、アノード電極8、pエミッ
タ2、nベース3、pベース4、nエミッタ5、カソー
ド電極6から成る本来のサイリスタ領域■と共にオン状
態になることは好ましくない。
It is not preferable that this four-layer thyristor structure is turned on together with the original thyristor region (1) consisting of the anode electrode 8, p emitter 2, n base 3, p base 4, n emitter 5, and cathode electrode 6.

(5′J故ならば、その場合、n型層13がゲート電極
7から離れた位置にあるので、n型層13をnエミッタ
とするサイリスタをゲート・ターンオフさせようとして
も、pベース内のゲート電流の経路が長く、従って横方
向の電圧降下が大きくなってpベースのn型層13の下
の部分の電位が高くなってしまい、このため該サイリス
タをオフさせ得ないからである。
(If it is 5'J, in that case, the n-type layer 13 is located far from the gate electrode 7, so even if you try to turn off the gate of the thyristor with the n-type layer 13 as the n-emitter, the This is because the gate current path is long, and therefore the voltage drop in the lateral direction becomes large, and the potential under the p-based n-type layer 13 becomes high, making it impossible to turn off the thyristor.

即ち、該サイリスタを内部に含むGTOlをターンオフ
させることができず、GTOとしての機能を果さない。
That is, the GTOl containing the thyristor cannot be turned off and does not function as a GTO.

しかるに、本実施例のようにn型層13に対向するアノ
ード側素子表面14にpエミッタを形成しないようにす
ると、n型層13をnエミッタとするサイリスタがオン
する恐れはほとんどない。
However, if the p-emitter is not formed on the anode side element surface 14 facing the n-type layer 13 as in this embodiment, there is almost no possibility that the thyristor using the n-type layer 13 as the n-emitter will turn on.

これは、このようにすると、該サイリスタのホールディ
ング電流が、n型層5とpエミッタ2が直接に相対して
いる本来のサイリスク領域Iのホールディング電流に比
べて極めて大きくなるためである。
This is because, in this case, the holding current of the thyristor becomes extremely large compared to the holding current of the original thyristor region I where the n-type layer 5 and the p-emitter 2 directly oppose each other.

このとき、pエミッタ2の端部15とn型層13の横方
向路離dをnベースに注入されたキャリヤの拡散長より
も長くすることが望ましく、このようにすると該サイリ
スクがオンすることを、はぼ完全に防止できる。
At this time, it is desirable to make the lateral path distance d between the end 15 of the p emitter 2 and the n-type layer 13 longer than the diffusion length of the carriers injected into the n-base. can be completely prevented.

このようにして、本実施例では、GTOの製造歩留りを
90φ以上に高くすることができた。
In this way, in this example, the manufacturing yield of GTO could be increased to 90φ or more.

これを従来の60多程度に比べると本案の効果の大きい
ことがわかる。
Comparing this to the conventional 60+, it can be seen that the effect of the present invention is large.

なお、本実施例ではpエミッタの端部15とnエミッタ
5の端部16が縦方向に重なるようにしたが、本案の効
果を得るには必ずしもそのようにする必要はない。
In this embodiment, the end portion 15 of the p emitter and the end portion 16 of the n emitter 5 are vertically overlapped, but it is not necessary to do so in order to obtain the effects of the present invention.

ただし、pエミッタ2の端部15を不必要にnエミッタ
5の外側(図3a 、bで左方)に出すと、pエミッタ
2から横方向にdだげ離れたn型層13の端部もそれに
応じて左方に移動するから、カソード電極6とpベース
4が酸化膜10を介して相対する領域の面積が増え、ピ
ンホール短絡の確率が増える。
However, if the end 15 of the p emitter 2 is unnecessarily exposed to the outside of the n emitter 5 (to the left in FIGS. 3a and 3b), the end of the n-type layer 13 that is d laterally away from the p emitter 2 moves to the left accordingly, the area of the region where the cathode electrode 6 and the p base 4 face each other with the oxide film 10 interposed therebetween increases, and the probability of pinhole short circuit increases.

従って、pエミッタ2の端部15を、不必要にnエミッ
タ5の外側に出すことは好ましくない。
Therefore, it is not preferable to unnecessarily expose the end portion 15 of the p emitter 2 to the outside of the n emitter 5.

本実施例の利点は、nエミッタ5とn型層13を同時に
形成できるのでn型拡散が一度で済むこと、および、n
型層13の縦方向に相対する部分にpエミッタがないの
で、上記した。
The advantage of this embodiment is that the n-type diffusion can be done only once because the n-emitter 5 and the n-type layer 13 can be formed at the same time;
This is because there is no p emitter in the vertically opposing portions of the mold layer 13.

型層13をnエミッタとする好ましくないサイリスタ作
用をほぼ完全に防止できることである。
This means that the undesirable thyristor effect caused by using the mold layer 13 as an n emitter can be almost completely prevented.

第4図は、本案の他の実施例を示す図である。FIG. 4 is a diagram showing another embodiment of the present invention.

pエミッタ2は選択拡散でなく全面に形成される。The p emitter 2 is not selectively diffused but is formed over the entire surface.

本実施例では、酸化膜に生じたピンホールによるカソー
ドとpベースの短絡を防止するn型層13をnエミッタ
5よりも浅く拡散し、図示した領域■のpベース厚さを
領域Iのそれよりも厚くして電子の輸送効率を悪くし、
これによってn型層13をnエミッタとする領域■がオ
ンしないようにしである。
In this example, the n-type layer 13, which prevents a short circuit between the cathode and the p-base due to a pinhole generated in the oxide film, is diffused to be shallower than the n-emitter 5, and the p-base thickness of the region By making it thicker, the electron transport efficiency becomes worse.
This prevents the region (2) in which the n-type layer 13 is an n-emitter from being turned on.

本実施例においても、得られる本案の効果は第3図の実
施例とほとんど同じであった。
In this example as well, the effect of the present invention obtained was almost the same as in the example shown in FIG.

製法から見ると、本実施例の構造では層13と層5を同
時に形成できないので二度のn型拡散を要するという欠
点があるが、pエミッタの形成に選択拡散を要しないの
で、用いるドーパントの種類に対し自由度が増すという
利点がある。
From the viewpoint of the manufacturing method, the structure of this example has the disadvantage that layer 13 and layer 5 cannot be formed at the same time, requiring two n-type diffusions. However, since selective diffusion is not required to form the p emitter, the dopant used can be This has the advantage of increasing the degree of freedom regarding types.

このように、本案によれば、GTOの機能を損うことな
くカソード電極とpベースの短絡をほとんど防止でき、
従来よりも高い歩留りでGTOを得ることができる。
As described above, according to the present invention, short circuits between the cathode electrode and the p-base can be almost prevented without impairing the function of the GTO.
GTO can be obtained with a higher yield than before.

以上本案を特定の実施例について説明したが、本案の効
果が得られるのはこれらの構造に限られることはなく、
広い面積のカソード電極が絶縁膜を介してnエミッタ以
外の半導体層に接続している構造のGTO一般について
、本案の効果が得られる。
Although the present invention has been explained above with reference to specific embodiments, the effects of the present invention are not limited to these structures.
The effects of the present invention can be obtained in general GTOs having a structure in which a cathode electrode having a large area is connected to a semiconductor layer other than an n emitter via an insulating film.

また、素子のptn導電型を以上の説明と全て逆にして
も良い。
Furthermore, the ptn conductivity type of the element may be completely reversed from the above description.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来例のGTOの構造を示す平面図と部分断面
図、第2図は従来例の問題点を説明する図、第3図は本
案の一実施例を示す平面図と部分断面図、第4図は本案
の他の実施例を示す部分断面図である。 1・・・GTO基体、2・・−pエミッタ、3・・・n
ベース、4・・・pベース、5・・・nエミッタ、6・
・・カソード電極、T・・・ゲート電極、8・・・アノ
ード電極、10・・・絶縁膜、12・・・ピンホール、
13・・・n導電型層。
Fig. 1 is a plan view and a partial sectional view showing the structure of a conventional GTO, Fig. 2 is a diagram explaining the problems of the conventional example, and Fig. 3 is a plan view and a partial sectional view showing an embodiment of the present invention. , FIG. 4 is a partial sectional view showing another embodiment of the present invention. 1...GTO base, 2...-p emitter, 3...n
base, 4...p base, 5...n emitter, 6...
... Cathode electrode, T... Gate electrode, 8... Anode electrode, 10... Insulating film, 12... Pinhole,
13...N conductivity type layer.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 一方導電型の第1の層、第1の層に隣接して第1の層と
の間に第1のpn接合を形成−する他方導電型の第2の
層、第2の層に隣接して第2の層との間に第2のpn接
合を形成する一方導電型の第3の層、第3の層に隣接し
て第3の層との間に第3のpn接合を形成する他方導電
型の第4層を有し、第2の層及び第3の層が第1の層及
び第4の層より高比抵抗領域である半導体基体と、少く
とも第1層、第4層表面にそれぞれオーミック接触する
一対の主電極と、該主電極間な導通及び不導通の二つの
状態に制御するための、第3層にオーミック接触する制
御電極から成り、第4層に接触する主電極が絶縁膜を介
して第1層、第2層以外の半導体層に接続している構造
の半導体装置において、第3層内に他方導電型の第5の
層が、第4層と分離して、第4層に接触する主電極と絶
縁膜を介して接続するように形成され、かつ第5層を含
む領域が導通状態にならないための手段を具備すること
を特徴とする半導体開閉装置。
A first layer of one conductivity type, adjacent to the first layer forming a first pn junction with the first layer, and a second layer of one conductivity type, adjacent to the second layer. forming a second pn junction with the second layer, and forming a third pn junction with the third layer adjacent to the third layer; a semiconductor substrate having a fourth layer of the other conductivity type, the second layer and the third layer having higher specific resistance regions than the first layer and the fourth layer; and at least the first layer and the fourth layer. It consists of a pair of main electrodes each in ohmic contact with the surface, a control electrode in ohmic contact with the third layer for controlling the two states of conduction and non-conduction between the main electrodes, and a control electrode in ohmic contact with the fourth layer. In a semiconductor device having a structure in which an electrode is connected to a semiconductor layer other than the first layer and the second layer via an insulating film, a fifth layer of the other conductivity type within the third layer is separated from the fourth layer. A semiconductor switchgear, characterized in that the semiconductor switchgear is formed to be connected to a main electrode in contact with the fourth layer via an insulating film, and includes means for preventing a region including the fifth layer from becoming conductive.
JP10754178U 1978-08-07 1978-08-07 semiconductor switchgear Expired JPS5938056Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10754178U JPS5938056Y2 (en) 1978-08-07 1978-08-07 semiconductor switchgear

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10754178U JPS5938056Y2 (en) 1978-08-07 1978-08-07 semiconductor switchgear

Publications (2)

Publication Number Publication Date
JPS5525352U JPS5525352U (en) 1980-02-19
JPS5938056Y2 true JPS5938056Y2 (en) 1984-10-22

Family

ID=29051754

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10754178U Expired JPS5938056Y2 (en) 1978-08-07 1978-08-07 semiconductor switchgear

Country Status (1)

Country Link
JP (1) JPS5938056Y2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57114279A (en) * 1981-01-08 1982-07-16 Hitachi Ltd Semiconductor device and manufacture thereof
JPS57117276A (en) * 1981-01-14 1982-07-21 Hitachi Ltd Semiconductor device

Also Published As

Publication number Publication date
JPS5525352U (en) 1980-02-19

Similar Documents

Publication Publication Date Title
US4450467A (en) Gate turn-off thyristor with selective anode penetrating shorts
JPH07105496B2 (en) Insulated gate bipolar transistor
US4786959A (en) Gate turn-off thyristor
JPS6358376B2 (en)
US3210620A (en) Semiconductor device providing diode functions
US3896476A (en) Semiconductor switching device
US4607273A (en) Power semiconductor device
JPS5938056Y2 (en) semiconductor switchgear
US4581626A (en) Thyristor cathode and transistor emitter structures with insulator islands
US4646122A (en) Semiconductor device with floating remote gate turn-off means
JPS6364907B2 (en)
KR940006281A (en) Semiconductor devices
JP2851907B2 (en) Large blocking capacitance semiconductor device
JPS6399568A (en) Semiconductor device
JPS6364060B2 (en)
JPS5923115B2 (en) Mesa type semiconductor device
US3284680A (en) Semiconductor switch
JP2525558Y2 (en) Semiconductor device
JPH0548083A (en) Power semiconductor element
JPH0526773Y2 (en)
JPS622781Y2 (en)
JP2809747B2 (en) Turn-off thyristor with insulated gate
JP2959127B2 (en) Insulated gate bipolar transistor
JPS63265465A (en) Semiconductor device
JP2829026B2 (en) Self-extinguishing semiconductor device