JPS5919471B2 - 半導体モジュ−ル - Google Patents

半導体モジュ−ル

Info

Publication number
JPS5919471B2
JPS5919471B2 JP55053706A JP5370680A JPS5919471B2 JP S5919471 B2 JPS5919471 B2 JP S5919471B2 JP 55053706 A JP55053706 A JP 55053706A JP 5370680 A JP5370680 A JP 5370680A JP S5919471 B2 JPS5919471 B2 JP S5919471B2
Authority
JP
Japan
Prior art keywords
semiconductor device
package
dip
film
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55053706A
Other languages
English (en)
Other versions
JPS56150844A (en
Inventor
征男 早川
崇道 前田
政男 玖村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP55053706A priority Critical patent/JPS5919471B2/ja
Publication of JPS56150844A publication Critical patent/JPS56150844A/ja
Publication of JPS5919471B2 publication Critical patent/JPS5919471B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1029All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being a lead frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Description

【発明の詳細な説明】 本発明は、ポリイミド等の可撓性絶縁フィルムを基板と
して利用したフィルムキャリア型半導体装置の特性を有
効に活かした半導体モジュールに関するものである。
今日マイクロコンピュータの産業機器及び民生機器への
応用は盛んであり、今後もこの傾向は増増強くなるもの
と思われる。
種々の機器に適用されるに伴つて、各機器の機能に応じ
たマイクロコンピュータが開発されているが、半導体素
子の利用効率を図るためCPU素子を共通にしてメモリ
素子を機器に応じて変更することが試みられている。マ
イクロコンピュータを主として構成しているCPU素子
とメモリ素子は、アドレスバスラインとデータラインを
通してお互いの素子の間で信号の授業が行われ、情報処
理が実行されている。このような信号処理を実行させる
ために、CPU素子とメモリ素子は、各対応するアドレ
スバスライン及びデータバスラインが同一信号端子とし
て共通に結線されることになる。実際の機器においてプ
リント基板にCPU素子とメモリ素子を一平面上に搭載
して組立てる場合、相互配線をするためには必ずスルー
ホールが必要となり、基板占有面積が広くなる欠点があ
つた。上記のような基板占有面積の問題に対して、第1
図に示す如く、DIP型パッケージされた半導体装置1
上に、チップキャリア型パッケージされた半導体装置2
を乗せて、一方をCPU)他方をメモリ素子とすること
によつて画素子を垂直に組立て、基板占有面積を小さく
する方法が提案されている。
しかし上記構造の半導体モジュールは次に述べるような
欠点を有している。(1)使用するDIP型パッケージ
は、チップキャリア側の電極との結線のためにパッケー
ジ表面に導体パターン3を形成する必要があり、そのた
めセラミックパッケージが使用され、且つ通常のDIP
型セラミックパッケージに比べて1層積層が増えるので
コストが高くなる。
(2)チップキャリア型パッケージとして種々の方式が
提案されているが、いずれも独立した個々のパッケージ
に半導体チップを組立てる方式を採るため、組立工程の
自動化、連続化が難しく生産コストが高くなる。
(3)DIP型パッケージ上にチップキャリアを乗せて
ハンダ付けする工程はi)電極同志の位置合せが難しい
、 パツケージのハンダ付け面の平行度が必要で?る、
等の問題があり、これ等を満足しないとハンダのブリツ
ジが生じたり接続不良が発生し易く、組立て作業が容易
でない。
(4)パツケージの形状変化に対して柔軟性がなくパツ
ケージ型の変更は大幅な生産設備の変更を伴ない、経済
性が悪い。本発明は上記従来の半導体モジユールにおけ
る欠点を除去し、フイルムキヤリア型パツケージの特性
を活かした半導体モジユールを提供する。
次に図面を用いて本発明の実施例を詳細に説明する。第
2図a及びbは本発明によるフイルムキヤリア型パツケ
ージされた半導体装置を示す平面図及びY−Y断面図で
ある。同図において4はポリイミド等の絶縁性材料から
なる可撓性のフイルム基板で、該フイルム基板4の両側
には長手方向に一方のピツチで送り及び位置決めのため
のスプロケツトホール5,5・・・が穿設されている。
またフイルム基板4の幅中央部には半導体チツプ6を挿
入する孔が穿設され、該孔の周縁には、半導体チツプ6
側の電極と電気的するリード線7が孔中央方向に延在さ
せて形成されている。該リード線7はフイルム基板4上
に被着された銅箔等の導体をエツチングすることによつ
て作成されるが、該りード線7の他端はフイルム基板上
を延びてフイルム4上の側辺部に達している。該フイル
ム側辺部には、半導体モジユールを組立てる際のDIP
型パツケージされた半導体装置のリードピンに対応させ
てリードピン挿通孔8が穿設され、該リードピン挿通孔
8の周囲には電気的接続を確実にするため広面積のハン
ダ付けランド9が形成されている。10は各ハンダ付け
ランド9に接続された電気特性チエツク用のパツド、第
2図bに示した11はハンダの付着を規制するソルダー
レジストである。
リード線7の一端に電極が接続された半導体チツプ6は
樹脂12で封止されフイルムキヤリア型パツケージされ
た半導体装置を得る。次に上記フイルムキヤリア型パツ
ケージ半導体装置とDIP型パツケージ半導体装置を用
いた半導体モジユールを第3図及び第4図に示す。
尚、DIP型パツケージ半導体装置は、従来のセラミツ
クパツケージ及びトランスフアモールドパツケージ等の
他、DIP型パツケージ用のソケツトを利用することも
でき、要はリードピンがDIP型に導出されている形態
であれば適用することができる。第3図はDIP型半導
体装置13から導出された各リードピン14が直ちに上
記フイルムキヤリア型半導体装置のリードピン挿通孔8
に挿通され両者が半田付け15されてモジユールに一体
化されている。
第4図はDIP型半導体装置13のリードピン14が一
旦プリント基板16に設けられた孔17に挿通され、適
宜プリント基板側の配線と電気的接続が施こされた後、
リードピン14のプリント基板16より突出している部
分にフイルムキヤリア型半導体装置のリードピン挿通孔
8を介して取付け、リードピン14の一部を折り曲げて
フイルム基板をDIP型半導体装置に固定する。
仮止めされた両半導体装置はハンダ浴槽にデイツプされ
DIP型半導体装置及びフイルムキヤリア型半導体装置
がプリント基板と共にモジユールに一体化される。DI
P型パツケージされた半導体装置にROM等のメモリ素
子を搭載させ、フイルムキヤリア型半導体装置にCPU
素子を取付け、異なる内容をもつROMの差し替えによ
り、容易に異なる機能を有するマ不,クロコンピユータ
モジユールを得ることができる。
以上本発明のようにフイルムキヤリア型半導体装置の特
性を活かすことにより、1)従来のDIP型半導体装置
をそのまま利用して複雑な機能の半導体モジユールを簡
単に作成することができ、2)フイルムキヤリア型半導
体装置の特徴である生産工程の自動化、連続化による合
理化を図ることができ、3)チツプキヤリアを用いる場
合に比べ、位置合せ、パツケージ面の平行度等の問題が
なく組み立て工程が簡略化されて製品の歩留を高め、4
) DIP型半導体装置の信号端子の位置変化、パツケ
ージ形状変化に対してフイルムキヤリア方式は、製造装
置、治具の変更を伴わず極めて容易に対処し得る、等の
すぐれた半導体モジユールを得ることができる。
【図面の簡単な説明】
第1図は従来のモジユールを示す斜視図、第2図a及び
bは本発明によるフイルムキヤリア型パツケージ半導体
装置の平面図及び断面図、第3図及び第4図は本発明に
よる半導体モジユールの断面図である。 4:フイルム基板、6:半導体チツプ、7リリード線、
8:リードピン挿通孔、13:DIP型パツケージ半導
体装置、14:リードピン、16:プリント基板。

Claims (1)

    【特許請求の範囲】
  1. 1 DIP型にリードピンが導出された半導体装置と、
    該リードピンに対応させて挿通孔が形成されたフィルム
    基板と、該フィルム基板面に上記リードピンに電気的接
    続させて形成された導体パターンと、該導体パターンの
    他端に接続されフィルム基板に支持された半導体チップ
    とを備え、DIP型半導体装置とフィルムキャリア型半
    導体装置が一体化されてなることを特徴とする半導体モ
    ジュール。
JP55053706A 1980-04-22 1980-04-22 半導体モジュ−ル Expired JPS5919471B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP55053706A JPS5919471B2 (ja) 1980-04-22 1980-04-22 半導体モジュ−ル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP55053706A JPS5919471B2 (ja) 1980-04-22 1980-04-22 半導体モジュ−ル

Publications (2)

Publication Number Publication Date
JPS56150844A JPS56150844A (en) 1981-11-21
JPS5919471B2 true JPS5919471B2 (ja) 1984-05-07

Family

ID=12950266

Family Applications (1)

Application Number Title Priority Date Filing Date
JP55053706A Expired JPS5919471B2 (ja) 1980-04-22 1980-04-22 半導体モジュ−ル

Country Status (1)

Country Link
JP (1) JPS5919471B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6160718A (en) * 1998-12-08 2000-12-12 Viking Components Multi-chip package with stacked chips and interconnect bumps

Also Published As

Publication number Publication date
JPS56150844A (en) 1981-11-21

Similar Documents

Publication Publication Date Title
US4604678A (en) Circuit board with high density electrical tracers
EP1097467B1 (en) Ic stack utilizing secondary leadframes
US5394303A (en) Semiconductor device
EP0862217A2 (en) Semiconductor device and semiconductor multi-chip module
US5220491A (en) High packing density module board and electronic device having such module board
JPH0570316B2 (ja)
JP2568748B2 (ja) 半導体装置
JP3247634B2 (ja) 半導体デバイス・パッケージ及び組み立て方法
US5362984A (en) Semiconductor device with jumping wire
US5093282A (en) Method of making a semiconductor device having lead pins and a metal shell
JP3656861B2 (ja) 半導体集積回路装置及び半導体集積回路装置の製造方法
CN112885808B (zh) 封装基板以及封装结构
JPH04280667A (ja) 高集積半導体装置
JPS5919471B2 (ja) 半導体モジュ−ル
JP3450477B2 (ja) 半導体装置及びその製造方法
JP2007324294A (ja) 半導体装置
JP3334958B2 (ja) 半導体パッケージ及び半導体パッケージの製造方法
JP2722451B2 (ja) 半導体装置
JPS6057222B2 (ja) フィルムキャリァ型半導体装置
KR19980043249A (ko) 홈이 형성된 인쇄 회로 기판을 갖는 칩 스케일 패키지
JPS58178544A (ja) リ−ドフレ−ム
JPH04280696A (ja) 高集積半導体装置
JP2652222B2 (ja) 電子部品搭載用基板
JPS63246887A (ja) 表面実装部品用パツケ−ジ
KR100206975B1 (ko) 반도체 패키지