JPS59174735U - D/aコンバ−タ - Google Patents
D/aコンバ−タInfo
- Publication number
- JPS59174735U JPS59174735U JP6894083U JP6894083U JPS59174735U JP S59174735 U JPS59174735 U JP S59174735U JP 6894083 U JP6894083 U JP 6894083U JP 6894083 U JP6894083 U JP 6894083U JP S59174735 U JPS59174735 U JP S59174735U
- Authority
- JP
- Japan
- Prior art keywords
- circuits
- constant current
- converter
- supplied
- gate circuits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のD/Aコンバータを示す回路図、第2図
はその動作説明に供する回路図、第3図は本考案による
D/Aコンバータの一実施例を示す回路図、第4図はそ
の動作説明に供する回路図である。 G□〜G4はI2L回路からなるゲート回路、K1−に
4は定電流回路、6a及び6bは各別のバイアス用の抵
抗器である。
はその動作説明に供する回路図、第3図は本考案による
D/Aコンバータの一実施例を示す回路図、第4図はそ
の動作説明に供する回路図である。 G□〜G4はI2L回路からなるゲート回路、K1−に
4は定電流回路、6a及び6bは各別のバイアス用の抵
抗器である。
Claims (1)
- I2L回路にて構成され夫々デジタル信号の供給される
N(自然数)個のゲート回路と、該N個のゲート回路の
出力が夫々供給される所定の電流比のN個の定電流回路
とを有し、該N個の定電流回路に夫々流れる定電流の和
に基づいてアナログ信号を得る様、にしたD/Aコンバ
ータにおいて、上記N個のゲート回路及び上記N個の定
電流回路の各ウオールを夫々各別のバイアス用の抵抗器
又は定電流源を介して基準電位点に接続する様にして成
るD/Aコンバータ。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6894083U JPS59174735U (ja) | 1983-05-09 | 1983-05-09 | D/aコンバ−タ |
US06/604,486 US4602244A (en) | 1983-05-09 | 1984-04-27 | Integrated injection logic circuit |
AT84105151T ATE36102T1 (de) | 1983-05-09 | 1984-05-07 | Integrierte injektionslogikschaltung. |
EP84105151A EP0134402B1 (en) | 1983-05-09 | 1984-05-07 | Integrated injection logic circuit |
DE8484105151T DE3473104D1 (en) | 1983-05-09 | 1984-05-07 | Integrated injection logic circuit |
CA000453767A CA1287406C (en) | 1983-05-09 | 1984-05-08 | Integrated injection logic circuit |
AU27839/84A AU570246B2 (en) | 1983-05-09 | 1984-05-09 | Integrated injection logic circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6894083U JPS59174735U (ja) | 1983-05-09 | 1983-05-09 | D/aコンバ−タ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59174735U true JPS59174735U (ja) | 1984-11-21 |
JPS6340915Y2 JPS6340915Y2 (ja) | 1988-10-26 |
Family
ID=30199104
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6894083U Granted JPS59174735U (ja) | 1983-05-09 | 1983-05-09 | D/aコンバ−タ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59174735U (ja) |
-
1983
- 1983-05-09 JP JP6894083U patent/JPS59174735U/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS6340915Y2 (ja) | 1988-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59174735U (ja) | D/aコンバ−タ | |
JPS58111515U (ja) | 平衡入力回路 | |
JPS582018U (ja) | 電源回路 | |
JPS58175592U (ja) | 電子楽器の圧縮伸張装置 | |
JPS5834433U (ja) | Aft信号検出回路 | |
JPS58141611U (ja) | デジタルアナログ変換器の出力バツフア回路 | |
JPS59119620U (ja) | 理想ダイオ−ド回路 | |
JPS5969521U (ja) | 電圧発生回路 | |
JPS60139324U (ja) | 直流増幅器のバイアス回路 | |
JPS59187216U (ja) | 電流制限形帰還増幅回路 | |
JPS5925824U (ja) | 非直線増幅回路 | |
JPS58164340U (ja) | 信号切換回路 | |
JPS5866712U (ja) | ミユ−テイング回路 | |
JPS6052716U (ja) | 電流回路 | |
JPS59128573U (ja) | 過電流検出回路 | |
JPS5982320U (ja) | テ−プレコ−ダ | |
JPS608824U (ja) | 検出器出力にイベントマ−カ−信号を重畳する回路 | |
JPS60158162U (ja) | 抵抗測定装置 | |
JPS59148054U (ja) | リレ−装置 | |
JPS5939418U (ja) | 選択回路 | |
JPH0377531U (ja) | ||
JPS5899915U (ja) | 利得制御回路 | |
JPS60163818U (ja) | エミツタフオロワ回路 | |
JPS5963538U (ja) | 保持回路 | |
JPS60145722U (ja) | ミキサ−回路 |