JPS59155647U - バタフライ演算回路 - Google Patents
バタフライ演算回路Info
- Publication number
- JPS59155647U JPS59155647U JP4896583U JP4896583U JPS59155647U JP S59155647 U JPS59155647 U JP S59155647U JP 4896583 U JP4896583 U JP 4896583U JP 4896583 U JP4896583 U JP 4896583U JP S59155647 U JPS59155647 U JP S59155647U
- Authority
- JP
- Japan
- Prior art keywords
- calculation circuit
- coefficient
- butterfly calculation
- digital data
- butterfly
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Complex Calculations (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は本考案に係るバタフライ演算回路のブロック図
である。 CM・・・係数メモリ、MPYA、 MPYB・・・乗
算器、ALUA、 ALUB・・・加減算器、RiA、
RIB。 R2A、R2B、R3A、R3B・・・レジスタ、DM
A。 DMB・・・データメモリ。
である。 CM・・・係数メモリ、MPYA、 MPYB・・・乗
算器、ALUA、 ALUB・・・加減算器、RiA、
RIB。 R2A、R2B、R3A、R3B・・・レジスタ、DM
A。 DMB・・・データメモリ。
Claims (1)
- ディジタルサンプル値に基づく少なくとも一対のディジ
タルデータX1.X2をバタフライ演算(X、±kX2
)する回路であって、係数として十及び上記にの十倍値
を記憶している係数メモリと、上記第1のディジタルデ
ータX、に対し上記係数メモリからの係数+を乗算し上
記第2のディジタルデータX2に対し上記係数メモリか
らの係数十kを乗算する乗算器とを有し、上記乗算器か
らの色男を加減算し演算出力を得るようにしたバタフラ
イ演算回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4896583U JPS59155647U (ja) | 1983-04-04 | 1983-04-04 | バタフライ演算回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4896583U JPS59155647U (ja) | 1983-04-04 | 1983-04-04 | バタフライ演算回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59155647U true JPS59155647U (ja) | 1984-10-19 |
JPH0138697Y2 JPH0138697Y2 (ja) | 1989-11-20 |
Family
ID=30179482
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4896583U Granted JPS59155647U (ja) | 1983-04-04 | 1983-04-04 | バタフライ演算回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59155647U (ja) |
-
1983
- 1983-04-04 JP JP4896583U patent/JPS59155647U/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0138697Y2 (ja) | 1989-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6095721U (ja) | 電子ボリユ−ム回路 | |
JPS59155647U (ja) | バタフライ演算回路 | |
JPS59164092U (ja) | 波形デ−タ発生装置 | |
JPS6146643U (ja) | 信号処理プロセツサ | |
JPS5881654U (ja) | 演算処理装置 | |
JPS60127100U (ja) | 音響付加装置 | |
JPS60164247U (ja) | 丸め演算回路 | |
JPS58158373U (ja) | バツテリの放電時間予測装置 | |
JPS6013408U (ja) | 寸法測定器 | |
JPS60636U (ja) | 乗算回路 | |
JPS58101245U (ja) | キ−ボ−ド装置 | |
JPS58187842U (ja) | デ−タ処理装置 | |
JPS59102595U (ja) | 配材装置 | |
JPS59147245U (ja) | 固定小数点演算装置 | |
JPS6056098U (ja) | アナログミキサ−回路を備えた残響付加装置 | |
JPS5928734U (ja) | 信号入力装置 | |
JPS60166048U (ja) | 乗算回路 | |
JPS59183089U (ja) | マイクロホン | |
JPS586435U (ja) | 多重位相発生回路 | |
JPS59130142U (ja) | 演算制御装置 | |
JPS59163964U (ja) | 瞬時有効電力計測器 | |
JPS58183553U (ja) | 音声付小型電子式計算機 | |
JPS6074368U (ja) | 擬似posバス装置 | |
JPS58147334U (ja) | 接点チヤツタ除去回路 | |
JPS5933551U (ja) | デ−タ読取り装置 |