JPS59112398U - 半導体メモリ回路 - Google Patents

半導体メモリ回路

Info

Publication number
JPS59112398U
JPS59112398U JP397083U JP397083U JPS59112398U JP S59112398 U JPS59112398 U JP S59112398U JP 397083 U JP397083 U JP 397083U JP 397083 U JP397083 U JP 397083U JP S59112398 U JPS59112398 U JP S59112398U
Authority
JP
Japan
Prior art keywords
control circuit
bit line
semiconductor memory
circuit
memory circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP397083U
Other languages
English (en)
Inventor
敏夫 三木
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to JP397083U priority Critical patent/JPS59112398U/ja
Publication of JPS59112398U publication Critical patent/JPS59112398U/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図及び第2図は従来のメモリ回路を示すブロック図
及び具体的な電気回路図、第3図は本考案による一実施
例を示すブロック図、第4図は同実施例に基いた一つの
具体的な電気回路図、第す図は同電気回路図の動作を説
明するための信号波形図である。 S:センスアンプ、M:メモリセル、D=タミーセル、
IIO:データ入出力回路、Q:コントロール回路、 
。 R:ビット線コントロール回路、T:MOSトランジス
タ、ゆ。:制御信号。

Claims (1)

    【実用新案登録請求の範囲】
  1. データの入出力部を含むコントロール回路と、該コント
    ロール回路とセンスアンプとの間にメモリセルを接続し
    たビット線を設けてなる回路において、コントロール回
    路に達するビット線にMOS)ランジスタを接続し、該
    MO5)ランジスタのゲートに、メモリセルからのデー
    タ読み出し時にコントロール回路をビット線から遮断す
    る制御信号を入力してなることを特徴とする半導体メモ
    リ回路。
JP397083U 1983-01-12 1983-01-12 半導体メモリ回路 Pending JPS59112398U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP397083U JPS59112398U (ja) 1983-01-12 1983-01-12 半導体メモリ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP397083U JPS59112398U (ja) 1983-01-12 1983-01-12 半導体メモリ回路

Publications (1)

Publication Number Publication Date
JPS59112398U true JPS59112398U (ja) 1984-07-28

Family

ID=30135577

Family Applications (1)

Application Number Title Priority Date Filing Date
JP397083U Pending JPS59112398U (ja) 1983-01-12 1983-01-12 半導体メモリ回路

Country Status (1)

Country Link
JP (1) JPS59112398U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5727488A (en) * 1980-07-23 1982-02-13 Oki Electric Ind Co Ltd Semiconductor storage circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5727488A (en) * 1980-07-23 1982-02-13 Oki Electric Ind Co Ltd Semiconductor storage circuit

Similar Documents

Publication Publication Date Title
JPS59112398U (ja) 半導体メモリ回路
JPS58115799U (ja) 圧電スピ−カの制御装置
JPS6055129U (ja) 出力回路
JPS6010345U (ja) メモリ保護回路
JPS5992868U (ja) デジタル集積回路
JPS59177240U (ja) 出力回路
JPS5992497U (ja) 記憶装置の書き込み回路
JPS614233U (ja) 画像メモリ・アクセス装置
JPS59143129U (ja) 論理回路
JPS58127894U (ja) 波形整形回路
JPS613600U (ja) サンプルホ−ルド回路
JPS5856400U (ja) 半導体装置
JPS6013591U (ja) 表示制御回路
JPS5927633U (ja) デイジタルic
JPS58118515U (ja) アンプユニツト
JPS59183015U (ja) 増幅器
JPS60180400U (ja) 不揮発性半導体メモリ
JPS5873614U (ja) 増幅装置
JPS59125800U (ja) 内部メモリ・セル切換型メモリ素子
JPS60116526U (ja) デイジタル装置のリセツト回路
JPS6074340U (ja) スイツチング信号入力回路
JPS58186634U (ja) 信号切換装置
JPS5996949U (ja) ミユ−テイング回路
JPS6082798U (ja) デ−タ制御装置
JPS60123002U (ja) 機能選択回路