JPS59106023A - ブロツクデ−タ転送方式 - Google Patents

ブロツクデ−タ転送方式

Info

Publication number
JPS59106023A
JPS59106023A JP21656582A JP21656582A JPS59106023A JP S59106023 A JPS59106023 A JP S59106023A JP 21656582 A JP21656582 A JP 21656582A JP 21656582 A JP21656582 A JP 21656582A JP S59106023 A JPS59106023 A JP S59106023A
Authority
JP
Japan
Prior art keywords
block transfer
transfer request
block
data transfer
requests
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21656582A
Other languages
English (en)
Inventor
Kazuo Ohashi
大橋 和雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP21656582A priority Critical patent/JPS59106023A/ja
Publication of JPS59106023A publication Critical patent/JPS59106023A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • G06F13/30Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal with priority control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Small-Scale Networks (AREA)
  • Multi Processors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、データ転送バスを使い複数の処理装置がブロ
ック単位でデータ転送を行なうブロックデータ転送方式
に関するものである。
従来、この種のブロックデータ転送方式には多数の方式
が知られているが、基本的にはデータ転送バスに接続さ
れる各処理装置のブロック転送要求の衝突を認める方式
と、この衝突を回避する方式の2つに区分される。とこ
ろで、後者の各処理装置のブロック転送要求の衝突を回
避する従来方式では、データ転送バスに接続される。複
数の処理装置のうちの1つには、制御局として上記の衝
突を回避するための制御をつかさどる機能を持たしてい
た。その例として、1つは制御局が順番にブロック転送
要求の有無を問う方式であり、また他の1つは制御局か
らブロック転送要求の発生タイミングを与えるための信
号な供給する方式である。
瑣→柊技攬胛モ使虚。
従来のブロックデータ転送方式は以上のように構成され
ているので、上記制御局によって各処理装置のブロック
転送要求の衝突を回避するようにしているので、この制
御局に何らかの故障が発生した場合に、データ転送バス
に接続されているすべての処理装置が動作不能となり、
極めて信頼性本発明は上記のような従来のものの欠点な
除去するためになされたもので、複数の処理装置のブロ
ック転送要求の衝突を回避するために、前記各処理装置
ごとにあらかじめブロック転送要求出力時刻を決定する
ためのタイミング発生機能と、一定時間データ転送バス
が使用されない時に擬似ブロック転送要求を発生する機
能を有し、この擬似ブロック転送要求によって、前記各
処理装置ごとにあらかじめ決められた前記ブロック転送
要求出力時刻を補正することにより、前記各処理装置の
ブロック転送要求の衝突を防ぐようになし、これにより
高い信頼度を備えたブロックデータ転送方以下、本発明
の一実施例な図について説明する。
第1図は本発明の一実施例で゛あるブロックデータ転送
方式を示す概略構成図である。第1図において、lはデ
ータ転送バス、2はブロック転送要求線、3.弘、・−
・Nは処理装置である。
第2図は第1図のブロックデータ転送方式におけるブロ
ック転送要求出力部を示すブロック構成図である。第2
図において、2/はブロック転送要求フリップフロッグ
、nは分局器、ノーはブロック転送要求出力時刻生成部
、2tIは微分器、Jは第1図のブロック転送要求線2
に相当する。ブロック転送要求線、易はブロック転送要
求線Δ上に一定時間ブロック転送要求がないことを検出
し・ζ擬似ブロック転送要求を生成する擬似ブロック転
送要求発生部、27は擬似ブロック転送要求信号、10
/はブロック転送起動信号、102はブロック転送終結
信号、103は基本タイミング信号、IO’iはブロッ
ク転送要求出力タイミング信号、iosは論理積(A 
N D)ゲート、iotは論理和(OR)ゲートである
体溌朔→働作 まず、上記第1図に示すブロックデータ転送方式の基本
的な動作について説明する。各処理装置3〜Nに個別に
与えられたブロック転送要求出力時刻に、ブロック転送
要求が各処理装置3〜N内に存在し、かつブロック転送
を他の各処理装置3〜Nが行なっていないことをブロッ
ク転送要求線2の監視によって判定して、プロ・ツク転
送要求線2を有意状態にする。この状態において、デー
タ転送バス/’に使って各処理装置3〜Nは、このうち
の唯一つのものがブロック転送の動作を行なうようにす
るものである。
次に、上記動作を行なうために、各処理装置3〜Nに内
蔵されているブロック転送要求出力部の動作につき、上
記第2図を用いて説明する。ブロック転送に先立ち、ブ
ロック転送起動信号10/が有意状態になると、ブロッ
ク転送要求線jが既に留意状態(第2図に示す例ではロ
ーレベル)にあるか否かが論理積(A N D)ノー)
 10!;で判定される。ここで、もしブロック転送要
求線2Sが有意状態になければ、すなわち第1図に示す
データ転送バスlが空いておれば、ブロック転送要求出
力時刻生成部おから出力されるブロック転送要求出力タ
イミング信号10IIでブロック転送要求フリップフロ
ッグ21がセットされる。もしも、ブロック転送要求線
Δが既に存意状態にあれば、ブロック転送要求フリップ
フロッグ21はリセット状態のままである。さて、ブロ
ック転送要求フリップフロッグ2/がセットされるも、
ブーツク転送要求線Δは留意状態となり、他の各処理装
置3〜Nがブロック転送要求$23を有意状態にするこ
とを防ぐとともに、すべての各処理装置3〜Nのブロッ
ク転送要求出力時刻生成部乃の時刻を初期化する。この
後、データ転送バスlを使って各処理装置3〜Nの間で
ブロック転送が、ブロック転送終結信号102が有意状
態となるまで実行される。ブロック転送終結信号102
が有意状態になると、ブロック転送要求フリップフロッ
グ2/はリセットされ、ブロック転送要求線jは任意状
態から解放される。
ブロック転送要求線jが有意状態から解放されると、ブ
ロック転送要求出力時刻生成部詔の時刻更新が再開され
、他の各処理装置3〜Nのプロック転送が可能となる。
このように、各処理装置3〜Nに個別に与えられたブロ
ック転送要求出力時刻によってブロック要求が開始され
、またブロック転送要求線jが存意状態中、このブロッ
ク転送要求出力時刻が初期化されるためにブロック転送
が頻繁に行なわれている場合は、ブロック転送要求線5
の有意状態からの解放時に、ブロック転送要求出力時刻
生成部ゐへの時刻更新タイミングを、基本タイミング信
号103から//Hに分周して発生する分局器Uを初期
化する信号を微分器2グで発生させることにより、基本
タイミング信号103の/タイミング時間のづれがブロ
ック転送要求出力タイミング信号IO’lに生じるのみ
で、ブロック転送要求が衝突することはない。しかし、
ブロック転送要求が長時間にわたって出力されない場合
には、各処理装置3〜Nの基本タイミング信号103の
周波数づれのために、ブロック転送要求出力時刻がづれ
てブロック転送要求の衝突が起り得る。
ところで、本発明によるブロックデータ転送方要求が出
力されない際に、擬似ブロック転送要求発生部ツから擬
似ブロック転送要求を出力することによって、一定時間
ブロック転送要求がな(ても分周器、22の初期化を実
行させ、ブロック転送要求出力時刻のづれを一定時間内
に押さえて、ブロック転送要求の衝突を防止する。擬似
ブロック転送要求発生部易は、ブロック転送要求出力タ
イミング信号IO’Aで更新され、ブロック転送要求線
Jの有意状態からの解放時点で、微分器2’lからの初
期化信号によって初期化されるタイマ機能と、タイマが
オーバフローした際に、擬似ブロック転送要求信号27
を出力する機能から成っている。ブロック転送要求が頻
繁に出力される場合は、ブロック転送要求線乃の状態も
頻繁に変化するため、擬似ブロック転送要求発生の起動
条件となるタイマも頻繁に初期化されるのでオーバ70
−することはない。一定時間ブロック転送要求がないと
、上記タイマがオーバフローして擬似ブロック転送要求
信号27が出力され、この出力とブロック転送要求フリ
ラグフロッグ21の出力と論理和をとっている論理和(
OR) ゲートlO6を通して、ブロック転送要求線お
にブロック転送要求が出力される。
擬似ブロック転送要求も通常のブロック転送要求と同様
に、ブロック転送要求出力時刻生成部幻の初期化及び基
本タイミング信号103の分周器Uの初期化を行なえる
ので、ブロック転送要求出力時刻のづれは、擬似ブロッ
ク転送要求発生部26でのタイマのオーバフロ一時間ご
とに補正され、長時間にわたりブロック転送要求が出力
されなくともブロック転送要求の衝突は発生しない。
なお、上記擬似ブロック転送要求は、システム・アップ
後の各処理装置3〜Nのブロック転送要求出力時刻の補
正にも使用でき、このシステム・アップ後のブロック転
送要求時刻の補正のために、各処理装置3〜Nがダミー
のブロック転送要求を出力する必要がな(なる。
なお、上記実施例では並列形のデータ転送バスlについ
て説明したが、直列形のデータ転送バスにおいても、ブ
ロック転送要求線2(5)の代わりにキャリアを使用す
ることによって、同様のブロックデータ転送方式を提供
することができ、上記実施例と同様の効果を奏する。
体[発明の効果J 以上のように、本発明に係るブロックデータ転送方式に
よれば、データ転送バスに接続される複数のすべての処
理装置におけるブロック転送要求中力部に、擬似ブロッ
ク転送要求出力機能を付加するのみで、制御局を不要と
して前記各処理装置のブロック転送要求の衝突を防ぐよ
うに・してなる構成としたので、この種の従来例の制御
局依存によるデータ転送要求の衝突回避をやめ、非常に
安価に、かつ極めて高い信頼度を有するブロックデータ
転送バスが得られるという優れた効果を奏するものであ
る。
【図面の簡単な説明】
第1図は本発明の一実施例であるブロックデータ転送方
式を示す概略構成図、第2図は第1図のブロックデータ
転送方式におけるブロック転送要求出力部を示すブロッ
ク構成図である。 l・・・データ転送バス、2.Δ・・・ブロック転送要
求線、3〜N・・・処理装置、21・・・ブロック転送
要求フリップフロッグ1.72・・・分周器、幻・・・
ブロック転送要求出力時刻生成部、易・−・擬似ブロッ
ク転送要求発生部、27・・・擬似ブロック転送要求信
号、10/・・・ブロック転送起動信号、10;r・・
・ブロック転送終結信号、103・・・基本タイミング
信号、IO’A・・・ブロック転送要求出力タイミング
信号、lO!・・・論理積(A N D)ゲート、lO
乙・・・論理和(OR)ゲート。 代理人  葛  野  信  −

Claims (1)

    【特許請求の範囲】
  1. データ転送バスを使い複数の処理装置がブロック単位で
    データ転送を行なうブロックデータ転送方式において、
    前記各処理装置のブロック転送要求の衝突な回避するた
    めに、前記各処理装置ごとにあらかじめブロック転送要
    求出力時刻を決定するためのタイミング発生機能と、一
    定時間前記データ転送バスが使用されない時に擬似ブロ
    ック転送要求な発生する機能を有し、該擬似ブロック転
    送要求によって、前記各処理装置ごとにあらかじめ決め
    られた前記ブロック転送要求出力時刻な補正することに
    より、前記各処理装置のブロック転送要求の衝突を防ぐ
    ようにしたことを特徴とするブロックデータ転送方式。
JP21656582A 1982-12-10 1982-12-10 ブロツクデ−タ転送方式 Pending JPS59106023A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21656582A JPS59106023A (ja) 1982-12-10 1982-12-10 ブロツクデ−タ転送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21656582A JPS59106023A (ja) 1982-12-10 1982-12-10 ブロツクデ−タ転送方式

Publications (1)

Publication Number Publication Date
JPS59106023A true JPS59106023A (ja) 1984-06-19

Family

ID=16690413

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21656582A Pending JPS59106023A (ja) 1982-12-10 1982-12-10 ブロツクデ−タ転送方式

Country Status (1)

Country Link
JP (1) JPS59106023A (ja)

Similar Documents

Publication Publication Date Title
US5068780A (en) Method and apparatus for controlling initiation of bootstrap loading of an operating system in a computer system having first and second discrete computing zones
EP0415551A2 (en) Protocol for transfer of DMA data
US4684885A (en) Arrangement for on-line diagnostic testing of an off-line standby processor in a duplicated processor configuration
EP0438021B1 (en) Synchronization instruction for multiple processor network
US5163138A (en) Protocol for read write transfers via switching logic by transmitting and retransmitting an address
US5048022A (en) Memory device with transfer of ECC signals on time division multiplexed bidirectional lines
Ferreira et al. Achieving fault tolerance in FTT-CAN
ES2231750T3 (es) Aparato tolerante a fallos para el tratamiento de informacion.
US10769038B2 (en) Counter circuitry and methods including a master counter providing initialization data and fault detection data and wherein a threshold count difference of a fault detection count is dependent upon the fault detection data
JPS59106023A (ja) ブロツクデ−タ転送方式
EP0416732A2 (en) Targeted resets in a data processor
JPS641038A (en) Error correction control system for control memory
JP3166552B2 (ja) Cpu監視方法及びcpu監視装置
JP2003114863A (ja) 非同期バスインターフェイス装置
EP0288191B1 (en) Method and apparatus for data transfer handshake pipelining
KR20010067035A (ko) 분산 컴퓨터 시스템의 초기화 시스템 및 방법
JPS59183455A (ja) マルチコンピユ−タシステム
JPH064301A (ja) 時分割割込制御方式
JPH04323755A (ja) Dma装置
JPS6361337A (ja) 自動リセツト方法
JPH06334668A (ja) 多重伝送方式
JPS6033654A (ja) マイクロプロセツサ間デ−タ転送方式
JP2002287856A (ja) プロセッサ搭載装置および遅延リセット信号生成方法
JPS58105318A (ja) リセツト制御方式
JPH07146739A (ja) バスシステムおよびバスシステムのバスロック解除方法