JPS5896339U - アナログ・デイジタル変換装置 - Google Patents
アナログ・デイジタル変換装置Info
- Publication number
- JPS5896339U JPS5896339U JP19215681U JP19215681U JPS5896339U JP S5896339 U JPS5896339 U JP S5896339U JP 19215681 U JP19215681 U JP 19215681U JP 19215681 U JP19215681 U JP 19215681U JP S5896339 U JPS5896339 U JP S5896339U
- Authority
- JP
- Japan
- Prior art keywords
- sample
- analog
- hold circuit
- hold
- analog adder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000005070 sampling Methods 0.000 claims 2
- 238000006243 chemical reaction Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は基本的なA/D変換装置のブロック図、第2図
は改良されたA/D変換装置のブロック図、第3図は第
2図It予おける動作を時間軸上で説明するための第3
図の各部の波形を示す図、第4図はこの考案の一実施例
を示すブロック図、第5図は第4図における動作を時間
軸上で説明するための第4図の各部の波形を示す図であ
る。 1、図において1はサンプル・ホールド
回路、2はA/Dコンバータ、3は制御器、4はテイジ
タル加算器、5はアナログ加算器、SHC,5HC1’
。 5HC2,5HC3はサンプルホールド制御信号、AD
CはA/Dコンバータ制御信号、Tは繰返し周期、fB
Wは入力信号の周波数帯域幅である。なお、図中同一あ
るいは相当部分には同一符号を付して示しである。。
は改良されたA/D変換装置のブロック図、第3図は第
2図It予おける動作を時間軸上で説明するための第3
図の各部の波形を示す図、第4図はこの考案の一実施例
を示すブロック図、第5図は第4図における動作を時間
軸上で説明するための第4図の各部の波形を示す図であ
る。 1、図において1はサンプル・ホールド
回路、2はA/Dコンバータ、3は制御器、4はテイジ
タル加算器、5はアナログ加算器、SHC,5HC1’
。 5HC2,5HC3はサンプルホールド制御信号、AD
CはA/Dコンバータ制御信号、Tは繰返し周期、fB
Wは入力信号の周波数帯域幅である。なお、図中同一あ
るいは相当部分には同一符号を付して示しである。。
Claims (1)
- 周波数帯域幅がfBWである入力信号を導入し、サンプ
リング周波数が2 fBW /N(N > 2 、整数
)でかつ位相が互に360°/N異なる複数の制御信号
でそれぞれサンプル・ホールドする複数のサンプル・ホ
ールド回路と、上記複数のサンプル・ホールド回路から
の出力を加算するアナログ加算器と、上記複数のサンプ
ル・ホールド回路とは別に設けられ上記アナログ加算器
からの加算出力をサンプリング周波数2fBW/Nでサ
ンプルホールドするサンプル・ホールド回路と、このサ
ンプル・ホールド回路出力をデジタル量に変換するA/
Dコンバータとを備えたことを特徴とするアナログ・デ
ィジタル変換装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19215681U JPS5896339U (ja) | 1981-12-23 | 1981-12-23 | アナログ・デイジタル変換装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19215681U JPS5896339U (ja) | 1981-12-23 | 1981-12-23 | アナログ・デイジタル変換装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5896339U true JPS5896339U (ja) | 1983-06-30 |
Family
ID=30105577
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19215681U Pending JPS5896339U (ja) | 1981-12-23 | 1981-12-23 | アナログ・デイジタル変換装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5896339U (ja) |
-
1981
- 1981-12-23 JP JP19215681U patent/JPS5896339U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5896339U (ja) | アナログ・デイジタル変換装置 | |
JPS58141028A (ja) | アナログ−デイジタル変換装置 | |
JPH0164229U (ja) | ||
JPS59104631U (ja) | アナログ・デイジタル変換器 | |
JPS5896338U (ja) | 多相形a/d変換器 | |
JPH01180820U (ja) | ||
JPS59127338U (ja) | 逐次比較形アナログ・デイジタル変換器 | |
JPS58142747U (ja) | アナログ−デジタル変換装置 | |
JPS637823U (ja) | ||
JPS6022036U (ja) | アナログ・ディジタル変換器の制御回路 | |
JPS59130151U (ja) | Ccdカメラデ−タ入力装置 | |
JPS6277929U (ja) | ||
JPS6454428U (ja) | ||
JPS6138572U (ja) | アナログ電圧の測定装置 | |
JPS60155231U (ja) | アナログ−デイジタル変換装置 | |
JPS6344166U (ja) | ||
JPS59152828U (ja) | サンプリング処理装置 | |
JPS60103941U (ja) | D/aコンバ−タ装置 | |
JPS63122268U (ja) | ||
JPH04133521A (ja) | デジタル/アナログ変換器 | |
JPS63138734U (ja) | ||
JPH0418370U (ja) | ||
JPH0295438U (ja) | ||
JPH07336238A (ja) | シリアルデータのパラレル変換回路 | |
JPS6340900U (ja) |