JPS6277929U - - Google Patents
Info
- Publication number
- JPS6277929U JPS6277929U JP16985985U JP16985985U JPS6277929U JP S6277929 U JPS6277929 U JP S6277929U JP 16985985 U JP16985985 U JP 16985985U JP 16985985 U JP16985985 U JP 16985985U JP S6277929 U JPS6277929 U JP S6277929U
- Authority
- JP
- Japan
- Prior art keywords
- converter
- analog
- signals
- input
- channels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Description
図面は本考案の一実施例を示すもので、第1図
はD/A変換回路の回路図、第2図は同D/A変
換回路を制御する信号(デイイジタル信号、デイ
グリツチ信号、コントロール信号)のタイムチヤ
ート、第3図は他の実施例を示す要部の回路図、
第4図は従来のD/A変換回路の回路図、第5図
は同D/A変換回路を制御する信号(デイイジタ
ル信号、デイグリツチ信号)のタイムチヤートで
ある。 1…D/Aコンバータ、2a,2b…バツフア
アンプ、3a,3b…積分回路(31a,31b
…アンプ、32a,32b…コンデンサ)、8a
,8b,9,11a,11b…アナログスイツチ
手段(8a,8b…抵抗、9,11a,11b…
アナログスイツチ)。
はD/A変換回路の回路図、第2図は同D/A変
換回路を制御する信号(デイイジタル信号、デイ
グリツチ信号、コントロール信号)のタイムチヤ
ート、第3図は他の実施例を示す要部の回路図、
第4図は従来のD/A変換回路の回路図、第5図
は同D/A変換回路を制御する信号(デイイジタ
ル信号、デイグリツチ信号)のタイムチヤートで
ある。 1…D/Aコンバータ、2a,2b…バツフア
アンプ、3a,3b…積分回路(31a,31b
…アンプ、32a,32b…コンデンサ)、8a
,8b,9,11a,11b…アナログスイツチ
手段(8a,8b…抵抗、9,11a,11b…
アナログスイツチ)。
Claims (1)
- 【実用新案登録請求の範囲】 D/Aコンバータのアナログ出力端に、バツフ
アアンプと積分回路間にアナログスイツチを配置
して該積分回路の出力端にサンプルホールド波形
を出力するようにしたサンプルホールド回路をチ
ヤンネル数と同数設けて、時分割で入力される複
数チヤンネルのデイジタル信号をD/Aコンバー
タでアナログ信号に変換した後、サンプルホール
ド回路で別々のチヤンネルのアナログ信号に分離
するD/A変換回路において、 前記D/Aコンバータのアナログ出力端と前記
バツフアアンプとの間にアースに接続されたアナ
ログスイツチ手段を設けて、 D/Aコンバータに一方のチヤンネルのデイジ
タル信号が入力されているとき他方のチヤンネル
側のバツフアアンプの入力端をアナログスイツチ
手段を介してアースに接続するように構成してな
ることを特徴とするD/A変換回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16985985U JPS6277929U (ja) | 1985-11-06 | 1985-11-06 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16985985U JPS6277929U (ja) | 1985-11-06 | 1985-11-06 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6277929U true JPS6277929U (ja) | 1987-05-19 |
Family
ID=31104048
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16985985U Pending JPS6277929U (ja) | 1985-11-06 | 1985-11-06 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6277929U (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5721411U (ja) * | 1980-07-12 | 1982-02-03 | ||
JPS57201326A (en) * | 1981-06-03 | 1982-12-09 | Fujitsu Ltd | Multiplexer type digital-to-analog converting system |
-
1985
- 1985-11-06 JP JP16985985U patent/JPS6277929U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5721411U (ja) * | 1980-07-12 | 1982-02-03 | ||
JPS57201326A (en) * | 1981-06-03 | 1982-12-09 | Fujitsu Ltd | Multiplexer type digital-to-analog converting system |