JPS58517U - 遅延線モジユ−ル - Google Patents
遅延線モジユ−ルInfo
- Publication number
- JPS58517U JPS58517U JP9033981U JP9033981U JPS58517U JP S58517 U JPS58517 U JP S58517U JP 9033981 U JP9033981 U JP 9033981U JP 9033981 U JP9033981 U JP 9033981U JP S58517 U JPS58517 U JP S58517U
- Authority
- JP
- Japan
- Prior art keywords
- delay line
- line module
- series circuit
- resistor
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Picture Signal Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図〜第3図はそれぞれビデオ信号、輪郭補正信号、
補正処理後のビデオ信号の波形図、第4図〜第8図は輪
郭補正回路のブロックダイヤグラム、第9図は本考案に
よる遅延線モジュールの回路図、“第10図は同遅延線
モジュールの説明図、第11図は同遅延線モジュールを
用いた輪郭補正回路図、第12図〜第14図は第11図
中の各端、子における信号波形図である。
補正処理後のビデオ信号の波形図、第4図〜第8図は輪
郭補正回路のブロックダイヤグラム、第9図は本考案に
よる遅延線モジュールの回路図、“第10図は同遅延線
モジュールの説明図、第11図は同遅延線モジュールを
用いた輪郭補正回路図、第12図〜第14図は第11図
中の各端、子における信号波形図である。
Claims (1)
- 【実用新案登録請求の範囲】 1 人力信号が印加される共通入力端を、入力抵抗およ
び遅延線を介して個別出力端に接mしてなる複数個の直
癲回路を形成すると共に、前記抵抗および遅延線を同一
パッケージに塔載したことを特徴とする遅延線モジュー
ル。 2 前記直列回路を2組で構成′し、各直列回路におけ
る遅延線の遅延時間を実質的に1:2としたことを特徴
とする実用新案登録請求の範囲第1−項記載の遅延線モ
ジュール。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9033981U JPS58517U (ja) | 1981-06-18 | 1981-06-18 | 遅延線モジユ−ル |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9033981U JPS58517U (ja) | 1981-06-18 | 1981-06-18 | 遅延線モジユ−ル |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58517U true JPS58517U (ja) | 1983-01-05 |
Family
ID=29885457
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9033981U Pending JPS58517U (ja) | 1981-06-18 | 1981-06-18 | 遅延線モジユ−ル |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58517U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6289833U (ja) * | 1985-11-25 | 1987-06-09 |
-
1981
- 1981-06-18 JP JP9033981U patent/JPS58517U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6289833U (ja) * | 1985-11-25 | 1987-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58517U (ja) | 遅延線モジユ−ル | |
JPS58111515U (ja) | 平衡入力回路 | |
JPS60109133U (ja) | 半導体集積回路 | |
JPS6055129U (ja) | 出力回路 | |
JPS5933099U (ja) | 残響付加回路 | |
JPS5978735U (ja) | 信号異常検出回路 | |
JPS59121943U (ja) | ロジツクレベル設定回路 | |
JPS59108324U (ja) | ガ−ドリング装置 | |
JPS5984603U (ja) | 分岐ラインの配線構造 | |
JPH0163224U (ja) | ||
JPS5837231U (ja) | 遅延回路 | |
JPS5818504U (ja) | 生体信号増幅装置 | |
JPS5933552U (ja) | カウンタ回路 | |
JPS5933336U (ja) | 簡易形デジタル・アナログ変換器 | |
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPS6088634U (ja) | 信号切換回路 | |
JPS5992930U (ja) | コンピユ−タのデ−タ出力回路 | |
JPS5952719U (ja) | 遅延装置 | |
JPS6115826U (ja) | デイレ−ライン素子 | |
JPS59129225U (ja) | 波形整形回路 | |
JPS6028799U (ja) | 残響付加装置 | |
JPS5953455U (ja) | 表示コントロ−ラ | |
JPS58186610U (ja) | ミユ−テイング回路 | |
JPS58522U (ja) | パルス幅整形回路 | |
JPS6030047U (ja) | マイクロコンピュ−タのプログラム暴走防止回路 |