JPS58177077A - テレビジヨン受像機におけるデ−タ転送方法 - Google Patents
テレビジヨン受像機におけるデ−タ転送方法Info
- Publication number
- JPS58177077A JPS58177077A JP58047305A JP4730583A JPS58177077A JP S58177077 A JPS58177077 A JP S58177077A JP 58047305 A JP58047305 A JP 58047305A JP 4730583 A JP4730583 A JP 4730583A JP S58177077 A JPS58177077 A JP S58177077A
- Authority
- JP
- Japan
- Prior art keywords
- line
- information
- signal
- bits
- pulses
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Selective Calling Equipment (AREA)
- Details Of Television Systems (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Television Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技袷分野〕
本発明は、制御手段により制御すべきいくつかの回路に
情報を転送する制御システムに用いる方法に関するもの
である。これら情報はデジタル的に符号化され、ライン
を経て連続的に転送される。
情報を転送する制御システムに用いる方法に関するもの
である。これら情報はデジタル的に符号化され、ライン
を経て連続的に転送される。
本発明は、また、本発明方法を用いるテレビジョン受像
機に関するものである。
機に関するものである。
このようなテレビジョン受像機では、制御または切換デ
ータか、デジタル符号化形式で、ユーザーにおいて利用
できる制御手段から、制御すべきテレビジョン受像機回
路へ転送される。制御手段は、たとえば、輝度、コント
ラスト、音量のための制御ノブまたはテープまたは標準
を切換えるノブ、または白黒からカラーへの切換えまた
はモノからステレオへの切換え等のノブである。一般に
、これら制御要素は、制御パネルと通常称される場所に
集中されている。制御すべき回路は受像機内に分布して
おり、命令の転送は非常に多数の特別の接続ラインを必
要とする。すべてのこれらのラインを別個に設けること
は高価であり、これらラインを修理することは困難であ
る。ラインの数を減少させるために、英国特許第200
655υ号明細書は、次のような制御システムを提案し
ている。
ータか、デジタル符号化形式で、ユーザーにおいて利用
できる制御手段から、制御すべきテレビジョン受像機回
路へ転送される。制御手段は、たとえば、輝度、コント
ラスト、音量のための制御ノブまたはテープまたは標準
を切換えるノブ、または白黒からカラーへの切換えまた
はモノからステレオへの切換え等のノブである。一般に
、これら制御要素は、制御パネルと通常称される場所に
集中されている。制御すべき回路は受像機内に分布して
おり、命令の転送は非常に多数の特別の接続ラインを必
要とする。すべてのこれらのラインを別個に設けること
は高価であり、これらラインを修理することは困難であ
る。ラインの数を減少させるために、英国特許第200
655υ号明細書は、次のような制御システムを提案し
ている。
この制御システムによれば、各制御要素はマトリックス
を経て符号化回路に接続されており、この符号化回路は
マイクロプロセッサに*続され、このマイクロプロセッ
サ自身は第1多線ラインいわゆるデータ母線と第2多線
ラインいわゆるアドレス母線とを経て、制御すべき回路
に接続されているO 〔発明の概要〕 本発明の目的は、ラインの数を更に減少させることにあ
り、本発明の池の目的はマイクロプロセッサの使用を避
けることにある。
を経て符号化回路に接続されており、この符号化回路は
マイクロプロセッサに*続され、このマイクロプロセッ
サ自身は第1多線ラインいわゆるデータ母線と第2多線
ラインいわゆるアドレス母線とを経て、制御すべき回路
に接続されているO 〔発明の概要〕 本発明の目的は、ラインの数を更に減少させることにあ
り、本発明の池の目的はマイクロプロセッサの使用を避
けることにある。
本発明によれば、伝送すべきすべての情報を組合せて、
一定数のビットを有する一定の列を形成し、各情報の少
なくとも1ビツトをライン帰線パルスに一致させ、この
帰線パルスの元の線が関連情報を供給しなければならな
い制御回路を定めるようにし、前記情報列のすべてのビ
ットが連続する2個のフィールド同期パルスの間にある
期間中に発生させる。
一定数のビットを有する一定の列を形成し、各情報の少
なくとも1ビツトをライン帰線パルスに一致させ、この
帰線パルスの元の線が関連情報を供給しなければならな
い制御回路を定めるようにし、前記情報列のすべてのビ
ットが連続する2個のフィールド同期パルスの間にある
期間中に発生させる。
この方法は、デジタル的転送の制御のために特別の制御
を必要としないという利点を有している。
を必要としないという利点を有している。
本発明テレビジョン受像機は、各制御回路または制御回
路群が、1個以上の所定のライン帰線パルスを認識する
回路を具え、所定瞬時にのみ転送ビットを関連する制御
回路に供給するようにしたことを特徴とするものである
。したがって、アドレス母線を設ける:ことは不必要で
あり、このことは異なる回路間の高価な配線を節約する
こととなる。
路群が、1個以上の所定のライン帰線パルスを認識する
回路を具え、所定瞬時にのみ転送ビットを関連する制御
回路に供給するようにしたことを特徴とするものである
。したがって、アドレス母線を設ける:ことは不必要で
あり、このことは異なる回路間の高価な配線を節約する
こととなる。
以下、本発明の実施例を、図面に基づいて説明する。
第1図は、制御及び切換情報を、ユーザーが任慧に有す
る制御回路8から、制御すべき回路6゜7.8.9へ、
デジタル形式で転送するテレビジョン受像機の要素を示
す。
る制御回路8から、制御すべき回路6゜7.8.9へ、
デジタル形式で転送するテレビジョン受像機の要素を示
す。
要素1及び2は、リモート制御送信機および関連する受
像機を夫々示す。従って組合せ1−2は、制御回路8の
機能に匹敵しうる機能を有している。
像機を夫々示す。従って組合せ1−2は、制御回路8の
機能に匹敵しうる機能を有している。
この組合せは、テレビジョン受像機自体に設けられた分
圧計及び/又はスイッチによって形成することができる
。リモート制御命令を符号化し、転送し、及び復号化す
るのに用いられる手段及び方法は、通常の手段及び方法
であり、本発明の構成部分ではない。
圧計及び/又はスイッチによって形成することができる
。リモート制御命令を符号化し、転送し、及び復号化す
るのに用いられる手段及び方法は、通常の手段及び方法
であり、本発明の構成部分ではない。
回路6,7,8.9は、たとえば、同調器、色飽和制御
回路、コントラスト制御回路、輝度制御回路又は音量制
御回路を示している。
回路、コントラスト制御回路、輝度制御回路又は音量制
御回路を示している。
jsssライン5は、制御回路1,2.8から制御すべ
き回路6,7,8.9に情報を連続的に伝送する。
き回路6,7,8.9に情報を連続的に伝送する。
要素10は、装置8及び8によって並列に供給されたデ
ータを情報列に変換する母線書込装置を示している。
ータを情報列に変換する母線書込装置を示している。
要素4は、ディスプレイを示している。このディスプレ
イによって、受像機が同調され或いは情報か一定瞬時に
供給される局のユーザーに可視的な指示が与られる。
イによって、受像機が同調され或いは情報か一定瞬時に
供給される局のユーザーに可視的な指示が与られる。
本発明によれば、制御回路1.2又は8がら異なる制御
回路6,7,8.9に転送される情報は、デジタル的に
符号化されてライン5に連続的に供給される。すべての
情報は、一定数のビットからなる一定の列を共に形成す
る。各情報のうち少なくとも1ビツトは、ライン帰線パ
ルスに一致し、情報列のすべてのビットは、2個の連続
するフィールド同期パルスの間の期間内に発生する。情
報の関連するビットが一致するライン帰線パルスの順序
数は、前記情報によって制御される制御回路を決定する
。
回路6,7,8.9に転送される情報は、デジタル的に
符号化されてライン5に連続的に供給される。すべての
情報は、一定数のビットからなる一定の列を共に形成す
る。各情報のうち少なくとも1ビツトは、ライン帰線パ
ルスに一致し、情報列のすべてのビットは、2個の連続
するフィールド同期パルスの間の期間内に発生する。情
報の関連するビットが一致するライン帰線パルスの順序
数は、前記情報によって制御される制御回路を決定する
。
フィールド信号と各ラインの順序数についての情報との
同期を達成するためには1一般に6サンドキ’ryスv
(5and −castle ) ”M称される信号
を用いるのが好適である。第2図に1】で示されるこの
信号は、フィールド帰線期間中に平均高さく例えば2.
5ボルト)のポーチ14を有している。更に、この信号
は、ライン帰線パルスに相当し且つ例えば4.5ボルト
の一定レベルを有するノぜルス】8を有している。
同期を達成するためには1一般に6サンドキ’ryスv
(5and −castle ) ”M称される信号
を用いるのが好適である。第2図に1】で示されるこの
信号は、フィールド帰線期間中に平均高さく例えば2.
5ボルト)のポーチ14を有している。更に、この信号
は、ライン帰線パルスに相当し且つ例えば4.5ボルト
の一定レベルを有するノぜルス】8を有している。
デジタル的に符号化され連続的に供給される転送情報を
12で示す。第1情報は、例えば、フィールド帰線後の
第1ライン帰線パルスで開始する。
12で示す。第1情報は、例えば、フィールド帰線後の
第1ライン帰線パルスで開始する。
ライン帰線パルス18の順序数は、各ヒラFの意義(m
eaning )を示している。特に、情報の各ビット
はライン帰線パルスと同期する。各ライン帰線パルスの
後に、すべてが同じ情報に関連する多数のビーットを転
送することもできる。例えば、信号】2中において、A
によって示され且つ数110 ] 1110口を示すビ
ットθ〜7は、例えば、音量制御回路に供給される制御
儀表を表わし、Bにより示され且つ数00010001
を示すビット8〜15は例えば高音部制御回路等に供給
される0】又は2ビツトのみからなるこれら情報を、情
報列の終わりに配置することができる。第8図に示され
肚つ2ビツトを有する情報りは、標準方式の表示(SR
CAM、 PAL 、 NTSO、、、)を表すことか
でき、1ビット情報Σ、Fは、七ノ/ステレオのような
スイッチの位置を表すことができる。
eaning )を示している。特に、情報の各ビット
はライン帰線パルスと同期する。各ライン帰線パルスの
後に、すべてが同じ情報に関連する多数のビーットを転
送することもできる。例えば、信号】2中において、A
によって示され且つ数110 ] 1110口を示すビ
ットθ〜7は、例えば、音量制御回路に供給される制御
儀表を表わし、Bにより示され且つ数00010001
を示すビット8〜15は例えば高音部制御回路等に供給
される0】又は2ビツトのみからなるこれら情報を、情
報列の終わりに配置することができる。第8図に示され
肚つ2ビツトを有する情報りは、標準方式の表示(SR
CAM、 PAL 、 NTSO、、、)を表すことか
でき、1ビット情報Σ、Fは、七ノ/ステレオのような
スイッチの位置を表すことができる。
栴8図に示す1サンドキヤツスル”信号1】は、テレビ
ジョン受像機σ・大多数の部品(sub −assem
blies )に存在するので、このような部品と母線
書込装置】0との開には、信号1slを伝送することか
唯一の目的である1本の単i!!!を設けることが必要
である。しかし、信号1】は、導通、部品のいくつか(
例えば音声部)に供給されない。
ジョン受像機σ・大多数の部品(sub −assem
blies )に存在するので、このような部品と母線
書込装置】0との開には、信号1slを伝送することか
唯一の目的である1本の単i!!!を設けることが必要
である。しかし、信号1】は、導通、部品のいくつか(
例えば音声部)に供給されない。
このような場合、憧″:′報を伝送する1本のライン5
が更にライン及びフィールド同期パルスを伝送するため
に用いることができるならば好適である。
が更にライン及びフィールド同期パルスを伝送するため
に用いることができるならば好適である。
情報と前期同期パルスとを含む信号を、第8図に示し、
番号80によって表す。14は、例えば8ボルトの電圧
レベルを有するフィールド帰線パルスを示す。フィール
ド帰線パルス中には、ラインフライバック信号18が可
視状態に保持される。
番号80によって表す。14は、例えば8ボルトの電圧
レベルを有するフィールド帰線パルスを示す。フィール
ド帰線パルス中には、ラインフライバック信号18が可
視状態に保持される。
その理由は、これらラインフライバンク信号か例えば1
2ボルトの電圧レベルを有するからである。
2ボルトの電圧レベルを有するからである。
データ信号の転送中に、これらライン帰線パルスは、転
送ビットかI 11″であるか或いはII o IIで
あるかによって、異なる電圧レベルに達する。これらラ
イン帰線パルスは、例えば″】”に対して】2ボルトの
電圧レベルを、′0″に対しては6ポルトの電圧レベル
を有している。ライン帰線パルスは、信号80を例えば
4.5ボルトのしきい値81と比較することによって区
別することができる。データ信号は、これらを例えば9
ボルトのしきい値82と比較することによって区別する
ことかでき、ライン及びフィールド帰線パルスを、これ
らを例えば2ポルトのしきい値88と比較することによ
って区別することができる。
送ビットかI 11″であるか或いはII o IIで
あるかによって、異なる電圧レベルに達する。これらラ
イン帰線パルスは、例えば″】”に対して】2ボルトの
電圧レベルを、′0″に対しては6ポルトの電圧レベル
を有している。ライン帰線パルスは、信号80を例えば
4.5ボルトのしきい値81と比較することによって区
別することができる。データ信号は、これらを例えば9
ボルトのしきい値82と比較することによって区別する
ことかでき、ライン及びフィールド帰線パルスを、これ
らを例えば2ポルトのしきい値88と比較することによ
って区別することができる。
第4図の回路図は、第2図に示す2つの信号11及び】
2から第8図の信号δ0をどのようにして発生すること
ができるのかを示す0信号11はルベル検出器15に供
給ちれる。このレベル検出器ハ、フィールド同期パルス
とライン同期ノくルスとを分離して、ごれらをパルス整
形回路161及び】62に夫々供給する。最後に、これ
らフィールド同期パルス及びライン同期パルスは回路1
6で加算されて、ラインらに供給される。この加算回路
16は、その出力端子から、抵抗1%Jに2つの電圧レ
ベルを発生する信号レベルを供給する。
2から第8図の信号δ0をどのようにして発生すること
ができるのかを示す0信号11はルベル検出器15に供
給ちれる。このレベル検出器ハ、フィールド同期パルス
とライン同期ノくルスとを分離して、ごれらをパルス整
形回路161及び】62に夫々供給する。最後に、これ
らフィールド同期パルス及びライン同期パルスは回路1
6で加算されて、ラインらに供給される。この加算回路
16は、その出力端子から、抵抗1%Jに2つの電圧レ
ベルを発生する信号レベルを供給する。
データ信号12は、トランジスタ218を制御する。こ
のトランジスタは、ライン5の電圧を、抵抗】9及び2
08によって定まる比で減少させる。
のトランジスタは、ライン5の電圧を、抵抗】9及び2
08によって定まる比で減少させる。
データ信号を、池のトランジスタ211及び212と池
の抵抗20】及び202との存在によって示されるいく
つかの異なる位置でライン5に供給することができる。
の抵抗20】及び202との存在によって示されるいく
つかの異なる位置でライン5に供給することができる。
こnらトランジスタの夫々は、″1′′ビットか供給さ
れると導通し、″0′ビットが供給されると遮断する。
れると導通し、″0′ビットが供給されると遮断する。
回路16】と162と16とを、フィールド帰線パルス
及びライン帰線パルスが別個に得られるような位置に配
置することによって、レベル検出器】6を省略すること
かできる。これは、要素の夫々又は要素のグループ(1
61y 162t 16)* (19L (ト■e 2
01)e(S112.2oz)、 (218,to8)
を、ライン6上のいかなる箇所にも接続することができ
るので可能である。
及びライン帰線パルスが別個に得られるような位置に配
置することによって、レベル検出器】6を省略すること
かできる。これは、要素の夫々又は要素のグループ(1
61y 162t 16)* (19L (ト■e 2
01)e(S112.2oz)、 (218,to8)
を、ライン6上のいかなる箇所にも接続することができ
るので可能である。
次に、制御システムの”受像機”をどのようにして実行
できるのか、+/−キーによって制御をどのように実現
できるのか、分圧針によって制御をどのように実現でき
るのかを説明する。
できるのか、+/−キーによって制御をどのように実現
できるのか、分圧針によって制御をどのように実現でき
るのかを説明する。
第5図は、制御回路に用いる受像機を示す。
ライン20A及び21は、信号12及び】1(第2図)
を夫々伝送する。従って、信@1】番ま要素sI2に供
給される。この要素では、しきい値電圧】6(第2図)
との比較か、フィールドフライノ(ツクポーチ終了時に
信号を発I生ずる。この信号は、ライン28Aを経て要
素25に伝送される。
を夫々伝送する。従って、信@1】番ま要素sI2に供
給される。この要素では、しきい値電圧】6(第2図)
との比較か、フィールドフライノ(ツクポーチ終了時に
信号を発I生ずる。この信号は、ライン28Aを経て要
素25に伝送される。
フィールド帰線ポーチより高い電圧、飼えば8.5ボル
トとの比較は、また、要素雪2において行われる。この
要素は、ライン帰線パルスをライン24jLを経て要素
25に供給する。
トとの比較は、また、要素雪2において行われる。この
要素は、ライン帰線パルスをライン24jLを経て要素
25に供給する。
要素23は、ライン2δムからのパルスによって開始さ
れるカウンタを具えている。このカウンタは、ライン2
4ムからのパルスを計数する。256ビツトかラインj
IOAを経て連続的に伝送されるものとすると(信号1
3.第2図)、7個の連続する2分ノl(divide
−by −two )除算器を具えるカウンタを用い
ることか必要となる。これら2分の】除算器の7個の出
力熾子は、一定一時に、7ビツトの数を発生する。この
数を所定の数とデジタル的に比較することによって、伝
送された情報が、関係する制御回路にアドレスされるか
或いはアドレスされないかの指示を与えることができる
。
れるカウンタを具えている。このカウンタは、ライン2
4ムからのパルスを計数する。256ビツトかラインj
IOAを経て連続的に伝送されるものとすると(信号1
3.第2図)、7個の連続する2分ノl(divide
−by −two )除算器を具えるカウンタを用い
ることか必要となる。これら2分の】除算器の7個の出
力熾子は、一定一時に、7ビツトの数を発生する。この
数を所定の数とデジタル的に比較することによって、伝
送された情報が、関係する制御回路にアドレスされるか
或いはアドレスされないかの指示を与えることができる
。
この制御回路は音声増幅器に関係してい7)ものとし、
この制御回路の目的は音量を調整することであり、情報
は元め数64〜7】を有するライン帰線パルスの後或い
はこれらライン帰線パルスの間に転送される8ビツトか
ら構成さnるものとする。
この制御回路の目的は音量を調整することであり、情報
は元め数64〜7】を有するライン帰線パルスの後或い
はこれらライン帰線パルスの間に転送される8ビツトか
ら構成さnるものとする。
これら情報のすべては、普通、左側部1000XXXを
有している。これら8個の又は、8個の右側ビットがい
かなる値をも有することかできることを示している。池
方、上述のデジタル比較&よ、4個の左側ビットが10
00であるかどうかの点検によって構成される。100
0であるならば、エネイブル信号をレジスタ26に供給
する。このエネイブル信号に応じてレジスタ26は、ラ
イン帰線ノぐルス(ライン24kによって供給された)
の速度で、ライン20Aを経て供給されたビットを記録
する。
有している。これら8個の又は、8個の右側ビットがい
かなる値をも有することかできることを示している。池
方、上述のデジタル比較&よ、4個の左側ビットが10
00であるかどうかの点検によって構成される。100
0であるならば、エネイブル信号をレジスタ26に供給
する。このエネイブル信号に応じてレジスタ26は、ラ
イン帰線ノぐルス(ライン24kによって供給された)
の速度で、ライン20Aを経て供給されたビットを記録
する。
計数位置が72”に、即ち1001(100に等しくな
ると、エネイブル信号が消失してカウンタは停止する。
ると、エネイブル信号が消失してカウンタは停止する。
そ゛の結果、レジスタ26の内容は、ライン帰線パルス
64〜7]の後に供給されたビットに相当する。これら
のビットは、デジタル−アナログ・コンバータ88に連
続的に供給さnる。このコンバータは、端子2gにアナ
ログ制御量を発生する。同一の制御回路は、また、1ビ
ツト情報(例えばモノ/ステレオ)を受信することがで
きる。要素2b内に設けられたカウンタの計数位置は、
7ビツトより成る興なるワードと比較されて、所定の計
数位置に対して記号“七ノ″或い&ま”ステレオ”か、
ライン20ムに存在するビットにilJ当られる。この
ビットは、切換接点128を制御するフリップフロップ
】26に記憶される。
64〜7]の後に供給されたビットに相当する。これら
のビットは、デジタル−アナログ・コンバータ88に連
続的に供給さnる。このコンバータは、端子2gにアナ
ログ制御量を発生する。同一の制御回路は、また、1ビ
ツト情報(例えばモノ/ステレオ)を受信することがで
きる。要素2b内に設けられたカウンタの計数位置は、
7ビツトより成る興なるワードと比較されて、所定の計
数位置に対して記号“七ノ″或い&ま”ステレオ”か、
ライン20ムに存在するビットにilJ当られる。この
ビットは、切換接点128を制御するフリップフロップ
】26に記憶される。
第5図のBには、第2図のデータ信号12及U信号11
が、第8図に示すように1本のライン6を経て伝送され
るときにこれら信号を再変換することのできる回路を示
す。夫々2ポル)、4.Elボルト、9ボルトのしきい
値を有する8個の比較回路15]、 15g、15Bを
、ライン5に接続する。
が、第8図に示すように1本のライン6を経て伝送され
るときにこれら信号を再変換することのできる回路を示
す。夫々2ポル)、4.Elボルト、9ボルトのしきい
値を有する8個の比較回路15]、 15g、15Bを
、ライン5に接続する。
比較回路】5】から受信した信号を、例えば2個の連続
する反転ゲートによって回路17において遅延し、D型
フリップフロップ】91のデータ入力端子りに供給する
。このフリップフロップ191のクロック入力端子Hを
1比較回路】62からの出力信号によって附勢する。出
力端子$18Bの信号ハ1.フィールド帰線パルスの間
は高いレヘルヲ有し、残りの時間の間は低いレベルを有
している。
する反転ゲートによって回路17において遅延し、D型
フリップフロップ】91のデータ入力端子りに供給する
。このフリップフロップ191のクロック入力端子Hを
1比較回路】62からの出力信号によって附勢する。出
力端子$18Bの信号ハ1.フィールド帰線パルスの間
は高いレヘルヲ有し、残りの時間の間は低いレベルを有
している。
比較回路]l5ffは、ライン帰線パルスを発生し、こ
れらパルスは回路17に類似の回路】8内で遅延され、
第2D型フリツプフロツプ192のクロック入力端子H
に供給する。このフリップフロップのデー、タ入力端子
りは、比較回路158の出力端子に接続され、リセット
入力端子Rは出力端子28BG、:接続されている。出
力信−@ $10 Bは、フィールド帰線パルスの間は
値0を有し、残りの時間の間はデータ信号1s1(第8
図の)に等しい〇この回路からの信号20B、28B、
24B¥1第五1′閣のAにおける各接続@20ム、2
81゜241に供給することができる。この場合回路2
2は不要である。
れらパルスは回路17に類似の回路】8内で遅延され、
第2D型フリツプフロツプ192のクロック入力端子H
に供給する。このフリップフロップのデー、タ入力端子
りは、比較回路158の出力端子に接続され、リセット
入力端子Rは出力端子28BG、:接続されている。出
力信−@ $10 Bは、フィールド帰線パルスの間は
値0を有し、残りの時間の間はデータ信号1s1(第8
図の)に等しい〇この回路からの信号20B、28B、
24B¥1第五1′閣のAにおける各接続@20ム、2
81゜241に供給することができる。この場合回路2
2は不要である。
制御システムの′1呆信機”に関しては、2つの場合を
区別することができる。第1の場合では、リモート制御
回路1においてブツシュボタンを用い、。+1及び0−
″ブツシュボタンを操作することによってアナログ機能
をセットする。これとは対照的に、テレビジョン装置に
設けられた制御回路3は、調整位置を機械的に保持する
分圧計を具えることができる。
区別することができる。第1の場合では、リモート制御
回路1においてブツシュボタンを用い、。+1及び0−
″ブツシュボタンを操作することによってアナログ機能
をセットする。これとは対照的に、テレビジョン装置に
設けられた制御回路3は、調整位置を機械的に保持する
分圧計を具えることができる。
第6図は、ブツシュボタン制御回路をどのように構成で
きるかを示す。この例は、プログラムの設定及び選択に
関係している。この回路は、キーボード58、復号要素
57、設定値メモリ51、記憶メモリbO、バリキャッ
プ(varicap )電圧発生器52、帯域及び標準
発生器b8、ライン5に対する書込モジュール46〜4
9、同期検出萱素42.シーケンス形成器44を具えて
いる。要素42〜56は、第1図のプルツク10の一部
を形成する(J@なる部分は、第7図の要素によって形
成される)。
きるかを示す。この例は、プログラムの設定及び選択に
関係している。この回路は、キーボード58、復号要素
57、設定値メモリ51、記憶メモリbO、バリキャッ
プ(varicap )電圧発生器52、帯域及び標準
発生器b8、ライン5に対する書込モジュール46〜4
9、同期検出萱素42.シーケンス形成器44を具えて
いる。要素42〜56は、第1図のプルツク10の一部
を形成する(J@なる部分は、第7図の要素によって形
成される)。
キーボード58及び復号器要素57は1普通に構成され
る。キーボード58は、テレビジ奮ン受像機に設けるこ
とができる。一定瞬時に実行されるべき情報は、アドレ
ス及びデータの両方を転送する母lm54にある復号要
素157の出力端子に発生する。母i[64に一時的に
のみ存在するこの情報は、要素60,5,1.fi8の
1つに記憶される。
る。キーボード58は、テレビジ奮ン受像機に設けるこ
とができる。一定瞬時に実行されるべき情報は、アドレ
ス及びデータの両方を転送する母lm54にある復号要
素157の出力端子に発生する。母i[64に一時的に
のみ存在するこの情報は、要素60,5,1.fi8の
1つに記憶される。
これは、この種の装置の知られた特徴である。
一定瞬時に、パフアメモリbOは、プログラムのデータ
、即ちプログラムの数、バリキャップ同調電圧、帯域及
び標準を有している。
、即ちプログラムの数、バリキャップ同調電圧、帯域及
び標準を有している。
メモリ51は、各プログラムのデータ、即ちプログラム
の数、関連する7<リキャツプ同調電圧、帯域及び標準
を恒久的に記憶する0 2個のメモリ50及び5]によって、メモリ51に記憶
されたプログラムに影響を与えることなく、現在のプロ
グラムの設定を一時的に変えることができる。その場合
には、メモリISOに含まれている値を、メモリ51に
確実に記憶することができる。いかなる瞬時においても
、メモリ51にある値をメモリ50にある値と取換える
こともできる。
の数、関連する7<リキャツプ同調電圧、帯域及び標準
を恒久的に記憶する0 2個のメモリ50及び5]によって、メモリ51に記憶
されたプログラムに影響を与えることなく、現在のプロ
グラムの設定を一時的に変えることができる。その場合
には、メモリISOに含まれている値を、メモリ51に
確実に記憶することができる。いかなる瞬時においても
、メモリ51にある値をメモリ50にある値と取換える
こともできる。
これら2つの動作は、データライン5を経て行われる。
メモリ50及び5】は、モジュール46゜48.41J
を経てライン5にそれぞれ“書き込む”ことができ、モ
ジュール47を経てライン5において6読み取る”こと
ができる。
を経てライン5にそれぞれ“書き込む”ことができ、モ
ジュール47を経てライン5において6読み取る”こと
ができる。
装f1152は、手動或いは自動調整に対して用いられ
る。装置b2は、加算器/減算器を具えている。この加
算器/減算器の計数位置を、キーボード68の+/−キ
ーを操作することによって増加或いは減少させて、バリ
キャップ電圧を変化させる。この電圧は、モジュール4
8によってライン5に書込まれる。計数位置の増加及び
減少は、パルス発生器(図示せず)によって制御する。
る。装置b2は、加算器/減算器を具えている。この加
算器/減算器の計数位置を、キーボード68の+/−キ
ーを操作することによって増加或いは減少させて、バリ
キャップ電圧を変化させる。この電圧は、モジュール4
8によってライン5に書込まれる。計数位置の増加及び
減少は、パルス発生器(図示せず)によって制御する。
このパルス発生器は、加算器/減算器のためのクロック
として用いられ、その動作速度は、ユーザーによってキ
ーボードに供給される情報に依存する。
として用いられ、その動作速度は、ユーザーによってキ
ーボードに供給される情報に依存する。
装置58は、また、カウンタを具えており、こノカウン
pは、ユーザーが標準を変えるためのキーを押すときに
1ステツプ増加する。更に池の匹敵しつる装置を用いて
、帯域を変化させる。
pは、ユーザーが標準を変えるためのキーを押すときに
1ステツプ増加する。更に池の匹敵しつる装置を用いて
、帯域を変化させる。
同調電圧はS13ピツ) (4096個の異なる値)に
よって、帯域及び標準は2+3ビツトによって、プログ
ラムの番号は壱ビット(16のプログラムに対して)に
よって表わすことができる。母線56は、すべてがメモ
IJ 50に接続される全体で20本のワイヤと、メモ
リ51に接続される16本のワイヤ(xs+s+z)と
、発生器5il+に接続される12本のワイヤと1発生
器5Bに接続される1本のワイヤ(Z+S+ )とを具
えている。母線の能力の抱部では、4本のワイヤがプロ
グラム番号書込用のモジュール46に接続され、12本
のワイヤがバリキャップ電圧書込用のモジュール48に
1妾続され、4本のワイヤが標準及び帯域書込用のモジ
ュール48に接続される。母線54,55゜56は、集
積回路中に含まれることに留意すべきである。このこと
はテレビジョン受像機においては配線がないことを意味
している。いわゆる1サンドキヤツスル”信号が入力端
子4】を経て要素42に供給されるので、この要素はサ
ンドキャッスル信号からライン帰線パルス及びフィール
ド帰線パルスを抜き出して、これらパルスを接続部4δ
を経てシーケンス形成器44に供給する。このシーケン
ス形成器は、フィールド帰線パルスによって0にリセッ
トされるラインパルスカウンタを具えている。これらの
機能は、第5図に基づいて前述された装置22及び25
の機能に匹敵する。計数されたライン帰線パルスの数の
デジタル比較の結果を所定数と比較することは、モジュ
ール46〜49のいずれが且つ何時動作されなければな
らないかを決定する。これらモジュールの夫々は、並列
人力−直列出力シフトレジスタを具えている。
よって、帯域及び標準は2+3ビツトによって、プログ
ラムの番号は壱ビット(16のプログラムに対して)に
よって表わすことができる。母線56は、すべてがメモ
IJ 50に接続される全体で20本のワイヤと、メモ
リ51に接続される16本のワイヤ(xs+s+z)と
、発生器5il+に接続される12本のワイヤと1発生
器5Bに接続される1本のワイヤ(Z+S+ )とを具
えている。母線の能力の抱部では、4本のワイヤがプロ
グラム番号書込用のモジュール46に接続され、12本
のワイヤがバリキャップ電圧書込用のモジュール48に
1妾続され、4本のワイヤが標準及び帯域書込用のモジ
ュール48に接続される。母線54,55゜56は、集
積回路中に含まれることに留意すべきである。このこと
はテレビジョン受像機においては配線がないことを意味
している。いわゆる1サンドキヤツスル”信号が入力端
子4】を経て要素42に供給されるので、この要素はサ
ンドキャッスル信号からライン帰線パルス及びフィール
ド帰線パルスを抜き出して、これらパルスを接続部4δ
を経てシーケンス形成器44に供給する。このシーケン
ス形成器は、フィールド帰線パルスによって0にリセッ
トされるラインパルスカウンタを具えている。これらの
機能は、第5図に基づいて前述された装置22及び25
の機能に匹敵する。計数されたライン帰線パルスの数の
デジタル比較の結果を所定数と比較することは、モジュ
ール46〜49のいずれが且つ何時動作されなければな
らないかを決定する。これらモジュールの夫々は、並列
人力−直列出力シフトレジスタを具えている。
これらモジュールは、夫々、転送すべき情報を母IIj
I56を経て並列に受信し、シーケンス形成器44によ
って定められる開始騎時から1フイールド走査ラインあ
たり1ビツトの速度でライン6を経て連続的に供給する
。従って、このシーケンス形成器44は、母8155を
経てレジスタ46〜49の夫々にクロックパルスを供給
する。所定期間中はパルス列がレジスタに供給される。
I56を経て並列に受信し、シーケンス形成器44によ
って定められる開始騎時から1フイールド走査ラインあ
たり1ビツトの速度でライン6を経て連続的に供給する
。従って、このシーケンス形成器44は、母8155を
経てレジスタ46〜49の夫々にクロックパルスを供給
する。所定期間中はパルス列がレジスタに供給される。
これは、ゲートによって行われる。これらゲートは、計
数されたライン帰線パルスの数とR連するレジスタの1
つに夫々相当する異なる所定数との比較の結果によって
発生される許可信号5こ基づいて、レジスタ46又はレ
ジスタ49のいずれかへのラインパルスの供給を許可す
るものである。
数されたライン帰線パルスの数とR連するレジスタの1
つに夫々相当する異なる所定数との比較の結果によって
発生される許可信号5こ基づいて、レジスタ46又はレ
ジスタ49のいずれかへのラインパルスの供給を許可す
るものである。
クロックパルスと同時に、シーケンス形成器44は、ラ
イン5を経てモジュール46〜4gの】つへの情報の転
送を許可する信号を供給する。このようにして、この特
定のモジュールが選ばれる。
イン5を経てモジュール46〜4gの】つへの情報の転
送を許可する信号を供給する。このようにして、この特
定のモジュールが選ばれる。
この信号の存在のもとで、ライン5へのモジュール46
〜49の夫々の出力は、高インピーダンス状態と通常称
される状態にある。
〜49の夫々の出力は、高インピーダンス状態と通常称
される状態にある。
第7図は、分圧計及び機械的プツショボタンに基づいて
どのように制御を行うことができるかを示す。65はト
リミング分圧針を示し、66は機械的遮断器ブツシュボ
タンを示す。全ての分圧計及び全てのこれら遮断器の位
置は、例えば各画像において一回点検される(これで充
分である)。
どのように制御を行うことができるかを示す。65はト
リミング分圧針を示し、66は機械的遮断器ブツシュボ
タンを示す。全ての分圧計及び全てのこれら遮断器の位
置は、例えば各画像において一回点検される(これで充
分である)。
ライン5に直接書込む要素75は、この実施例では8個
のフリップフロップによって構成される遮断器フリップ
フロップ・ユニットを具えている。
のフリップフロップによって構成される遮断器フリップ
フロップ・ユニットを具えている。
サンドキャッスル信号は、母線68にライン及びフィー
ルドパルスを分布させる要素62に入力端子4】を経て
供給される。母線68によるアドレッシングがそのアド
レスに一致するときに、要素75がエネイブルされる。
ルドパルスを分布させる要素62に入力端子4】を経て
供給される。母線68によるアドレッシングがそのアド
レスに一致するときに、要素75がエネイブルされる。
即ち、所望のライン数に達すると、遮断器の位置に対応
するビットが、対応するフリップフロップの出力端子を
ライン6に接続することによって、ライン5を経て伝送
される。
するビットが、対応するフリップフロップの出力端子を
ライン6に接続することによって、ライン5を経て伝送
される。
同様に要素68は、アナログ遮断器によって、分圧計の
各滑り接点をアナログ−デジタル・コンバータ80の入
力ワイヤ74に接続する。この変換の結果は、母@64
によってモジュール71に即座に送られる。
各滑り接点をアナログ−デジタル・コンバータ80の入
力ワイヤ74に接続する。この変換の結果は、母@64
によってモジュール71に即座に送られる。
すべてのメモリは、各画像に対して点検される。
所望のメモリは、要素68によって母線8】を伝送され
る情報によって選択され、変換が終了したときにコンバ
ータ80によって供給される情報によって書込まれる。
る情報によって選択され、変換が終了したときにコンバ
ータ80によって供給される情報によって書込まれる。
変換命令は、要素69によって各画像の所望瞬時に与え
られる。母ll1168に存在する流れ(curren
t )の結果を所定数と比較することによって、母線6
8を経てレジスタ67への各メモリ71の所望一時にお
ける接続を制御することかできる。レジスタ67は、】
画像ライン当たり1ビツトの速度で、その内容をライン
5を経て連続的に転送する。母@88,64,8]は、
また、集積回路内に含まnている。
られる。母ll1168に存在する流れ(curren
t )の結果を所定数と比較することによって、母線6
8を経てレジスタ67への各メモリ71の所望一時にお
ける接続を制御することかできる。レジスタ67は、】
画像ライン当たり1ビツトの速度で、その内容をライン
5を経て連続的に転送する。母@88,64,8]は、
また、集積回路内に含まnている。
第1図は、本発明方法を実施するために用いる要素の簡
略化したブロック線図、 第2図は、一般にサンドキャッスル信号と称される信号
およびデータ信号を示す図、 第8囚は、情報と同期信号とを有する信号を示す図、 第1図は、第8図の信号を発生する回路を示す図、 第5図は、制御すべき回路中に設けられる受信機のブロ
ック線図、 餉6因は、制御システムのための送信機のブロック線図
、 第7図は、制御システムのための送信機の異なる例を示
すブロック線図である。 】・・・送信機 2・・・受信機8・・・制
御回路 4・・・ディスプレイ5・・・ライン 11・・・サンドキャッスル信号 12・・・データ信号 】b・・・レベル検出器 36・・・レジスタjl
s、 go・・・デジタル−アナログ・コンバータ44
・・・シーケンス形成器 4fi〜49・・・書込モジュール 58・・・キーボード 65・・・分圧器66・
・・ブツシュボタン 71・・・メモリ126・・・
フリツプフ。ツブ 】28・・・切換接点 15]、 1[、158・・・比較回路特許出願人
′″″°ゝ−°″°ゝ−°フイリ″ランペンファプリ
ケン \\諾い・P
略化したブロック線図、 第2図は、一般にサンドキャッスル信号と称される信号
およびデータ信号を示す図、 第8囚は、情報と同期信号とを有する信号を示す図、 第1図は、第8図の信号を発生する回路を示す図、 第5図は、制御すべき回路中に設けられる受信機のブロ
ック線図、 餉6因は、制御システムのための送信機のブロック線図
、 第7図は、制御システムのための送信機の異なる例を示
すブロック線図である。 】・・・送信機 2・・・受信機8・・・制
御回路 4・・・ディスプレイ5・・・ライン 11・・・サンドキャッスル信号 12・・・データ信号 】b・・・レベル検出器 36・・・レジスタjl
s、 go・・・デジタル−アナログ・コンバータ44
・・・シーケンス形成器 4fi〜49・・・書込モジュール 58・・・キーボード 65・・・分圧器66・
・・ブツシュボタン 71・・・メモリ126・・・
フリツプフ。ツブ 】28・・・切換接点 15]、 1[、158・・・比較回路特許出願人
′″″°ゝ−°″°ゝ−°フイリ″ランペンファプリ
ケン \\諾い・P
Claims (1)
- 【特許請求の範囲】 L 制御回路によって制御すべき数個の回路へデジタル
的に符号化された情・報をラインを経て連続的に転送す
るためにテレビジョン受像機の制御装置に用いる方法に
おいて、すべての情報は一定数のビットを有する一定の
列を共に形成し、各情報の少なくとも1ビツトを1個の
ライン帰線パルスに一致させ、前記列のすべてのビット
を連続するフィールド同期パルス間にある期間中に発生
させ、前記情報の関連ビットが一致するライン帰線パル
スの順序数か、この情報によって制御される制御回路を
定めることを特徴とする情報転送方法。 え 特許請求の範囲第1項に記載の方法において、1ビ
ツトを各画像ラインごとに転送することを特徴とする情
報転送方法。 & 特許請求の範囲第1項又は第3項に記載の情報転送
方法を用いる制御装置を具えるテレビジョン受像機。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8205009 | 1982-03-24 | ||
FR8205009A FR2524234A1 (fr) | 1982-03-24 | 1982-03-24 | Procede pour transmettre des donnees dans un recepteur de television, et recepteur utilisant ce procede |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58177077A true JPS58177077A (ja) | 1983-10-17 |
Family
ID=9272338
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58047305A Pending JPS58177077A (ja) | 1982-03-24 | 1983-03-23 | テレビジヨン受像機におけるデ−タ転送方法 |
Country Status (8)
Country | Link |
---|---|
US (1) | US4535362A (ja) |
EP (1) | EP0089731B1 (ja) |
JP (1) | JPS58177077A (ja) |
KR (1) | KR840004639A (ja) |
DE (1) | DE3360458D1 (ja) |
FR (1) | FR2524234A1 (ja) |
HK (1) | HK96186A (ja) |
SG (1) | SG66186G (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0652943B2 (ja) * | 1985-01-18 | 1994-07-06 | ソニー株式会社 | 映像機器 |
JPH063909B2 (ja) * | 1985-03-05 | 1994-01-12 | ソニー株式会社 | デ−タ伝送方式 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1575037A (en) * | 1977-02-09 | 1980-09-17 | Philips Electronic Associated | Data transmission |
DE2746575C2 (de) * | 1977-10-17 | 1989-04-27 | Loewe Opta Gmbh, 8640 Kronach | Alphanumerische Anzeige der Gerätefunktionseinstellung in computergesteuerten nachrichtentechnischen Geräten wie Fernseh-, Rundfunk- oder Fernsteuergeräte |
US4482247A (en) * | 1982-05-10 | 1984-11-13 | United Technologies Corporation | Forward scattering laser particulate sensor |
-
1982
- 1982-03-24 FR FR8205009A patent/FR2524234A1/fr active Granted
-
1983
- 1983-02-14 US US06/465,935 patent/US4535362A/en not_active Expired - Fee Related
- 1983-03-22 KR KR1019830001149A patent/KR840004639A/ko not_active Application Discontinuation
- 1983-03-23 DE DE8383200398T patent/DE3360458D1/de not_active Expired
- 1983-03-23 JP JP58047305A patent/JPS58177077A/ja active Pending
- 1983-03-23 EP EP83200398A patent/EP0089731B1/fr not_active Expired
-
1986
- 1986-08-01 SG SG661/86A patent/SG66186G/en unknown
- 1986-12-11 HK HK961/86A patent/HK96186A/xx unknown
Also Published As
Publication number | Publication date |
---|---|
DE3360458D1 (en) | 1985-09-05 |
EP0089731A1 (fr) | 1983-09-28 |
EP0089731B1 (fr) | 1985-07-31 |
SG66186G (en) | 1987-03-27 |
US4535362A (en) | 1985-08-13 |
FR2524234B1 (ja) | 1984-05-04 |
KR840004639A (ko) | 1984-10-22 |
FR2524234A1 (fr) | 1983-09-30 |
HK96186A (en) | 1986-12-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1231434A (en) | Remote control switching of television sources | |
CN100377594C (zh) | 条件访问信息的装置 | |
US5142576A (en) | System for securely providing restricted video information | |
US4817203A (en) | Remote control system | |
AU592469B2 (en) | Television transmission system | |
EP0206821A2 (en) | Data transmission system | |
JPH027235B2 (ja) | ||
KR860000118B1 (ko) | 디지탈 신호 처리장치 | |
EP0044713B1 (en) | Circuit arrangements for processing digital data | |
US4494142A (en) | Method of and apparatus for scrambled television program addressable subscription selection and decoding | |
US4719510A (en) | Teletext decoders | |
US5541663A (en) | Character display circuit and method for superimposing character code during blanking period of video signal | |
US4677488A (en) | Video system with television receiver and teletext processor capable of switching external RGB signals | |
US4743968A (en) | Electronic apparatus control system | |
GB2038137A (en) | Coding and decoding of TV signals | |
JP2522311B2 (ja) | 電子機器のサ−ビスモ−ド設定方法 | |
KR970004188B1 (ko) | 영상신호 처리기의 자막표시 방법 및 장치 | |
JPS58177077A (ja) | テレビジヨン受像機におけるデ−タ転送方法 | |
CA1291559C (en) | Method for coding and de-coding informations and apparatus for the working thereof | |
US5168361A (en) | Arrangement for the transmission of digital television signals | |
CA1225746A (en) | Error correction system for difference set cyclic code in a teletext system | |
KR100255440B1 (ko) | 제어 기능 동기 방법 및 장치 | |
JPS62502021A (ja) | ビデオテキスト信号を用いてプログラミング可能なビデオレコ−ダ | |
JPS6117398B2 (ja) | ||
JPH05502342A (ja) | テレビジョン信号中のデータ信号の伝送方法並びに自動受信方法 |