JPS58169708U - ミユ−テイング回路 - Google Patents

ミユ−テイング回路

Info

Publication number
JPS58169708U
JPS58169708U JP6512882U JP6512882U JPS58169708U JP S58169708 U JPS58169708 U JP S58169708U JP 6512882 U JP6512882 U JP 6512882U JP 6512882 U JP6512882 U JP 6512882U JP S58169708 U JPS58169708 U JP S58169708U
Authority
JP
Japan
Prior art keywords
muting
circuit
time constant
changeover switch
drive transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6512882U
Other languages
English (en)
Other versions
JPH024498Y2 (ja
Inventor
立花 慎一
Original Assignee
三洋電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三洋電機株式会社 filed Critical 三洋電機株式会社
Priority to JP6512882U priority Critical patent/JPS58169708U/ja
Publication of JPS58169708U publication Critical patent/JPS58169708U/ja
Application granted granted Critical
Publication of JPH024498Y2 publication Critical patent/JPH024498Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は、ミューティング回路の従来例を示す回路ブロ
ック図、第2図は、本考案の一実施例を示す回路図、及
び第3図イ乃至二は、本考案の説明に供する為の特性図
である。 主な図番の説明、10. 14. 18・・・時定数回
路、22・・・駆動トランジスタ、23. 25. 2
6・・・分離ダイオード。

Claims (1)

    【実用新案登録請求の範囲】
  1. 複数の時間の異るミューティングを行う為のミーニーテ
    ィング回路であって、゛各々切換スイッチと該切換スイ
    ッチの動作に応じて充放電を行うコンデンサとを含む複
    数の時定数回路、一端がそれぞれ前記時定数回路に接続
    され、他端が共通接続された複数の分離ダイオード、該
    分離ダイオードの共通接続された他端にベースが接続さ
    れた駆動トランジスタ、及び該駆動トランジスタにより
    駆動され、信号路を通過する信号を遮断するミューティ
    ングトランジスタとから成るミューティング回路。
JP6512882U 1982-05-04 1982-05-04 ミユ−テイング回路 Granted JPS58169708U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6512882U JPS58169708U (ja) 1982-05-04 1982-05-04 ミユ−テイング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6512882U JPS58169708U (ja) 1982-05-04 1982-05-04 ミユ−テイング回路

Publications (2)

Publication Number Publication Date
JPS58169708U true JPS58169708U (ja) 1983-11-12
JPH024498Y2 JPH024498Y2 (ja) 1990-02-02

Family

ID=30075119

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6512882U Granted JPS58169708U (ja) 1982-05-04 1982-05-04 ミユ−テイング回路

Country Status (1)

Country Link
JP (1) JPS58169708U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5687748U (ja) * 1979-12-10 1981-07-14
JPS56104219U (ja) * 1980-01-10 1981-08-14

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5687748U (ja) * 1979-12-10 1981-07-14
JPS56104219U (ja) * 1980-01-10 1981-08-14

Also Published As

Publication number Publication date
JPH024498Y2 (ja) 1990-02-02

Similar Documents

Publication Publication Date Title
JPS58169708U (ja) ミユ−テイング回路
JPS58147310U (ja) ミユ−テイング回路
JPS59171410U (ja) ミユ−テイング回路
JPS6017016U (ja) ミユ−テイング回路
JPS591235U (ja) 信号入力回路
JPS60129800U (ja) 音響付加装置
JPS5986728U (ja) 移相器
JPS5933312U (ja) ミユ−テイング回路
JPS5982881U (ja) ドリフト補正回路
JPS59119043U (ja) 集積回路素子
JPS5966283U (ja) インタ−フエ−ス回路
JPS58170100U (ja) メモリ装置
JPS5927634U (ja) 高周波スイツチ
JPS5984962U (ja) 信号合成回路
JPS58186610U (ja) ミユ−テイング回路
JPS5866712U (ja) ミユ−テイング回路
JPS5984932U (ja) 論理回路
JPS58194547U (ja) ミユ−テイング回路
JPS5942647U (ja) 信号伝送回路
JPS58149832U (ja) 雑音除去回路
JPS5857055U (ja) スイツチ駆動回路
JPS5978793U (ja) スピ−カ装置
JPS58122253U (ja) 表示装置
JPS59107708U (ja) テ−プレコ−ダのモ−ド切換回路
JPS5963537U (ja) 保持回路