JPS58131494U - インタ−フエ−ス回路 - Google Patents

インタ−フエ−ス回路

Info

Publication number
JPS58131494U
JPS58131494U JP2582582U JP2582582U JPS58131494U JP S58131494 U JPS58131494 U JP S58131494U JP 2582582 U JP2582582 U JP 2582582U JP 2582582 U JP2582582 U JP 2582582U JP S58131494 U JPS58131494 U JP S58131494U
Authority
JP
Japan
Prior art keywords
output
circuit
logic circuit
state
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2582582U
Other languages
English (en)
Inventor
正美 土田
Original Assignee
パイオニア株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パイオニア株式会社 filed Critical パイオニア株式会社
Priority to JP2582582U priority Critical patent/JPS58131494U/ja
Publication of JPS58131494U publication Critical patent/JPS58131494U/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案の一実施例のブロック図、第2図は本考
案の一実施例の作用の説明に供する波形図である。 1・・・スイッチ、2.3Aおよび3B・・・インバー
タ、4および7・・・禁止回路を構成するコンデンサ、
5および8・・・禁止回路を構成する抵抗、6および9
・・・禁止回路を構成するトランジスタ、10および1
1・・・ナントゲート、12・・・制御回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. 入力信号の一定期間の印加により出力のオン・オフ状態
    を切換える制御回路と前記入力信号を出力する同期信号
    発生用のスイッチとの間に挿入されるインターフェース
    回路であって、前記スイッチの出力の反転出力を発する
    第1の論理回路と、前記スイッチの出力の非反転出力を
    発する第2の論理回路と、出力状態に対応した前記制御
    回路の状態信号および前記第1の論理回路の出力を入力
    としかつ出力を前記制御回路の入力信号として前記制御
    回路の出力状態をオン方向に変化させる第3の論理回路
    と、前記状態信号の反転信号および前記第2の論理回路
    の出力を入力としかつ出力を前記制御回路の入力信号と
    して前記制御回路の出力状態をオフ方向に変化させる第
    4の論理回路と、前記第1の論理回路の出力端に接続さ
    れ前記第1の論理回路の出力発生時から所定期間前記第
    3の論理回路の出力の変化を禁止させる第1の禁止回路
    と、前記第2の論理回路の出力端に接続され前記第2の
    論理回路の出力発生時から所定期間前記第4の論理回路
    の出力の変化を禁止させる第2の禁止回路とを備えてな
    ることを特徴とするインターフェース回路。
JP2582582U 1982-02-26 1982-02-26 インタ−フエ−ス回路 Pending JPS58131494U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2582582U JPS58131494U (ja) 1982-02-26 1982-02-26 インタ−フエ−ス回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2582582U JPS58131494U (ja) 1982-02-26 1982-02-26 インタ−フエ−ス回路

Publications (1)

Publication Number Publication Date
JPS58131494U true JPS58131494U (ja) 1983-09-05

Family

ID=30037787

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2582582U Pending JPS58131494U (ja) 1982-02-26 1982-02-26 インタ−フエ−ス回路

Country Status (1)

Country Link
JP (1) JPS58131494U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5233456A (en) * 1975-09-10 1977-03-14 Fujitsu Ltd Chattering rejection circuit
JPS55130239A (en) * 1979-03-30 1980-10-08 Mitsubishi Electric Corp Noise absorbing circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5233456A (en) * 1975-09-10 1977-03-14 Fujitsu Ltd Chattering rejection circuit
JPS55130239A (en) * 1979-03-30 1980-10-08 Mitsubishi Electric Corp Noise absorbing circuit

Similar Documents

Publication Publication Date Title
JPS58131494U (ja) インタ−フエ−ス回路
JPS58144926U (ja) 論理回路
JPS59144931U (ja) ラツチドコンパレ−タ
JPS60111124U (ja) パルス発生器の出力制御回路
JPS5914449U (ja) 同期信号入力回路
JPS5947897U (ja) 切替時刻設定回路
JPS5996953U (ja) 切替回路
JPS5816933U (ja) 二相パルス発生装置
JPS5858602U (ja) 駆動出力の制御装置
JPS59164946U (ja) 電源制御装置
JPS6060799U (ja) 発振制御回路
JPS5882041U (ja) リセツト信号発生回路
JPS5928728U (ja) 入力チエツク回路
JPS6142623U (ja) リセツト回路
JPS5952732U (ja) パルス幅制御装置
JPS5986742U (ja) プログラマブルタイミング発生回路
JPS5994438U (ja) ノイズ除去回路
JPS58161335U (ja) 単安定マルチバイブレ−タ
JPS6043024U (ja) 2乗カ−ブ信号発生回路
JPS60158332U (ja) リセツト回路
JPS5811332U (ja) 波形整形回路
JPS6074337U (ja) ランダムパタ−ン発生器
JPS58149822U (ja) フリツプ・フロツプ回路
JPS5882039U (ja) 位相比較回路
JPS59159200U (ja) ステツプモ−タ駆動回路