JPS58129582A - カ−ド読取方式 - Google Patents
カ−ド読取方式Info
- Publication number
- JPS58129582A JPS58129582A JP57011094A JP1109482A JPS58129582A JP S58129582 A JPS58129582 A JP S58129582A JP 57011094 A JP57011094 A JP 57011094A JP 1109482 A JP1109482 A JP 1109482A JP S58129582 A JPS58129582 A JP S58129582A
- Authority
- JP
- Japan
- Prior art keywords
- card
- circuit
- insertion direction
- read
- paper
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K13/00—Conveying record carriers from one station to another, e.g. from stack to punching mechanism
- G06K13/02—Conveying record carriers from one station to another, e.g. from stack to punching mechanism the record carrier having longitudinal dimension comparable with transverse dimension, e.g. punched card
- G06K13/06—Guiding cards; Checking correct operation of card-conveying mechanisms
- G06K13/067—Checking presence, absence, correct position, or moving status of cards
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(→ 発明の技術分野
本発明は電子計算機システムの入力装置として用いられ
るカード読取装置におけるカード挿入方向に限定されな
い読取を行うカード読取方式に関するものである。
るカード読取装置におけるカード挿入方向に限定されな
い読取を行うカード読取方式に関するものである。
<h> 従来技術と問題点
従来カード読取装置は紙カードに穿孔されるか或はマー
ク記入の情報を光学的に読取り、12欄の情報を電子計
算機インターフェースに適合するようにコード1換を行
って情報を出力している。この際用いる紙カードには紙
力−ドの方向を規定するための1儒のプーナー・カッF
がある。lI取りに際してはこのコーナー・カットを揃
え、このコーナー・カットが規定位蓋にあるようにカー
ド読取装置に複軌する必要がある。従って多量の紙カー
ドの中にたとえ1枚でも方向の異なるカードがある場合
これを修正せねばならず、紙カード取扱いが不便であり
、能率も悪いという欠点があった。
ク記入の情報を光学的に読取り、12欄の情報を電子計
算機インターフェースに適合するようにコード1換を行
って情報を出力している。この際用いる紙カードには紙
力−ドの方向を規定するための1儒のプーナー・カッF
がある。lI取りに際してはこのコーナー・カットを揃
え、このコーナー・カットが規定位蓋にあるようにカー
ド読取装置に複軌する必要がある。従って多量の紙カー
ドの中にたとえ1枚でも方向の異なるカードがある場合
これを修正せねばならず、紙カード取扱いが不便であり
、能率も悪いという欠点があった。
(e) 発明の目的
本発明は上記従来の欠点に鑑み、紙カードの方向に左右
されない読取りの行えるカード読取方式を提供すること
を目的とするものである。
されない読取りの行えるカード読取方式を提供すること
を目的とするものである。
(イ)発明の構成
そしてこの目的は、カード読取装置において、挿入され
る紙カードの挿入方向を検出する手段と挿入して読取ら
れた該紙カードの情報を記憶する回路と、記憶された読
取情報を編集する回路とを付設し、前記検出手段の出力
により編集回路が記憶回路の読取情報を紙カードの挿入
方向に応じた順序で読出すようにしたことを特徴とする
カード読取方式を提供することによって達成される。
る紙カードの挿入方向を検出する手段と挿入して読取ら
れた該紙カードの情報を記憶する回路と、記憶された読
取情報を編集する回路とを付設し、前記検出手段の出力
により編集回路が記憶回路の読取情報を紙カードの挿入
方向に応じた順序で読出すようにしたことを特徴とする
カード読取方式を提供することによって達成される。
(#) 発明の爽施例
以下本発明の一集施例を図面によって詳述する。
第1図は本発明によるカード読取方式を実現するための
一例ブ讐ツタ図、第!図は紙カード挿入方向を示す模式
図である。
一例ブ讐ツタ図、第!図は紙カード挿入方向を示す模式
図である。
同図において1−1ないし1−4はセンす−、2は編集
回路、3はエンコーダ、4はカウンタ、6は演算回路、
6と7及び10と11はゲージ回路、8は記憶回路、9
と12と13はバッフアメそり、14はコード変換回路
、15は紙カードをそれぞれ示す。
回路、3はエンコーダ、4はカウンタ、6は演算回路、
6と7及び10と11はゲージ回路、8は記憶回路、9
と12と13はバッフアメそり、14はコード変換回路
、15は紙カードをそれぞれ示す。
セン−t−1−1ないし1−4は各紙カード15の4隅
に対応して設けられ、紙カード15が読取部に挿入され
た際に紙カードのコーナー・カット位置を検出するもの
であり発光素子と光電変換素子とから構成されている0
図に示す場合はセンナ1−1が信号を出力することとな
る。各センサー1−1ないし1−4の出力はエンコーダ
8に入力され符号化された信号はそれぞれ端子ム、B、
0.Dに出力される。このA、E、O,Dよりの信号は
紙カードがl11g図に示す状態に挿入された場合のそ
れぞれA’、 B’、 O’、 D’に対応する信号で
ある。カウンタ4は紙カードの桁(80桁)のアドレス
カウンタであり、かつカード続取部が読取った全デンタ
は記憶回路8に格納される。従ってこの記憶11M5か
らデータを取り出しバッフアメ令り9に入力するのに上
記のカウンタ4がアドレス、指定な行う。この場合カウ
ンタ値はOより80であり、全センサ1−1ないし1−
4が検出完了とともにカウントアツプを開始しく資)に
なるとOとなり停止する。更にカウンタ4に接続された
演算回路6は「81−カウンタ値」の演算を行いその結
果を出力する。この演算出力は記憶回路8の欄(記憶領
域)を逆のアドレスの順序で読出す信号となる。カウン
タ番のカウントアツプ信号はゲート回路6に入力され、
かつゲート回路6の他入力にはA、B端子が接続されて
いる。従って、前記A′とW状態の紙カードにおける前
記記憶回路8の格納データは正現カウンFアップのアド
レス指定に従ってバッファメモリ9に順次出力される。
に対応して設けられ、紙カード15が読取部に挿入され
た際に紙カードのコーナー・カット位置を検出するもの
であり発光素子と光電変換素子とから構成されている0
図に示す場合はセンナ1−1が信号を出力することとな
る。各センサー1−1ないし1−4の出力はエンコーダ
8に入力され符号化された信号はそれぞれ端子ム、B、
0.Dに出力される。このA、E、O,Dよりの信号は
紙カードがl11g図に示す状態に挿入された場合のそ
れぞれA’、 B’、 O’、 D’に対応する信号で
ある。カウンタ4は紙カードの桁(80桁)のアドレス
カウンタであり、かつカード続取部が読取った全デンタ
は記憶回路8に格納される。従ってこの記憶11M5か
らデータを取り出しバッフアメ令り9に入力するのに上
記のカウンタ4がアドレス、指定な行う。この場合カウ
ンタ値はOより80であり、全センサ1−1ないし1−
4が検出完了とともにカウントアツプを開始しく資)に
なるとOとなり停止する。更にカウンタ4に接続された
演算回路6は「81−カウンタ値」の演算を行いその結
果を出力する。この演算出力は記憶回路8の欄(記憶領
域)を逆のアドレスの順序で読出す信号となる。カウン
タ番のカウントアツプ信号はゲート回路6に入力され、
かつゲート回路6の他入力にはA、B端子が接続されて
いる。従って、前記A′とW状態の紙カードにおける前
記記憶回路8の格納データは正現カウンFアップのアド
レス指定に従ってバッファメモリ9に順次出力される。
前記演算回路6の逆のアドレス信号は0とD端子の信号
でゲート制御されるゲート回路Tに入力しているので、
σとy#kllllv紙カードにおける格納データを記
憶回路8より逆のアドレス順にパ7ア・メモリ9に読出
す。バッファメモリ書にはゲート回路10と11とを介
しバッファメモリ12と13とが接続される。このバッ
ファメモリ13はバッファメモリ9のそれぞれのビット
が交差する関係に格納されるようになっている。即ち1
桁目は12桁目へ、2桁目は11桁目等である。従って
ゲート回路lOはバッファメモリ9の内容に変化を加え
ずバッファメモリ12に入力するためム′とC′状態の
紙カードに対応するムとC端子よりの信号でゲートを開
くようにしている。また交差関係に出力したいWとy状
態の紙カードに対応する刀と0端子よりの信号はゲート
回路11を11とするようにしである。結果としてコー
ド変換回路14に入力される読取りデータは紙カード挿
入方向に関係なくム′状11jIl]ち正常方向に紙カ
ードが挿入されたと同一読取りデータが得られ−ことと
なる。
でゲート制御されるゲート回路Tに入力しているので、
σとy#kllllv紙カードにおける格納データを記
憶回路8より逆のアドレス順にパ7ア・メモリ9に読出
す。バッファメモリ書にはゲート回路10と11とを介
しバッファメモリ12と13とが接続される。このバッ
ファメモリ13はバッファメモリ9のそれぞれのビット
が交差する関係に格納されるようになっている。即ち1
桁目は12桁目へ、2桁目は11桁目等である。従って
ゲート回路lOはバッファメモリ9の内容に変化を加え
ずバッファメモリ12に入力するためム′とC′状態の
紙カードに対応するムとC端子よりの信号でゲートを開
くようにしている。また交差関係に出力したいWとy状
態の紙カードに対応する刀と0端子よりの信号はゲート
回路11を11とするようにしである。結果としてコー
ド変換回路14に入力される読取りデータは紙カード挿
入方向に関係なくム′状11jIl]ち正常方向に紙カ
ードが挿入されたと同一読取りデータが得られ−ことと
なる。
以上の説明はセンサーを4個所設けた例であるが勿論2
個所のセンサーを用いてタイ瑠ンダを同期せしめて検出
信号を取り出して何等支障されることのないのはいうま
でもない。
個所のセンサーを用いてタイ瑠ンダを同期せしめて検出
信号を取り出して何等支障されることのないのはいうま
でもない。
ω 発明の効果
以上、群細に説明したように、本発明のカード読取方式
はカード挿入方向に限定されずにカード情報を読取るこ
とができるめで、カード読取装置を取扱う上で容品であ
り、能率もよくなるといった効果大なるものとなる。
はカード挿入方向に限定されずにカード情報を読取るこ
とができるめで、カード読取装置を取扱う上で容品であ
り、能率もよくなるといった効果大なるものとなる。
館1図は本発明によるカード読取方式を1!現するため
の一例ブpツク図、#11図は紙カード挿入方向を示す
模式図である。
の一例ブpツク図、#11図は紙カード挿入方向を示す
模式図である。
Claims (1)
- 紙カードの情報を読取ゐカード読取装置において、挿入
される前記紙カードの挿入方向を検出する手段と、挿入
して読取られた該紙力−「の情報を記憶する回路とhさ
れた読取情報を編集する回路とを付設し、前記検出手段
の出力により前記編集回路が記憶回路に記憶された読取
情報を前記紙カードの挿入方向に応じた順序で読出Tよ
うにしたことを特徴とするカード読取方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57011094A JPS58129582A (ja) | 1982-01-26 | 1982-01-26 | カ−ド読取方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57011094A JPS58129582A (ja) | 1982-01-26 | 1982-01-26 | カ−ド読取方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58129582A true JPS58129582A (ja) | 1983-08-02 |
Family
ID=11768403
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57011094A Pending JPS58129582A (ja) | 1982-01-26 | 1982-01-26 | カ−ド読取方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58129582A (ja) |
-
1982
- 1982-01-26 JP JP57011094A patent/JPS58129582A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58129582A (ja) | カ−ド読取方式 | |
EP0448050A3 (en) | Electronic cash register | |
JPS5919388B2 (ja) | 文字読み取り装置 | |
JP2666931B2 (ja) | 光学的文字読取装置 | |
JPS6470970A (en) | Skew correcting circuit | |
JPS58101267U (ja) | バ−コ−ド入力装置 | |
JPS6137546U (ja) | 情報処理装置 | |
JPS59189475A (ja) | カ−ド読取り制御方式 | |
JPS63146141A (ja) | メモリカ−ド | |
JPH0739116Y2 (ja) | 磁気記録媒体のデ−タ読取装置 | |
JPS5844653U (ja) | 電子レジスタ | |
JPS554757A (en) | Error control system of memory unit | |
JPS6053889B2 (ja) | パリティチェック方式 | |
JPS6461173A (en) | Pipeline coding circuit | |
JPS63161406U (ja) | ||
JPS60155250U (ja) | 電話機 | |
JPS6093181U (ja) | デ−タ検出回路 | |
JPS5819366U (ja) | 紙葉類識別装置 | |
JPH04192090A (ja) | 光学文字読取装置 | |
JPS55115181A (en) | Reader for optical position and symbol | |
JPS605552U (ja) | 図形入力装置 | |
JPS585477U (ja) | マラソン等の着順判定装置 | |
JPS594067U (ja) | バ−コ−ド読取装置 | |
JPS55146550A (en) | High speed branch controlling system | |
JPS5968947U (ja) | 電子タイプライタ |