JPS58127257A - フロ−モニタ装置 - Google Patents

フロ−モニタ装置

Info

Publication number
JPS58127257A
JPS58127257A JP57009098A JP909882A JPS58127257A JP S58127257 A JPS58127257 A JP S58127257A JP 57009098 A JP57009098 A JP 57009098A JP 909882 A JP909882 A JP 909882A JP S58127257 A JPS58127257 A JP S58127257A
Authority
JP
Japan
Prior art keywords
program
serial
monitor
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57009098A
Other languages
English (en)
Inventor
「あ」田 生雄
Ikuo Yoshida
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP57009098A priority Critical patent/JPS58127257A/ja
Publication of JPS58127257A publication Critical patent/JPS58127257A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 器のフローモエタ績置、さらに詳しく云えば移動通信等
のように時間的な処理をマイタロプロセツナで行なうも
のであって、屋外O厳しい環境にて使用され、壕喪夷1
1KII!用されているフィールドでの問題解析を必要
とされ為機器の解析や、製造工程上で発生す為不IIL
原因の能率的な追求・解明をすゐためのツー−4Bタ装
置に関する。
マイタロプロセツナ使用機器では、そのデバッグ、トラ
ブルシュートおよび保守の九めに、目的とするプログラ
ムと一緒にモニタプログラムを持つことが考えられてい
る。
従来、大形機種では様々な方法が提案されているが、ワ
ンチップのプロ奄ツt@度のものではモニタ機能が適用
されゐのIll.まれであつ九。
それは内蔵するグログラムが小容量の丸め、集塊される
機能が単純でプロセッサシステムの入出力信号をチェッ
クすることで動作状態が把握でき喪からである。
ところが最近の技術進歩によシ、ワンチップのマイクロ
プロセッサと云えども高性能になりプログラムも大容量
化され、また処理のり7ト化が進むKつれて外部信号の
チェックで社問題の核心を把握で自なくなシつつある。
以上のようなことから、ワンチップマイタルプロセッサ
にもモニタ機能の搭載が必要とされゐようになってきた
が、これを採用するKmつては多くの鳩舎、機器の大き
さとコストに厳しい制約が6つ九。
すなわち、通常はある程度のモニタ機能を持九せようと
すると、しかるべき容量のメモリの増加およびハード回
路の増加を負荷として負うととKなるが、このウェイト
が目的とするプログラムを実現するハードおよびソフト
に対して十分小さな4のでなければならないという制約
があつ九つ したがって目的とするプログツムが小容量
なものほどモニタのソフト的負担を極力抑えなければな
らなかった。
また、通信分野では時間処理を扱うことが多くリアルタ
イムでモニタ信号を出す必要があった。
さらには機器の小形化、薄形化によ)部品点数削減、ソ
フト処理化が進められていゐ中ハード的な負担も極力抑
え、モニタのメツセージ社わかヤやすく設計者以外の者
にも十分連層できるものでなければならなかつ九〇 本発明の目的は、ワンチップのグロセツナに装備され紘
じめたマルチプロセッサシステム用のシリアルI10を
モニタ信号の出力端子として使用することにより、上記
の欠点を解決し、ハードおよびソフ)0両面においての
負担が少なく、かつ高速でモニタ信号を出力することが
できるフローモニタ装置を提供することにある。
前記目的を達成する丸めに、本発明によるフローモニタ
装置は目的とするプログツムを格納すゐ丸めのメモリと
シリアルI10を持つマイクロプロセッサと、前記シリ
アルI10の信号を外部入出力信号とすゐ丸めのインタ
フェース回路と1前記シリアルI10信号を7四−モニ
タ信号として受信する丸めの受信回路とからなり、前記
目的とするプログラムの中に、このプログラムの流れの
通過点、分岐点およびこのプログラム中で処理される情
報尋を出力するためのプログラムを挿入しておき、目的
とするプログラム実行時に前記シリアルI10から相幽
するデータを出力させ1とれを前記受信回路で受信し、
解読して表示または印字出力するように構成しである。
前記構成によれば、ソフトハード両面において負担を極
力抑え、かつ高速でモニタ信号を出力することカーでき
本発明の目的を完全に達成することができる。
以下、図面を参照して本発明をさらに詳しく説明する。
第1図は本発明によるフローモニタ装置のII!施例を
示すブロック図である。
本発明は目的とする機器1内の一部回路と、この機器に
外付する回路より構成される。
図において、3はメモリ部、4はシリアルI10付のマ
イクロプロセッサ、5はシリアルI10.6.7はイン
タフェース回路、2は受信回路である。 メモリ部3に
格納されている目的とするプロゲラ^はそのプログラム
の中で特定の箇所にモニタ信号の出力ルーチンが挿入さ
れてお〉、目的とするプログツムを奥行中にその箇所を
実行しえときに相当するモニタ信号がシリアルl10S
、インタフェース回路6、丁を介して受信回路2に送ら
れる。
モニタ信号ノ出カル−チンを挿入す為所は、プログラム
のラベル単位であp、目的とするプログツムの通過点お
よび分岐点を示す九めor−ドを割シ付けしている。 
また目的とす為プログラムの実行時に処理される内容お
よびその処理結果をモニタ信号として出力することが必
要な箇所、例えば受信したデータの内容の出力とし丸い
と亀の丸めにデータ出力用のコードを割如付けておLこ
の=−ドに続いて必要なデータの内容を出力するように
した出力ルーチンを目的とするプログツムの相幽する箇
所に挿入している。
シリアルI10内蔵のワンチップのマイクpプpセツナ
のシリアル■10の出力ルーチンは2〜3の命令ステッ
プで完了するように構成されている。 マイクロプロセ
ッサ4からのシリアk110Sは、111図に示t!5
に80.8CKの3つの信号線をモニタ信号として使用
している。 80はシリアル出力データ線であ)、デー
タ8ビツトを1フレームとしてiイタ賞プロセツナのソ
フト命令を実行すると、このデータ線に8ビツトが自動
的に出力される・ データの転送速度は、マルチプロセ
ッサ用の信号伝送線として用意されている丸め最高IM
ビット/秒程度と非常に高速で#)ヤ、第2@Otムは
十分に小さな値をとることができる。
第2図のtBはSO傷信号7し−ふとフレームの間の時
間を示しておシ、これはモニタ信号を出力する時間間隔
であるので任意の値をとりうる。
このtBを計測することにより、目的とするプログラム
の処理時間を知ることができる。
SCKは80とともに出力されるり冑〜ツタ信号であ妙
、外部回路によってSO傷信号受信する際に8CKの立
上ル時KSO出力信号をサンプルする丸めの同期クロツ
タである。
この8CK信号はマイクロプロセラt4の命令実行時に
80と同様、自動的に出力される。
第3図は第2図で示し九80信号をフレーム毎に8〜1
1で示したもOで、モニタ信号の3つの種類をデータA
1データBで表わしたものである。 データAは17レ
ームで完結するモニタ信号で、8は目的とするプログラ
ムの通過点シよび分岐点を表わすためにプログラムのラ
ベル単位に@シ付けられたコードをデータ内容としてい
る。
データBは目的とするプログラムで処理され九内容を出
力する鳩舎のモニタ信号であり、9はモニタ信号がデー
タ付であることを表わすコード、10および11はプロ
グツムで処理され九内容を示すデータである。 データ
が何フレーム出力されるかは9のフードによりわかる@
第1図において、インタフェース回路6.7は目的とす
る機器とそのモニタ受信回路2との間のシリアルI10
線に対するインタフェース回路であり1 コネクタおよ
び簡単なバッファ回路で構成され為。 インタフェース
回路6.7ではバッファ回路を持つことにより、内部回
路の保護をするとともにまた、インタフェース回路6、
フのどちらの電源が切れていても互いに影響をおよぼさ
ないようにする目的をもっている。
モニタ受信回路!は、目的とする機器内部1から出力さ
れるシリアルI10のモニタ信号を受信し、受信したコ
ードを解読してメツセージとして使用者にわかりやすく
表示または印字するとともに、モニタ信号とモニタ信号
の時間間隔を計測し、その結果を前記のモニタ信号のメ
ツセージとともに表示または印字する。
以上、詳しく説明しえように、本発明によればマイクロ
プロセッサに内蔵されたシリアルI10を使用してノ・
−ドおよびソフトの負担を極力少なくし、目的とするプ
ログラムに即し九七二り情報をプログラム動作の時間計
測も可能なように出力することができ、プログラムのデ
バッグ、機器のトラブ羨シュートおよび保守に十分な効
果を上げることができる。
【図面の簡単な説明】
第1図は本発明によるツー−モニタ装置の実施例を示す
回路ブロック図、第2図はシリアル■10を使用したモ
ニタ信号のタイムチャート、第3図はモニタ信号O種別
を説明する九めにモニタ信号を7レ一五単位で記述した
タイムチャートである。 1・・・目的とする機器 ト・・モニタ受信機3・・・
メモリ部 4・・・シリアルI10機能をもつマイタ關プ■セッサ 5・・・シリアルl10 6・・・目的とする機器内のインタフェース回路7・・
・モニタ受信機側インタフェース回路特許出願人 日本
電気株式全社

Claims (1)

    【特許請求の範囲】
  1. 目的とするグログラムを格納するためのメ毫りと、シリ
    アル110を持つイイクロプ田セツすと、前記シリアル
    I10の信号を外部入出力信号とするためのインタフェ
    ース回路と、前記シリアルI10信号をフローモニタ信
    号として受信する丸めの受信回路とからなり、前記目的
    とするプログツムの中に、このプログツムの流れの通過
    点、分岐点およびこのプログラム中で処理される情報等
    を出力するためのプログラムを挿入しておき、目的とす
    るプログラム実行待に前記シリアルI10から相当する
    データを出力させ、これを前記受信回路で受信し1解読
    して表示壕九は印字出力するように構成し九フーーモニ
    タ装置。
JP57009098A 1982-01-22 1982-01-22 フロ−モニタ装置 Pending JPS58127257A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57009098A JPS58127257A (ja) 1982-01-22 1982-01-22 フロ−モニタ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57009098A JPS58127257A (ja) 1982-01-22 1982-01-22 フロ−モニタ装置

Publications (1)

Publication Number Publication Date
JPS58127257A true JPS58127257A (ja) 1983-07-29

Family

ID=11711139

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57009098A Pending JPS58127257A (ja) 1982-01-22 1982-01-22 フロ−モニタ装置

Country Status (1)

Country Link
JP (1) JPS58127257A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05250226A (ja) * 1992-03-05 1993-09-28 Nec Ic Microcomput Syst Ltd プログラム開発支援装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54941A (en) * 1977-06-06 1979-01-06 Okuma Machinery Works Ltd Microcomputer control system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54941A (en) * 1977-06-06 1979-01-06 Okuma Machinery Works Ltd Microcomputer control system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05250226A (ja) * 1992-03-05 1993-09-28 Nec Ic Microcomput Syst Ltd プログラム開発支援装置

Similar Documents

Publication Publication Date Title
US5170470A (en) Integrated modem which employs a host processor as its controller
US6476854B1 (en) Video eavesdropping and reverse assembly to transmit video action to a remote console
EP1217602A2 (en) Updating image frames in a display device comprising a frame buffer
CN111651384B (zh) 寄存器的读写方法、芯片、子系统、寄存器组及终端
EP1209565A3 (en) Multicore dsp device having shared program memory with conditional write protection
GB2079995A (en) Portable data processing apparatus
WO2008007931A1 (en) Memory device having data processing function
EP0482589A2 (en) Method and apparatus for controlling bus in computer system to which expansion unit is connectable
US6484273B1 (en) Integrated EJTAG external bus interface
JP2971849B2 (ja) デジタル信号処理プロセッサーの非同期式直列データの送受信方法
JPS58127257A (ja) フロ−モニタ装置
JP3380827B2 (ja) エミュレータ装置
EP0992895A1 (en) Hardware accelerator for data processing systems
GB2289146A (en) Data buffering between processors.
EP0703530A2 (en) Detection of logic transitions in a data processing system
JPS647227A (en) Central processor
KR100251937B1 (ko) 범용 비동기 송수신기의 수신데이타 처리방법 및 그 장치
JPS5824934A (ja) デ−タ処理装置
KR100271663B1 (ko) 영상처리장치
JPS5833764A (ja) 時間監視方式
CN116302949A (zh) 基于mfc框架的三自惯组地面测试系统及方法、存储介质和设备
JP3029253U (ja) モニタ識別情報制御装置
JPS6021477A (ja) 携帯用小型時計
CN117909275A (zh) 一种同时兼容多种接口的方法、电路、系统及存储介质
CN114661633A (zh) 数据缓存装置、方法、集成电路芯片、计算装置和板卡