JPH11328141A - コンピュ―タ・システムのデッドロックを生じる要求の解決機構 - Google Patents

コンピュ―タ・システムのデッドロックを生じる要求の解決機構

Info

Publication number
JPH11328141A
JPH11328141A JP11110569A JP11056999A JPH11328141A JP H11328141 A JPH11328141 A JP H11328141A JP 11110569 A JP11110569 A JP 11110569A JP 11056999 A JP11056999 A JP 11056999A JP H11328141 A JPH11328141 A JP H11328141A
Authority
JP
Japan
Prior art keywords
request
hang
internal
internal hang
logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11110569A
Other languages
English (en)
Other versions
JP3528150B2 (ja
Inventor
C Jones Christin
クリスティン・シィ・ジョーンズ
Paku-Kin-Maku
パク−キン−マク
A Blake Michael
マイケル・エイ・ブレイク
Fii Michael
マイケル・フィー
E Straight Gary
ゲーリー・イー・ストレイト
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPH11328141A publication Critical patent/JPH11328141A/ja
Application granted granted Critical
Publication of JP3528150B2 publication Critical patent/JP3528150B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/52Program synchronisation; Mutual exclusion, e.g. by means of semaphores
    • G06F9/524Deadlock detection or avoidance

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)
  • Memory System (AREA)

Abstract

(57)【要約】 【課題】 マルチプロセッサ・システムにおいて、リク
エスタ間のデッドロックを処理するための、集中型デッ
ドロック解決システムを提供する。 【解決手段】 1つ以上の共用記憶制御装置(SC)に
接続される複数のCP及びI/Oアダプタを含むマルチ
プロセッサ・システムにおいて、リクエスタ間の潜在的
なデッドロックを検出し、回避するハードウェア機構が
開示される。各記憶制御装置に対する要求が、SCと主
メモリ間のフェッチ及びストアを処理するために使用さ
れるハードウェア機構などの内部ソースの他に、CP、
I/Oアダプタ、及び他のSCなどの、外部ソースから
も発信される。全ての要求はそれらの実行が開始される
以前に、格付け優先順位機構により、優先権を与えられ
なければならない。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はコンピュータ及びコ
ンピュータ・システムに関して、特に、マルチプロセッ
サ・システムにおいて、同一の資源へのアクセスを競合
する複数の要求タイプ間のデッドロックを阻止する機構
に関する。
【0002】
【従来の技術】共通の記憶制御装置(SC)に接続され
る複数の中央プロセッサ(CP)を有するマルチプロセ
ッサ・システムでは、複数のリクエスタが所与のサイク
ルにおいて、SCにより制御される資源をアクセスしよ
うとし得る。SCはストア・イン・レベル2(L2)キ
ャッシュの形式の、共通記憶装置へのアクセスを制御す
る。SCはまた、主メモリへのアクセスを制御する。L
2キャッシュ及び主メモリは、インタリーブとして知ら
れる独立のセクションに分割され、複数の要求による同
時アクセスを可能にする。
【0003】開発中のIBMマルチプロセッサ・システ
ムでは、要求がSCの外部のソース、すなわちCP、I
/Oアダプタから発信し、複数のCP/SCユニットを
含むシステムの場合、別のSCから発生し得る。要求は
また、SC内部の論理ステーション、特にSCから主メ
モリへのフェッチ要求を処理する論理、及びSCから主
メモリへのストア要求を処理する論理からも発生し得
る。
【0004】SC内には2つの処理パイプラインが存在
する。要求はパイプラインの1つにゲートされて、実行
を開始する前に、優先権を与えられなければならない。
ほとんどの場合、要求はパイプラインを通じる単一パス
の後、その実行を完了する。他の場合、要求は何らかの
理由でその処理を中断され、追加のパイプライン・パス
を生成する必要がある。優先権は各パイプライン・パス
に対して与えられなければならない。
【0005】各SCは6つのCPに接続され、これらは
フェッチ要求及びストア要求をSCに発生する。各CP
はストア・スルー・レベル1(L1)キャッシュを含
み、これはCPからSCのストア・インL2キャッシュ
に送信される大量のストア・トラフィックを生じる。C
Pストア要求は、SC内の特定のパイプラインをターゲ
ットとするが、フェッチ要求はいずれのパイプラインも
ターゲットとし得る。SCは各CPのための1つの専用
のフェッチ要求レジスタと、ストア要求のための1CP
につき2つのスタックとを含み、1パイプラインにつき
1スタックが対応し、各々が最大8つのストア要求を保
持できる。所与のCPに対する最も古いストアが、常に
最初に処理されなければならず、従って、1パイプライ
ンにつき1CP当たり1つのストアだけが、優先権のた
めに有効となり得る。従って、所与のサイクルにおい
て、SC内の1つのパイプラインへのアクセスを競合す
る最大12のCP要求(6フェッチ、6ストア)が存在
し得る。
【0006】各SCに接続される2つのI/Oアダプタ
が存在し、これらはフェッチ要求及びストア要求の両方
を送信し得る。各パイプラインに対して、4つの専用の
I/O要求レジスタがSC内に存在し、1つのI/Oア
ダプタに対して2つが対応し、これらはいずれのタイプ
の要求にも使用され得る。その結果、4つのI/O要求
が同一サイクルにおいて、所与のパイプラインの優先権
を競合し得る。
【0007】リモートSCからの要求は、フェッチ・コ
マンドまたはストア・コマンドであり得る。各パイプラ
インに対して、4つのリモート要求レジスタがSC内に
存在し、2つがフェッチに、他の2つがストアに割当て
られる。従って、同一サイクルに1つのパイプラインの
アクセスを競合する4つのリモート要求が存在し得る。
【0008】SCから主メモリへのフェッチ要求は、ラ
イン・フェッチ・アドレス・レジスタ(LFAR)とし
て知られるハードウェア機構により処理される。1パイ
プラインにつき4つのLFARが存在し、それらの全て
が同時に要求を生成し得る。同様に、L2キャッシュの
ストア・イン設計により必要とされる、SCから主メモ
リへのストア要求を処理するハードウェア機構も存在
し、これはライン・ストア・アドレス・レジスタ(LS
AR)として知られる。1パイプラインにつき4つのL
SARが存在し、それらは全て所与のサイクルにおい
て、優先権を競合し得る。
【0009】所与のサイクルにおいて、1つのパイプラ
インの優先権を競合する最大28個の有効要求がSC内
に存在し得ることがわかる。それらは、6個のCPフェ
ッチ、6個のCPストア、4個のI/Oアダプタ要求、
4個のリモートSC要求、4個のLFAR要求、及び4
個のLSAR要求である。全体として、最大50個の有
効な要求が存在し得る(いずれのパイプに対しても、6
個のフェッチ要求が存在し得る)。同一のタイプの要求
は、互いに最初に"事前優先"ステーションにおいて優先
権を競合し合う。所与のタイプの1要求、例えば1CP
フェッチ要求が事前優先論理により選択され、総合優先
権調停論理に送信され、そこで他のタイプの要求と優先
権を競合する。事前優先ステーションは、ラウンド・ロ
ビンまたは擬似LRU(最も最近オペレーションを完了
した要求が、最も低い優先権を有する)などの標準の優
先アルゴリズムを使用する。異なる事前優先ステーショ
ンは、処理される特定の要求に対して性能を最適化す
る、異なるアルゴリズムを使用する。
【0010】総合優先権調停論理は、格付け優先順位機
構を使用する。すなわち、要求の各カテゴリが、他の要
求タイプに対して、固定の優先順位を有する。優先順位
は、オペレーションの相対頻度の観点から割当てられ
る。これは頻度の低いオペレーションが、頻度の高いオ
ペレーションによりロック・アウトされることを阻止す
るために実行される。リモートSCからの要求、すなわ
ち最低頻度のオペレーションが、最も高い優先順位を有
する。次に高い優先順位は、LFAR及びLSARから
の要求であり、続いてI/Oアダプタ要求、CPフェッ
チ、及びCPストアの順である。CPストアは最も頻繁
なオペレーションであるので、最も低い優先順位を有す
る。
【0011】総合優先権調停論理は、1サイクルにつ
き、1パイプライン当たり1つの、従って最大2つの要
求を選択する。一旦要求が選択されると、その関連アド
レス及び制御情報が、SC内の2つの内部処理パイプラ
インの1つにゲートされ、そのパイプラインが実行を開
始する。前述のように、要求は通常、単一パイプライン
・パスの間にその処理を完了する。要求の実行が何らか
の理由により中断される場合、要求は各追加のパイプラ
イン・パスに対して、事前優先ステーション及び総合優
先権調停論理を再度通過しなければならない。
【0012】要求が実行すると、それはキャッシュ・イ
ンタリーブなどのSC内の資源か、または主ストアから
SCにデータをフェッチするために使用されるハードウ
ェア機構を使用する。これらの資源は、1サイクル以上
の他の要求にとっては使用不能である。資源可用性の特
定のチェックが事前優先権調停の間に実行され、特定の
チェックがオペレーションの実行中に実行されるので、
他のリクエスタが優先権を獲得したり、それらの処理を
完了することが阻止される。
【0013】SCリクエスタ間で、2つの状況において
デッドロックが発生し得る。すなわち、1)高優先順位
のリクエスタが、優先グラント・サイクルを使い尽く
し、低優先順位のリクエスタがグラントを受信するのを
阻止する状況、及び2)他のオペレーションが優先権を
要求できないほど、或いはたとえそれらが優先権を獲得
していても、それらの実行を完了できないほど、要求の
シーケンスがSC内の資源を多忙にする状況である。状
況2)は、高優先順位の要求が低優先順位の要求を阻止
する状況、或いは期待度は低いが、等しい優先順位の要
求(例えばCPフェッチ)が互いに注意し合う状況、ま
たは低優先順位の要求が高優先順位の要求をロック・ア
ウトする状況さえ生じ得る。観測された状況1)の例
は、大きなバースト内で発生するI/O要求であり、そ
の結果、CPフェッチをロック・アウトする。
【0014】極端な場合では、ロックアウト状況が過酷
な回復アクション、及びシステム機能停止さえ生じ得
る。経験上、デッドロックの潜在性を有さない設計を、
細心の注意を払い心がけたとしても、1つ以上のリクエ
スタがロック・アウトされる特定の要求シーケンスが発
生し得る。
【0015】要求間のデッドロックを検出し、阻止する
従来のアプローチが、Nguyenらによる1991年5月1
4日付けの米国特許第5016167号で述べられてい
る。彼らのデッドロック検出方法は、各CPリクエスタ
に、その要求が資源(主メモリ・インタリーブ)の使用
不能性により拒絶された回数をカウントさせる。リクエ
スタが特定の拒絶回数を超える場合、リクエスタは他の
CP要求が優先権を獲得することを阻止する"抑止"信号
を生成する。
【0016】本発明では、デッドロック検出が記憶制御
装置、すなわち集中化論理部分に配置される。これは全
てのタイプのリクエスタ間の、潜在的なデッドロック状
況の検出を可能にする。これはまた、同一の相対優先順
位のリクエスタ間の、または異なる優先順位のリクエス
タ間のロックアウト状況を解決する。更に、他のリクエ
スタの阻止が、SC内において、要求レジスタ・レベル
において達成される。このことは、SCの外部のリクエ
スタからオペレーションを再試行することに関わる、複
雑性及び遅延を回避する。主な違いは、本発明は、優先
権を与えられておらず、パイプライン・パスを生成して
いないリクエスタの、潜在的なロックアウトを検出する
ことである。なぜなら、本発明は、要求が実行を開始し
た回数にもとづくのではなく、要求がSC内で完了する
ことなく有効であった時間量にもとづくからである。
【0017】本発明では、リクエスタが既に実行を開始
したか否かにもとづき、条件付きで阻止される。開始し
た場合、リクエスタはデッドロック検出論理により影響
を受けない。このことは、ロックアウト・オペレーショ
ンの完了以前に、完了しなければならないオペレーショ
ンを阻止する可能性を回避する。
【0018】本発明はまた、カウンタの代わりに、正し
いインタバルで発生するように設計された内部パルスを
利用し、記憶制御装置のハングが検出される以前に、潜
在的なデッドロックを解決する。パルスが特殊な論理ス
テーションにより受信され、これがデッドロック検出の
ために使用されるインタバルをプログラマブルにし、特
定のカテゴリの要求に対して、デッドロック解決機能を
不能にする機能を提供する。
【0019】
【発明が解決しようとする課題】本発明は、マルチプロ
セッサ・システムにおいて、リクエスタ間のデッドロッ
クを処理するための、集中型デッドロック解決システム
を提供する。
【0020】
【課題を解決するための手段】本発明は前記目的を、記
憶制御装置(SC)内の集中型ハードウェア機構を用い
て達成する。異なる優先レベルを割当てられ、SC内の
資源を競合する異なるタイプの要求間で、潜在的なロッ
クアウトが解決される。これらの潜在的なハング状況
が、実際のハングが記憶制御装置により検出されるより
ずっと以前に、また回復が呼び出されるより以前に解決
される。
【0021】これらの改善が、SC内の要求レジスタの
有効ビットをモニタする手段を提供することにより達成
される。要求がSCにより受信されるとき、これらのレ
ジスタの有効ビットがセットされ、要求の実行が完了し
たときリセットされる。更に、"内部ハング検出パルス"
と呼ばれるパルスが提供され、固定時間インタバルに
て、1サイクルの間、活動状態となる。この時間インタ
バルは、記憶制御装置内のハングを検出するために使用
される、"グローバル(大域)・ハング・パルス"と呼ば
れるパルスの時間インタバルのサブセットである。
【0022】要求レジスタ有効ビットをモニタする論理
はまた、内部(インターナル)ハング検出パルスをモニ
タする。要求レジスタが、2つの内部ハング検出パルス
が発生するインタバルを通じて、連続的に有効な場合、
潜在的なデッドロック状態が存在することを示す"内部
ハング検出"ラッチがセットされる。その結果、内部ハ
ング検出出力信号がセットされる。
【0023】更に、各要求タイプに対して、内部ハング
検出出力信号をモニタし、信号が活動状態の時に、適切
なアクションを取るための制御論理の手段が提供され
る。このアクションは、各特定の要求が既に優先権を与
えられ、少なくとも1度パイプライン・パスを生成した
か否かを決定するステップを含む。肯定の場合、その要
求に対して、内部ハング検出出力信号が無視される。否
定の場合、要求の処理が中断され、非活動状態に保持さ
れる。結局、進行中の全ての要求が完了し、全ての新た
な要求が保留状態になる。それにより内部ハングを検出
した要求が完了し、その有効ビットがリセットされ、こ
のことが内部ハング検出ラッチ及び内部ハング検出出力
信号をリセットする。一旦内部ハング検出出力信号がリ
セットされると、全ての有効要求が解除され、優先権を
競合する資格を有する。
【0024】内部ハング検出ラッチは複数の要求に対し
て、独立にセットされ得る。この場合、任意の内部ハン
グ検出ラッチがセットされる限り、制御論理ステーショ
ンに送信される内部ハング検出出力信号が、活動状態に
維持される。内部ハング検出ラッチをセットする複数の
要求は、互いに干渉し合わない。一旦進行中の全ての要
求が完了し、新たな要求が保留状態の場合、内部ハング
を検出した全ての要求が完了する。内部ハング検出出力
信号がリセットされ、全ての有効要求が保留状態から解
除され、優先権を競合する。
【0025】内部ハング検出出力信号は、内部ハング検
出パルス間で1インタバルの間だけ、活動状態に維持さ
れる。この信号は、内部ハング検出パルスが受信される
度に、状態を変化する。例えば、信号がオン状態であ
り、内部ハング検出パルスが受信される場合、信号はオ
フ状態となる。任意の要求が内部ハング検出ラッチをセ
ットするか、オン状態の内部ハング検出ラッチを有する
場合、内部ハング検出出力信号が次の内部ハング検出パ
ルスの後、再度活動状態になる。これは内部ハング検出
機構の使用により、予期せぬ問題、例えばデッドロック
を生じる効果を有する場合などを処理するために実行さ
れる。内部ハング検出ハードウェアは、これにより影響
を受けない。要求レジスタ有効ビットは依然モニタさ
れ、追加の内部ハング検出ラッチがセットされ得る。制
御論理への内部ハング検出出力信号の同報だけが阻止さ
れる。
【0026】特定のカテゴリの要求(例えば全てのCP
フェッチ要求)に対して、内部ハング検出パルスを無視
する、ディセーブル・ラッチが提供される。ディセーブ
ル・ラッチがセットされると、関連する要求のグループ
に対して、内部ハング検出ラッチは決してセットされな
い。
【0027】内部ハング検出パルスのインタバルに対し
て、大きな度合いの柔軟性及びプログラマブル性が提供
される。内部ハング検出パルスが導出されるグローバル
・ハング・パルスは、例えば毎16000サイクル乃至
毎512000サイクル、その長さを変化し得る。"短
いハング検出パルス"が、グローバル・ハング・パルス
にもとづき生成される。設定に従い、8個、16個、3
2個、64個または128個の短いハング検出パルス
が、1グローバル・ハング・パルス・インタバル内で発
生し得る。更に追加の柔軟性を提供するために、短いハ
ング検出パルスを受信する論理が、カウントが固定値レ
ジスタに一致するまで、パルスをカウントする。その
時、内部ハング検出パルスが生成される。これにより、
短いハング検出パルスの1乃至7のカウントの後、内部
ハング検出パルスが生成される。固定値レジスタを全て
0にセットすると、内部ハング検出パルスの生成が禁止
され、従って、デッドロック解決論理を不能にする。こ
れらの及び他の改善が、以下の詳細な説明の中で述べら
れる。本発明の利点及び特徴をより理解するために、以
下の説明及び図面を参照されたい。
【0028】
【発明の実施の形態】全体システム構造:図1は、本発
明の好適な実施例のマルチプロセッサ・システムの概略
図である。完全に構成されたシステムでは、最大12個
のCP12、13、14、15、16、17、18、1
9、20、21、22、23、4つのI/Oアダプタ2
4、25、26、27、及び4つのメモリ・カード4
4、45、46、47が、2つの記憶制御装置10、1
1に接続され得る。1つのSCだけを含む1ノード・シ
ステムを有することも可能である。こうしたシステム
は、最大6個のCPと、2つのI/Oアダプタと、2つ
のメモリ・カードをサポートする。各CPはストア・ス
ルー・レベル1(L1)キャッシュを含み、各SCはス
トア・イン・レベル2(L2)キャッシュを含む。
【0029】CPまたはI/Oアダプタは、1つのSC
だけに直接接続される。所与のSCは、2つのメモリ・
カードに対する直接アクセスを有する。SC0 10
は、バス48を介してメモリ・カード0 44をアクセ
スし、別のバス49を介して、メモリ・カード2 45
をアクセスする。同様に、SC1 11は、バス50を
介してメモリ・カード1 46をアクセスし、別のバス
51を介して、メモリ・カード3 47をアクセスす
る。しかしながら、全てのCP及びI/Oアダプタは、
主メモリの任意の部分へのアクセスを有する。他の2つ
のメモリ・カードへの記憶アクセスは、CPまたはI/
Oアダプタにとって透過的なSC−SC間オペレーショ
ン52により処理される。各CPまたはI/Oアダプタ
は、データ・バスA及びデータ・バスBと呼ばれる、接
続SCへの2つのデータ・バスを有する。メモリ・カー
ド0及び1 44、46からの記憶データは、バスAを
介して返却され、メモリ・カード2及び3 45、47
からのデータは、バスBを介して返却される。
【0030】SCへの全ての要求は、CP、I/Oアダ
プタまたは他の(リモート)SCからSCに、アドレス
及びコマンドを送信することにより開始される。SCが
要求を完了するとき、応答及び、ことによるとデータが
要求の発信者に返送される。
【0031】CPからその接続SCへのフェッチ要求及
びストア要求は、単方向バス及び双方向バス28、2
9、30、31、32、33、34、35、36、3
7、38、39のグループを用いて、コマンド、アドレ
ス、データ及び応答を伝送する。CPフェッチ要求及び
ストア要求は、単方向バスを介して、その要求のアドレ
ス部分及びコマンド部分が送信され、データ部分は2つ
の双方向バスにより送信される。要求のデータ部分は、
CPからSCに送信されるストア・データ、またはSC
からCPに送信されるフェッチ・データである。これら
の双方向バスは、前述したデータ・バスA及びデータ・
バスBであり、それらはそれぞれ4倍長ワード幅であ
る。更に、SCから各CPへ、応答を送信するために使
用される単方向バスが存在する。こうした応答は、フェ
ッチ要求またはストア要求が完了した時点、及び要求の
ステータスが何であったか、例えば正常完了または無効
アドレスなどを示す。
【0032】I/Oアダプタ・インタフェースもまた、
双方向バス及び単方向バス40、41、42、43から
形成される。この場合、コマンド、アドレス及び応答
が、SCとI/Oアダプタとの間で、双方向バスを介し
て送信される。フェッチ・データ及びストア・データ
が、ダブルワード幅の2つの双方向バス、すなわちデー
タ・バスA及びデータ・バスBを介して送信される。単
方向バスは他の制御信号のために使用される。
【0033】リモートSCインタフェースは、コマン
ド、アドレス、応答及びデータのために、単方向バス5
2を使用する。従って、完全に構成されたシステム内に
は、これらのバスの2つのセットが存在し、1つはSC
0からSC1へのバスであり、他はSC1からSC0へ
のバスである。データは4つの4倍長ワード幅の単方向
バスを介して、すなわち、SC0からSC1にバスA及
びバスBを介して、及びSC1からSC0にバスA及び
バスBを介して伝送される。前述の1ノード・システム
の場合、リモートSCは存在せず、従ってリモートSC
から発信される要求は存在しない。
【0034】ハイ・レベル・アドレス・フロー:図2
は、図1に示される記憶制御装置(SC0)の1つのハ
イ・レベル・アドレス・フローを示す。パイプラインA
119及びパイプラインB120と呼ばれる2つの別々
のパイプラインが存在し、それぞれがそれ自身のディレ
クトリ121、122を有し、それぞれがメモリ制御装
置論理131、132を介して、1つのメモリ・カード
とのインタフェース133、134を有する。SC内の
2つの処理パイプラインは、前述の2つのデータ・バス
に対応する。パイプラインAは、バスA上の記憶装置
(メモリ・カード0)に対する要求を処理し、パイプラ
インBは、バスB上の記憶装置(メモリ・カード2)に
対する要求を処理する。パイプライン情報はデータフロ
ー論理136、137に転送され、そこでL2キャッシ
ュをアクセスするために使用される。1つのSCにつ
き、1つのパイプラインだけを有するシステムを有する
ことも可能である。この場合、SCは1つのメモリ・カ
ードに対してのみアクセスを有する。
【0035】所与のパイプラインに関連付けられるディ
レクトリは、オペレーションのパイプライン・パスの第
1サイクルでアクセスされる。ディレクトリ・ヒットが
発生する場合、データがL2キャッシュから返却され
る。ディレクトリ・ミスが発生する場合、要求は更にラ
イン・フェッチ・アドレス・レジスタ(LFAR)論理
123、124により処理される。要求に対するアドレ
ス及び制御情報が、各パイプラインにとって使用可能な
4つのLFARレジスタの1つにゲートされる。要求は
リモートSCインタフェース・レジスタ135を介し
て、リモートSCに送信される。リモートSC内のキャ
ッシュが問い合わされ、データがリモートSCから接続
(ローカル)SCに送信され、そこから要求元CPまた
はI/Oアダプタに送信される。リモートSCキャッシ
ュ内でミスが発生する場合、要求はターゲット・アドレ
スに従い、ローカルSCに接続されるメモリ・カードの
1つか、またはリモートSCに接続されるメモリ・カー
ドの1つに送信される。
【0036】L2キャッシュ内に新たなエントリのため
の空間を生成するために、キャッシュ・エントリが追放
されなければならない場合、それがライン・ストア・ア
ドレス・レジスタ(LSAR)論理125、126によ
り処理される。LRUアルゴリズムを用いて置換される
ターゲットのアドレスが、各パイプラインにとって使用
可能な4つのLSARレジスタの1つにゲートされる。
LSAR論理は、主メモリへのデータの記憶と、キャッ
シュ内のエントリの無効化を制御する。
【0037】SCの外部で発生する要求(フェッチまた
はストアを含み得る)は、リモートSCインタフェース
52、6つのCPインタフェース28、29、30、3
1、32、33、及び2つのI/Oアダプタ・インタフ
ェース40、41を介して受信される。各々の場合にお
いて、要求に対する情報を1サイクルの間ラッチするた
めに、インタフェース・レジスタ103、104、10
5が使用される。その後、要求は関連付けられる制御装
置に送信される。
【0038】SC内の各機能領域は、インタフェースか
らの入力、優先要求、及び要求がパイプラインを通過す
るときの制御を処理する、別々の制御装置を有する。2
つのI/Oアダプタ制御装置109、6つのCPフェッ
チ制御装置107、6つのCPストア制御装置108、
及び1つのリモートSC制御装置106が存在する。各
制御装置内には、所与の要求に関連する情報を追跡する
保持レジスタが存在する。これらのレジスタは、要求が
SCにより完了されるまで有効に維持される。ほとんど
の場合、要求を正しい保持レジスタに転送するために、
特定の復号が実行されなければならない。
【0039】リモートSC制御装置106内では、リモ
ートSCからのフェッチ要求及びストア要求のために別
々のレジスタが使用され、フェッチを保持するために1
パイプラインにつき2つのレジスタが、またストアを保
持するために2つのレジスタが割当てられる。インタフ
ェース情報は、4つのレジスタの所与のグループを選択
するパイプライン選択を含み、コマンドが復号されて、
それがフェッチかストアかが判断され、フェッチ・レジ
スタまたはストア・レジスタ対が選択される。
【0040】1つのインタフェース・レジスタが、各C
P104のCPフェッチ要求及びストア要求のために使
用される。入来コマンドが復号化され、それがフェッチ
かストアかを決定しなければならない。要求がインタフ
ェース・レジスタから関連CPフェッチ制御装置107
に、またはCPストア制御装置108にステージされ
る。前者は、1つのフェッチ要求レジスタを含み、後者
は各パイプラインに対して1つずつ、ストア要求のアド
レス及び制御ビットを含む、合計2つの8エントリ・ス
タックを含む。
【0041】I/Oアダプタから送信されるコマンド
も、フェッチまたはストアであり得る。I/O制御装置
109は、1パイプラインにつき、1つのI/Oプロセ
ッサにつき2つの要求レジスタを有し、合計1パイプラ
インにつき4つのレジスタが存在し、各々がフェッチま
たはストアを保持する。I/Oアダプタは、I/O制御
装置内で使用可能なレジスタを追跡し、コマンドが送信
されるときに宛先レジスタを示す。
【0042】各制御装置内において、有効な要求を示す
信号が、他の制御情報と共にその要求が所与のサイクル
において、優先権を獲得する資格があるか否かを決定す
るために使用される。所与のカテゴリ内の全ての資格の
ある要求が、関連する事前優先論理ステーションに送信
される。
【0043】リモートSC要求に対して、1つの事前優
先ステーション110が両方のパイプラインに対して存
在する。1つの要求が、パイプラインAまたはパイプラ
インBのいずれかの事前優先のために選択される。イン
タフェース・レジスタ内の要求は、即時優先権を獲得で
き、最も高い優先順位を有する。インタフェース・レジ
スタ内に要求が存在しない場合、事前優先論理が擬似L
RUアルゴリズム(最も最近完了した要求が、最も低い
優先順位を有する)を用いて、各パイプラインの4つの
レジスタ間を調停する。優先権は2つのパイプライン間
で交互される。
【0044】両方のパイプラインのCPフェッチに対し
ても、1つの事前優先ステーション112が存在する。
擬似LRUアルゴリズムを用いて、最大6つの資格のあ
る要求から1つを選択する。この調停はCPフェッチ要
求の宛先パイプラインに関係無しに実行される。
【0045】CPストアは、それらが受信される順序に
従い、処理されなければならない。ストア要求をバッフ
ァリングするために使用されるスタックは、FIFO順
序に従い管理される。所与のCPからの各パイプライン
に対する最も古いストアだけが、優先権を獲得する資格
がある。CPストアに対して、2つの別々の事前優先ス
テーション113、114が存在し、各パイプラインに
1つが対応する。従って、1サイクルに2つの異なるス
トアが事前優先を与えられることが可能である。CPス
トアの事前優先ステーションは、各パイプラインに対し
て変更ラウンド・ロビン・アルゴリズムを用いて、最大
6つの資格のある要求から1つのストアを選択する。
【0046】I/O制御装置もまた、パイプラインA及
びBに対して、別々の事前優先ステーション115、1
16を有する。各パイプラインに対する4つの可能な要
求間の事前優先が、それらがフェッチ・オペレーション
かストア・オペレーションかに関係無しに、擬似LRU
アルゴリズムにより決定される。
【0047】LFAR及びLSARに対する共用の事前
優先機構127、130が存在する。複数のLFAR要
求が存在する場合、それらは順序通りに、すなわちLF
AR0が最初で、続いてLFAR1、2及び3の順に選
択される。同様に、複数のLSAR要求が存在する場
合、それらはLSAR0から開始し、続いてLSAR
1、2及び3の順に、順序通り選択される。トグル・ラ
ッチがLFARとLSARとの間の優先権を交互する。
【0048】パイプラインのための総合優先権調停論理
117、118が、格付け優先順位を用いて1つの要求
を選択する。優先順位は要求の頻度にもとづき決定さ
れ、最も少ない頻度の要求が最も高い優先順位を有し、
最も頻度の高い要求が、最も低い優先順位を有する。優
先順位は降順に、リモートSC要求、LFAR/LSA
R要求、I/Oアダプタ要求、CPフェッチ要求、及び
CPストア要求である。選択された要求のアドレス及び
制御情報が、パイプラインの第1ステージに送信され
る。
【0049】各制御装置は両方のパイプライン128、
129から入力を受信し、パイプラインを通じて、その
要求の進行を追跡し、特定のパイプライン・サイクルに
おいて、有効な入力信号をモニタする。これらの信号の
あるものは、要求が現在パイプラインの特定のステージ
に存在するか否かを決定するために使用される。他のパ
イプライン入力の例には、ディレクトリ・ヒット結果
や、他のアドレス・レジスタとの比較などが含まれる。
これらの入力は、要求に対して必要とされる全ての資源
が使用可能か否か、或いは、その処理が特定の条件が満
足されるのを待機するために中断されなければならない
かを決定するために使用され得る。要求の処理が中断さ
れる場合、信号がパイプライン論理に送信される。制御
がリセットされ、この要求は後のパイプライン・ステー
ジにおいて、もはや有効なエントリとして現れない。信
号は制御装置内の様々な論理ステーションにも送信され
る。制御装置内で実行されるアクションには、要求が現
在実行中であることを示す制御ビットのリセットが含ま
れる。
【0050】本発明の主題である内部ハング検出論理1
40は、リモートSC、CPフェッチ、CPストア、及
びI/Oアダプタの制御論理から、有効要求標識144
を受信する。これはまた、グローバル・ハング・パルス
論理141から、グローバル・ハング検出パルスのサブ
セット142を受信する。これらがモニタされて、前述
のように内部ハング状態が検出される。内部ハングが検
出されるとき、信号143が内部ハング検出論理からC
Pフェッチ、CPストア、及びI/O制御装置に同報さ
れる。
【0051】内部ハング検出パルスの生成:図3は、内
部ハング検出パルスを生成する方法を示す。グローバル
・ハング・パルス論理141が、SC内のハングを検出
するために使用されるグローバル・ハング・パルス20
3を発生するパルス発生器201を含む。連続パルスの
間の時間はプログラマブルであり、16000サイクル
乃至512000サイクルでセットされ得る。分周器2
02により、短いハング検出パルス142がグローバル
・ハング・パルスから生成される。これらの短いハング
検出パルスの幾つかが、2つのグローバル・ハング・パ
ルス間の周期内で発生する。その数は、8個、16個、
32個、64個または128個にセットされ、2つのグ
ローバル・ハング・パルス間の周期内に8個乃至128
個の短いハング検出パルスが発生する。
【0052】短いハング検出パルス142は、内部ハン
グ検出論理140に送信される。そこでそれは3ビット
・カウンタ204に供給され、カウンタは短いハング検
出パルスが受信される度に、1増分される。この論理は
また、3ビット・リミッタ/ディセーブル・レジスタ2
09を含み、その値が比較器205により毎サイクルご
とに、カウンタの出力と比較される。リミッタ/ディセ
ーブル・レジスタの3ビットが論理和(208)され、
結果が比較器の出力と論理積(206)される。これに
より、リミッタ/ディセーブル・レジスタを値'000'
Bにセットすることにより、内部ハング検出パルス20
7の生成を禁止することができる。カウンタ値がリミッ
タ/ディセーブル・レジスタ内の値に一致し、リミッタ
/ディセーブル・レジスタが非0の値を有するとき、内
部ハング検出パルスが生成され、カウンタがリセットさ
れる。
【0053】個々の要求ハング検出:内部ハング検出パ
ルス207は、内部ハング検出論理140内の幾つかの
論理ステーションに送信される。各ステーションは、内
部ハング検出出力信号及び有効ビット、またはそれらに
等価なものをモニタすることにより、特定の要求に対す
る内部ハング検出をチェックする。(リモートSCから
の要求は内部ハング検出ラッチをセットするが、この論
理は内部ハング検出出力信号をチェックしない。従っ
て、リモートSCからの要求は、もしそれが内部ハング
検出をトリガする場合、他の要求を保留にするが、他の
要求タイプの間で、または他のリモートSC要求の間で
検出される内部ハングにより保留にされない。リモート
SC要求が保留にされると、より多くのデッドロックを
生じがちである。)
【0054】図4は、CPフェッチ、I/Oアダプタ・
フェッチ若しくはストア、またはリモートSCフェッチ
若しくはストアのいずれか特定の要求に対する、内部ハ
ング検出論理145、及び内部ハング検出出力信号14
3を生成する共用出力信号論理146を示す。各要求に
対する内部ハング検出論理は、アーム・ラッチ305及
び内部ハング検出ラッチ307を含む。更に、各要求タ
イプに対するディセーブル・ラッチ301が存在し、こ
れが'1'Bにセットされると、その特定のカテゴリの要
求に対する内部ハング検出のチェックを禁止する。例え
ば、内部ハング検出のチェックが、リモートSCからの
全ての要求に対して禁止される。このディセーブル・ラ
ッチは、ハードウェア初期化データによりセットされ
る。
【0055】内部ハング検出パルス207、要求レジス
タ有効ビット144a、及びディセーブル・ラッチの反
転信号302が論理積(303)され、アーム・ラッチ
305をセットする。次に、内部ハング検出パルス20
7、要求レジスタ有効ビット144a、及びアーム・ラ
ッチ305の出力が論理積(306)され、要求に対す
る内部ハング検出ラッチ307をセットする。要求が有
効の間に発生する第1の内部ハング検出パルスが、アー
ム・ラッチをセットする。アーム・ラッチがセットされ
る間に、第2の内部ハング検出パルスが発生すると、内
部ハング検出ラッチがセットされる。アーム・ラッチ及
び内部ハング検出ラッチは、要求レジスタ有効ビットの
反転321によりリセットされる。要求がいつでも完了
すると、要求レジスタ有効がリセットされ、アーム・ラ
ッチ及び内部ハング検出ラッチがリセットされる。内部
ハング検出ラッチをセットするために、要求レジスタ
が、少なくとも2つの連続内部ハング検出パルスの期
間、有効に維持されなければならないことがわかる。内
部ハング検出パルスの発生の直後に、有効がセットされ
る場合、要求レジスタは内部ハング検出ラッチがセット
される以前、ほとんど3つの内部ハング検出パルスの
間、有効であり得る。
【0056】この要求に対する内部ハング検出ラッチ3
07が、他の全ての要求に対する内部ハング検出ラッチ
312と論理和(311)される。この論理和311の
結果が、トグル・ラッチ314と論理積(313)さ
れ、内部ハング検出出力信号143が生成される。トグ
ル・ラッチは、別の内部ハング検出パルスが受信される
度に、内部ハング検出出力信号の状態を変化するために
使用される。内部ハングが検出されなかった場合、トグ
ル・ラッチは初期に'1'Bに強制される。これは内部ハ
ング検出ラッチの論理和を反転し(315)、それをト
グル・ラッチの入力に接続される論理和ゲート316に
供給することにより達成される。一旦任意のハングが検
出されると、内部ハング検出パルスが受信される度に、
トグル・ラッチの値が反転される。これは内部ハング検
出パルス207を、トグル・ラッチ319の反転出力と
論理積(320)し、それを論理和ゲート316の入力
に供給することにより達成される。トグル・ラッチの出
力はまた、内部ハング検出パルスの反転コピー317と
論理積(318)され、結果が論理和ゲート316の入
力に供給される。この結果により、トグル・ラッチは内
部ハング検出パルスが存在しないとき、その値を保持す
る。
【0057】トグル・ラッチを使用する結果、要求が内
部ハング検出ラッチをセットするとき、内部ハング検出
出力信号が活動状態となるが、次の内部ハング検出パル
スが送信されるとき、内部ハング検出ラッチが依然オン
状態であれば、内部ハング検出出力信号がオフされる。
これは内部ハング検出の使用により引き起こされる、予
期せぬデッドロックを回避するためである。トグル・ラ
ッチは出力信号をゲートするだけで、個々の要求に対し
て、アーム・ラッチ及び内部ハング検出ラッチに影響を
及ぼさない。
【0058】各要求レジスタに対するアーム・ラッチ及
び内部ハング検出ラッチの設定は、互いに独立であり、
従って、内部ハング検出ラッチが複数の要求に対してセ
ットされ得る。全ての内部ハング検出が論理和(31
1)されるので、いずれかの内部ハング検出ラッチがオ
ンで、トグル・ラッチ314がオンである限り、内部ハ
ング検出出力信号が活動状態に維持される。内部ハング
を検出した全ての要求が完了し、それらの有効ビットが
リセットされると、全ての内部ハング検出ラッチがリセ
ットされ、内部ハング検出出力信号がリセットされる。
【0059】図5は、CPストアに対する内部ハング検
出論理を示す以外は、図4と同様である。CPストアに
対して、要求に対する個々の有効ビットは存在しない。
アーム・ラッチ305及び内部ハング検出ラッチ307
をセット及びリセットするために使用される機構は、ス
トア・スタック内に少なくとも1つのストアが存在する
ことを示すストア保留信号144b、及びSCがストア
要求を完了したことを示すスタック減分信号144cで
ある。ストア保留がドロップするとき、それはストア・
スタックが空である(すなわち、全てのストアが完了し
た)ことを示す。特定の回復状況などの幾つかの場合で
は、ストアを完了することなくストア・スタックがリセ
ットされ、スタック減分に加え、ストア保留のチェック
を必要とする。
【0060】アーム・ラッチ305は、内部ハング検出
パルス207と、ディセーブル・ラッチの反転信号30
2と、スタック減分の反転信号327により論理積(3
29)されたストア保留信号144bとを論理積(30
3)することによりセットされる。内部ハング検出ラッ
チ307は、内部ハング検出パルス207と、アーム・
ラッチ305の出力と、スタック減分の反転信号327
により論理積(329)されたストア保留信号144b
とを論理積(306)することによりセットされる。従
って、特定のCPに対してストア保留がオンであり、1
個の内部ハング検出パルスが受信される場合、アーム・
ラッチがセットされる。ストア保留がオン状態で、アー
ム・ラッチがオン状態で、第2の内部ハング検出パルス
が受信されると、内部ハング検出ラッチがセットされ
る。アーム・ラッチ及び内部ハング検出ラッチは、スタ
ック減分信号144cとストア保留の反転信号328と
の論理和330を用いてリセットされる。スタック減分
がセットされるか、ストア保留がリセットされると、ア
ーム・ラッチ及び内部ハング検出ラッチがリセットされ
る。CPストアの内部ハング検出ラッチは、他の要求の
内部ハング検出ラッチと論理和(311)され、その出
力がトグル・ラッチ314と論理積(313)され、図
4で述べたように、内部ハング検出出力信号が生成され
る。
【0061】個々の制御装置:図6は、個々の制御装置
の論理回路を示す。1例として、CP0からのフェッチ
のための制御装置が示される。制御装置は、SCがその
処理を完了するまで、ある特定の要求に対する情報を保
持するレジスタを含む。1つのレジスタは、インタフェ
ース28aを介して受信されるアドレス418を保持す
る。別のレジスタは、状態マシン・ガバナ417であ
り、これはコマンドなど、インタフェース28bを介し
て送信される制御情報の他、要求が実行されるとき(4
31)に生成される追加の制御情報を保持する。更に、
有効ビット・レジスタ144aが存在し、その出力は制
御装置内で使用され、内部ハング検出論理にも送信され
る。CP0からのフェッチ・コマンドが、インタフェー
ス・レジスタ内で検出され、非ゲート信号419が生成
されると、有効ビットがセットされ、アドレス・レジス
タ及び状態マシン・ガバナがロードされる。要求が完了
するとき(420)、これらの全てのレジスタがリセッ
トされる。
【0062】各制御装置はまた、次の処理のための論理
回路を有する。 ・要求が優先権を獲得する資格があるか否かを判断す
る。 ・要求を事前優先論理に送信する。 ・要求が事前優先を与えられる場合、その要求の情報を
パイプライン制御に送信する。 ・要求が実行パイプラインを進行するとき、それをモニ
タする。 ・必要に応じて、要求の実行を中断する。 ・実行が中断される場合、現パイプライン・パスに関す
る情報を保管する。 ・必要に応じて、要求を非活動状態に保持する。 ・要求が中断された後、その要求の実行を再開する。
【0063】制御装置は有効ビット144aと、状態マ
シン・ガバナからの信号421との論理積413によ
り、要求が優先権を競合する資格があるか否かを決定す
る。この計算には状態保持レジスタ411も含まれ、こ
れは論理積される前に反転(412)される。このこと
は、状態保持レジスタが非0の場合、要求が優先権を獲
得する資格を阻止する。状態保持レジスタについては、
以下のセクションで詳述する。
【0064】要求が優先権を獲得する資格がある場合、
制御装置は優先要求信号414を、その特定の要求カテ
ゴリに対する事前優先論理に、この例ではCPフェッチ
事前優先論理に送信する。要求が事前優先権を与えられ
ると、事前優先論理からの選択信号425が制御装置に
送信される。要求からのアドレス418、及び状態マシ
ン・ガバナからの特定の制御情報422が、選択信号と
共にゲート(426、428)され、パイプライン論理
427、429に送信される。要求が総合優先論理回路
により優先権を与えられると、これらのフィールドが2
つの実行パイプラインの1つにゲートされる。
【0065】各制御装置はまた、実行パイプラインを通
じて要求の進行をモニタする論理回路を含む。両方のパ
イプラインの各ステージから、制御信号が受信される。
これらの信号は、要求がパイプラインの1つの特定のス
テージにあるか否かを判断するために使用される。他の
タイプのパイプライン制御情報も受信され、それらには
ディレクトリ・ヒット信号や、他の要求レジスタに対す
るアドレス比較を示す信号などが含まれる。
【0066】所与の要求はその完了以前に、パイプライ
ンを通じて、2つ以上のパスを生成する必要があり得
る。制御装置は、要求がパイプラインを通過するとき、
その要求の処理を中断し、後に処理を再開する機構を提
供する。中断は要求の拒絶として知られる。要求が何ら
かの理由により拒絶されるとき、要求がもはや活動状態
でないことを示す制御信号がパイプラインに送信され
る。制御信号は状態マシン・ガバナにも送信され、ガバ
ナは要求がもはや活動状態でないことを示すように更新
され、現パイプライン・パスの結果に関する情報を保管
する。この情報は、将来のパイプライン・パス内で実行
されるアクションを決定するために使用される。
【0067】一旦要求が拒絶されると、要求は特定の条
件が満足されるまで、非活動状態に保持される必要があ
り得る。状態保持レジスタ411は、この目的のために
使用される。状態保持レジスタは、要求が特定の事象を
待機しなければならないときセットされ、その事象が発
生するとリセットされる。状態保持レジスタが非0の場
合、それは要求が優先権を獲得する資格を阻止し、従っ
て、要求がパイプライン・パスを生成することを阻止す
る。要求が幾つかの異なる状態を待機することを可能に
するために、複数の状態保持レジスタが使用され得る。
【0068】要求が拒絶された後、その実行を再開する
ために、制御装置は要求を事前優先論理に再送しなけれ
ばならない。これは要求を保留にする必要がない場合に
は即時に、或いは状態保持レジスタがリセットされた後
に発生する。
【0069】内部ハング検出のためのこれらの機構の幾
つかの例が、図6に示される。内部ハング検出のために
チェックされる特定のパイプライン情報は、要求がパイ
プラインの1つの第2サイクル402にあることを示す
情報である。要求が第2パイプライン・サイクルの場
合、2つのアクションが取られる。
【0070】第1に、第2のパイプライン・サイクルを
示す信号402が、内部ハング検出出力信号143の反
転信号400と論理積(401)される。その結果が、
内部ハング無視ラッチ404をセットするために使用さ
れる。それにより内部ハング無視ラッチは、内部ハング
検出出力信号がオフの時に、この要求がパイプライン・
パスを生成したことを記憶しておくために使用される。
この情報は、あらゆる将来のパイプライン・パスのため
に使用される。内部ハング無視ラッチがセットされる
と、要求は内部ハング検出出力信号の状態をチェックす
ることを阻止される。要求有効の反転信号403は、内
部ハング無視ラッチ404をリセットするために使用さ
れ、このラッチは要求が完了するときリセットされる。
【0071】第2に、パイプラインの第2のサイクルに
おいて、要求の拒絶条件がチェックされる。図6に示さ
れるチェックは、内部ハング検出出力信号143のオン
に対するチェックである。内部ハング検出出力信号14
3が、内部ハング無視ラッチの反転信号405、及びこ
れがパイプラインの第2ステージであることを示す信号
402と論理積(406)される。結果は要求の拒絶で
あり、これは状態保持レジスタ411をセットするため
に使用される。従って、内部ハング検出出力信号がオフ
であったときに、要求が前のパイプライン・パスを生成
しなかった場合だけ、要求が内部ハング検出により拒絶
される。それにより、内部ハング検出出力信号がオンに
なる前に、既に実行を開始したあらゆる要求が完了する
ことが可能になる。さもないと、進行中の要求が制御信
号(例えば、要求の比較が有効であることを示すビッ
ト)をセット・アップしてしまい、このことが内部ハン
グを検出した要求の実行を阻止し得る。
【0072】他の可能な拒絶条件は、様々なパイプライ
ン・サイクルにおいてチェックされ、例えば、他の要求
レジスタとのアドレス比較が、第1パイプライン・サイ
クルでチェックされる。内部ハング拒絶情報は、要求の
他の全ての可能な拒絶と論理和(407)される。任意
の拒絶が発生すると、信号410がパイプライン制御及
び状態マシン・ガバナに送信される。この信号はインタ
フェースからの非ゲートと論理和(430)され、制御
装置内で生成される信号431により、状態マシン・ガ
バナ・レジスタをロードする。
【0073】状態保持レジスタ411は事前優先要求を
阻止する。なぜなら、その反転信号412が、事前優先
信号414を生成するために使用される他の信号と論理
積(413)されるからである。状態保持レジスタは、
内部ハング検出出力信号143の反転信号400により
リセットされ、従って、内部ハング検出出力信号がリセ
ットされるとき、リセットされる。その時点で、要求が
再度、事前優先論理に送信され、更に追加のパイプライ
ン・パスを生成する。
【0074】内部ハング検出機能に参加する制御装置
は、CPフェッチ、CPストア、及びI/Oアダプタ要
求に対する制御装置である。前述の拒絶チェックは、こ
れらの全ての制御装置により実行される。内部ハング検
出出力信号が活動状態になると、結局、内部ハング無視
ラッチがセットされた全ての要求が完了し、ラッチがセ
ットされていない全ての要求が保留状態になり、内部ハ
ング検出出力信号がリセットされるのを待機する。この
ことは、自身の内部ハング検出ラッチをセットした要求
だけを、優先権を競合するオペレーションとして残すこ
とを可能にし、最終的にそれらが完了する。自身の内部
ハング検出ラッチをセットした全ての要求が完了したと
き、内部ハング検出出力信号がリセットされる。その時
点で、全ての要求に対する状態保持レジスタがリセット
され、全ての有効要求が優先権を獲得する資格を有する
ことになる。
【0075】リモートSC要求レジスタの有効ビット
が、内部ハング検出ラッチ及び結果の内部ハング検出出
力信号をセットするために使用されるが、リモートSC
からの要求のための制御装置は、内部ハング検出出力信
号を受信しない。従って、ハングがリモート要求により
検出される場合、CP及びI/Oアダプタ要求は保留に
されるが、リモート要求は任意の他の要素により検出さ
れるハングにより保留にされない。
【0076】まとめとして、本発明の構成に関して以下
の事項を開示する。
【0077】(1)記憶制御装置を有するコンピュータ
・システムであって、パイプライン・パスにより処理さ
れ、バスを介して接続されるメモリ及び他のリクエスタ
に対するフェッチ要求及びストア要求、及び他の要求を
発行する処理要素を含む、複数のリクエスタと、記憶制
御装置機構(SC)と、競合するリクエスタ間の潜在デ
ッドロック状況を検出するために使用されるデッドロッ
ク解決論理であって、プロセッサ・フェッチ要求及びス
トア要求及び他の要求を処理する要求論理と、要求処理
を中断し、特定の条件が満足されるまで、前記要求を保
留状態に保持し、その後前記要求を再開する機構と、前
記記憶制御装置機構内のハングを検出し、短いハング・
パルスを生成するグローバル・ハング・パルス論理と、
多数の短いハング・パルスが検出され、潜在的なデッド
ロック状態が存在することを示すとき、内部ハング検出
パルスを生成することにより、内部ハング検出出力信号
をセットする内部ハング検出論理と、検出されたハング
をパイプライン・パス内において無視するために使用さ
れる制御論理とを含む、デッドロック解決論理とを含
む、コンピュータ・システム。 (2)前記デッドロック解決論理が、前記記憶制御装置
機構内で、リクエスタ間の潜在的なデッドロックを解決
し、前記記憶制御装置機構内の資源を競合する、異なる
優先レベルを割当てられた異なるタイプの要求間の潜在
的ロックアウトを、前記記憶制御装置機構により実際の
ハングが検出され、回復が呼び出されるよりもずっと以
前に、潜在的ハング状況を解決することにより解決す
る、前記(1)記載の対称マルチプロセッサ・システ
ム。 (3)前記記憶制御装置機構が、該装置に接続される中
央プロセッサ(CP)、I/Oアダプタ機構、及びリモ
ート記憶制御装置を含む、各処理要素からの要求の情報
を保持するレジスタを使用し、前記レジスタが、前記要
求が前記記憶制御装置機構により受信されるときセット
され、前記記憶制御装置機構が前記要求の実行を完了す
るときリセットされ、前記デッドロック回避機構のモニ
タ論理が、前記記憶制御装置内の要求レジスタの有効ビ
ットをモニタし、前記レジスタの前記有効ビットが、前
記要求が前記記憶制御装置機構により受信されるときセ
ットされ、前記要求の実行が完了するときリセットされ
る、前記(2)記載の対称マルチプロセッサ・システ
ム。 (4)前記内部ハング検出パルスを生成する前記内部ハ
ング検出論理が、固定時間インタバルにて、1サイクル
の間活動状態になり、該活動期間が前記記憶制御装置内
のグローバル・ハング・パルスを検出するために使用さ
れる、グローバル・ハング検出論理パルスの時間インタ
バルのサブセットである、前記(3)記載の対称マルチ
プロセッサ・システム。 (5)前記要求レジスタの有効ビットをモニタする前記
モニタ論理が、前記内部ハング検出パルスをモニタし、
前記要求レジスタ・ビットが、2つの前記内部ハング検
出パルスが発生するインタバルを通じて、連続して有効
なとき、潜在デッドロック状態が存在することを示す内
部ハング検出ラッチ機構をセットし、その結果、内部ハ
ング検出出力信号をセットする、前記(4)記載の対称
マルチプロセッサ・システム。 (6)前記デッドロック解決論理が、各要求タイプに対
して、前記内部ハング検出出力信号をモニタし、前記信
号が活動状態の時、適切なアクションを取り、各特定の
要求が既に優先権を与えられ、パイプライン・パスを少
なくとも1度生成したか否かを決定する制御論理を含
み、肯定の場合、前記内部ハング検出出力信号が前記制
御論理により前記要求に対して無視され、否定の場合、
前記要求の処理が中断され、進行中の全ての要求が完了
するまで、非活動状態に保持され、全ての新たな要求が
保留状態となり、前記内部ハングの検出を引き起こした
前記要求が完了するのを可能にし、その有効ビットをリ
セットし、その結果、前記内部ハング検出ラッチ及び前
記内部ハング検出出力信号をリセットする、前記(5)
記載の対称マルチプロセッサ・システム。 (7)一旦前記内部ハング検出出力信号がリセットされ
ると、全ての有効な要求が解除され、優先権を競合する
資格を有する、前記(6)記載の対称マルチプロセッサ
・システム。 (8)前記内部ハング検出ラッチが複数の要求に対して
独立にセットされ、任意の前記内部ハング検出ラッチが
セットされる限り、前記制御論理に送信される前記内部
ハング検出出力信号が活動状態に維持され、一旦進行中
の全ての要求が完了し、新たな要求が保留状態である
と、前記内部ハングを検出した全ての要求が完了し、前
記内部ハング検出出力信号がリセットされ、全ての有効
な要求が保留状態から解除され、優先権を競合する、前
記(6)記載の対称マルチプロセッサ・システム。 (9)前記内部ハング検出出力信号が、前記内部ハング
検出パルス間の1インタバルだけ活動状態に維持され、
前記内部ハング検出パルスが受信される度に、前記信号
が状態を変化する、前記(8)記載の対称マルチプロセ
ッサ・システム。 (10)前記制御論理が、特定のカテゴリの要求に対し
て、前記内部ハング検出パルスが無視されることを可能
にするディセーブル・ラッチを含み、前記ディセーブル
・ラッチがセットされる場合、前記内部ハング検出ラッ
チ機構が、関連付けられる要求グループに対してセット
されない、前記(4)記載の対称マルチプロセッサ・シ
ステム。 (11)前記内部ハング検出パルス期間がプログラマブ
ルである、前記(1)記載の対称マルチプロセッサ・シ
ステム。 (12)前記内部ハング検出パルスが導出される前記グ
ローバル・ハング・パルスが、可変長であり、"短いハ
ング検出パルス"が前記グローバル・ハング・パルスに
もとづき生成され、長さ設定に従い、特定数の短いハン
グ検出パルスが1グローバル・ハング・パルス・インタ
バル内に発生する、前記(1)記載の対称マルチプロセ
ッサ・システム。 (13)カウントが固定値レジスタに一致するまで、前
記短いハング検出パルスがカウントされ、一致時点で、
前記内部ハング検出パルスが生成される、前記(1)記
載の対称マルチプロセッサ・システム。 (14)前記固定値レジスタをオール0にセットするこ
とにより、前記内部ハング検出パルスの生成を禁止し、
前記デッドロック解決論理を使用不能にする、前記
(1)記載の対称マルチプロセッサ・システム。 (15)内部ハング検出ラッチが複数の要求に対してセ
ットされ、任意の前記内部ハング検出ラッチがオンの
時、前記内部ハング検出出力信号が生成される、前記
(1)記載の対称マルチプロセッサ・システム。 (16)任意の特定のカテゴリの要求に対して、内部ハ
ング検出ラッチのセットを阻止するディセーブル・ラッ
チが提供され、前記カテゴリがCPフェッチ、CPスト
ア、I/Oアダプタ要求、及びリモートSC要求であ
る、前記(1)記載の対称マルチプロセッサ・システ
ム。 (17)前記内部ハング・パルスが受信される度に、前
記内部ハング検出出力信号の状態を変化するために使用
されるトグル・ラッチを含む、前記(1)記載の対称マ
ルチプロセッサ・システム。 (18)前記記憶制御装置機構のための、複数の記憶制
御装置(SC)が存在する、前記(1)記載の対称マル
チプロセッサ・システム。 (19)接続されるCP、I/Oアダプタ、及びリモー
トSCの各々からの要求の情報を保持するレジスタを含
み、前記レジスタが、前記要求が前記SCにより受信さ
れるときセットされ、前記SCが前記要求の実行を完了
するときリセットされる、前記(1)記載の対称マルチ
プロセッサ・システム。 (20)前記SCから主記憶へのフェッチ要求を処理す
るLFAR論理、及び前記SCから前記主記憶へのスト
ア要求を処理するLSAR論理を含む、前記(1)記載
の対称マルチプロセッサ・システム。 (21)所与のカテゴリ内の全ての可能な有効な要求か
ら1つを選択する事前優先論理を含み、前記カテゴリが
CPフェッチ、CPストア、I/Oアダプタ要求、リモ
ートSC要求、及びLFAR/LSAR要求である、前
記(1)記載の対称マルチプロセッサ・システム。 (22)所与のサイクルにおいて、前記事前優先論理ス
テーションから、1パイプライン当たり1つの、高々2
つの要求を選択する総合優先論理と、CPフェッチ、C
Pストア、I/Oアダプタ要求、リモートSC要求、L
FAR要求及びLSAR要求の処理を制御する要求処理
論理と、要求の処理を中断し、特定の条件が満足される
まで、前記要求を保留状態に保持し、次に前記要求の処
理の再開を可能にする機構とを含む、前記(1)記載の
対称マルチプロセッサ・システム。 (23)グローバル・ハング・パルスが設定可能なイン
タバルで生成され、前記記憶制御装置内のハングを検出
するために使用される、前記(1)記載の対称マルチプ
ロセッサ・システム。 (24)1グローバル・ハング・パルス期間内に、グロ
ーバル・ハング・パルスから短いハング検出パルスを設
定可能な回数発生させる分周器を含む、前記(1)記載
の対称マルチプロセッサ・システム。 (25)短いハング検出パルスをカウントし、前記カウ
ントを設定可能な限度値と比較し、前記短いハング検出
パルスの数が前記限度値に一致するとき、前記内部ハン
グ検出パルスを生成するカウンタ機構を含む、前記
(1)記載の対称マルチプロセッサ・システム。 (26)モニタ論理が各要求に対する有効標識の他に、
前記内部ハング検出パルスをモニタし、2つの前記内部
ハング検出パルスのインタバルの間、連続的に有効であ
る任意の要求に対して、内部ハング検出ラッチをセット
し、前記要求が完了するとき、該要求に対して前記内部
ハング検出ラッチをリセットする、前記(1)記載の対
称マルチプロセッサ・システム。 (27)内部ハング検出ラッチが任意の要求に対してセ
ットされるとき、前記内部ハング検出出力信号を同報す
る伝達機構を含む、前記(1)記載の対称マルチプロセ
ッサ・システム。 (28)前記内部ハング・ラッチを無視する信号が、特
定の要求に対する前記制御論理が、パイプライン・パス
が生成され、前記内部ハング検出出力信号がオフであっ
たことを記憶しておき、該情報を用いて、将来のパイプ
ライン・パスにおいて、前記内部ハング検出出力信号を
無視することを可能にする、前記(1)記載の対称マル
チプロセッサ・システム。
【図面の簡単な説明】
【図1】本発明の好適な実施例のマルチプロセッサ・シ
ステムのシステム概要を示す図である。
【図2】図1のマルチプロセッサ・システム内の1つの
記憶制御装置のアドレス・フロー図である。
【図3】内部ハング検出パルスの生成を示す図である。
【図4】CPフェッチ、I/Oアダプタ・フェッチ若し
くはストア、またはリモートSCフェッチ若しくはスト
アのいずれか1つの特定の要求に対する、内部ハング検
出論理、及び内部ハング検出出力信号を生成する論理を
示す図である。
【図5】CPストアの内部ハング検出論理、及び内部ハ
ング検出出力信号を生成する論理を示す図である。
【図6】要求に対する個々の機能制御装置の1つの例、
及びそれが内部ハング検出出力信号に応答する様子を示
す図である。
【符号の説明】
10、11 記憶制御装置 24、25、26、27 I/Oアダプタ 44、45、46、47 メモリ・カード 48、49、50、51 バス 106 リモートSC制御装置 107 CPフェッチ制御装置 108 CPストア制御装置 109 I/Oアダプタ制御装置 110、112、113、114、115、116 事
前優先ステーション 117、118 総合優先権調停論理 121、122 ディレクトリ 123、124 ライン・フェッチ・アドレス・レジス
タ(LFAR)論理 125、126 ライン・ストア・アドレス・レジスタ
(LSAR)論理 127、130 事前優先機構 131、132 メモリ制御装置論理 135 リモートSCインタフェース・レジスタ 136、137 データフロー論理 141 グローバル・ハング・パルス論理 144 有効要求標識 144a 要求レジスタ有効ビット 144b ストア保留信号 144c スタック減分信号 146 共用出力信号論理 201 パルス発生器 202 分周器 203 グローバル・ハング・パルス 204 3ビット・カウンタ 205 比較器 207 内部ハング検出パルス 209 リミッタ/ディセーブル・レジスタ 301 ディセーブル・ラッチ 305 アーム・ラッチ 404 内部ハング無視ラッチ 411 状態保持レジスタ 414 優先要求信号 417 状態マシン・ガバナ 418 アドレス 419 非ゲート信号 425 選択信号
───────────────────────────────────────────────────── フロントページの続き (72)発明者 パク−キン−マク アメリカ合衆国12603、ニューヨーク州ポ キプシ、トロッター・レーン 7 (72)発明者 マイケル・エイ・ブレイク アメリカ合衆国12590、ニューヨーク州ワ ッピンガーズ・フォールズ、セントラル・ アベニュー 3 (72)発明者 マイケル・フィー アメリカ合衆国10516、ニューヨーク州コ ールド・スプリングス、ジョアンヌ・プレ イス 135 (72)発明者 ゲーリー・イー・ストレイト アメリカ合衆国12603、ニューヨーク州ポ キプシ、ホースシュー・ドライブ 17

Claims (28)

    【特許請求の範囲】
  1. 【請求項1】記憶制御装置を有するコンピュータ・シス
    テムであって、 パイプライン・パスにより処理され、バスを介して接続
    されるメモリ及び他のリクエスタに対するフェッチ要求
    及びストア要求、及び他の要求を発行する処理要素を含
    む、複数のリクエスタと、 記憶制御装置機構(SC)と、 競合するリクエスタ間の潜在デッドロック状況を検出す
    るために使用されるデッドロック解決論理であって、プ
    ロセッサ・フェッチ要求及びストア要求及び他の要求を
    処理する要求論理と、要求処理を中断し、特定の条件が
    満足されるまで、前記要求を保留状態に保持し、その後
    前記要求を再開する機構と、前記記憶制御装置機構内の
    ハングを検出し、短いハング・パルスを生成するグロー
    バル・ハング・パルス論理と、多数の短いハング・パル
    スが検出され、潜在的なデッドロック状態が存在するこ
    とを示すとき、内部ハング検出パルスを生成することに
    より、内部ハング検出出力信号をセットする内部ハング
    検出論理と、検出されたハングをパイプライン・パス内
    において無視するために使用される制御論理とを含む、
    デッドロック解決論理とを含む、コンピュータ・システ
    ム。
  2. 【請求項2】前記デッドロック解決論理が、前記記憶制
    御装置機構内で、リクエスタ間の潜在的なデッドロック
    を解決し、前記記憶制御装置機構内の資源を競合する、
    異なる優先レベルを割当てられた異なるタイプの要求間
    の潜在的ロックアウトを、前記記憶制御装置機構により
    実際のハングが検出され、回復が呼び出されるよりもず
    っと以前に、潜在的ハング状況を解決することにより解
    決する、請求項1記載の対称マルチプロセッサ・システ
    ム。
  3. 【請求項3】前記記憶制御装置機構が、該装置に接続さ
    れる中央プロセッサ(CP)、I/Oアダプタ機構、及
    びリモート記憶制御装置を含む、各処理要素からの要求
    の情報を保持するレジスタを使用し、前記レジスタが、
    前記要求が前記記憶制御装置機構により受信されるとき
    セットされ、前記記憶制御装置機構が前記要求の実行を
    完了するときリセットされ、前記デッドロック回避機構
    のモニタ論理が、前記記憶制御装置内の要求レジスタの
    有効ビットをモニタし、前記レジスタの前記有効ビット
    が、前記要求が前記記憶制御装置機構により受信される
    ときセットされ、前記要求の実行が完了するときリセッ
    トされる、請求項2記載の対称マルチプロセッサ・シス
    テム。
  4. 【請求項4】前記内部ハング検出パルスを生成する前記
    内部ハング検出論理が、固定時間インタバルにて、1サ
    イクルの間活動状態になり、該活動期間が前記記憶制御
    装置内のグローバル・ハング・パルスを検出するために
    使用される、グローバル・ハング検出論理パルスの時間
    インタバルのサブセットである、請求項3記載の対称マ
    ルチプロセッサ・システム。
  5. 【請求項5】前記要求レジスタの有効ビットをモニタす
    る前記モニタ論理が、前記内部ハング検出パルスをモニ
    タし、前記要求レジスタ・ビットが、2つの前記内部ハ
    ング検出パルスが発生するインタバルを通じて、連続し
    て有効なとき、潜在デッドロック状態が存在することを
    示す内部ハング検出ラッチ機構をセットし、その結果、
    内部ハング検出出力信号をセットする、請求項4記載の
    対称マルチプロセッサ・システム。
  6. 【請求項6】前記デッドロック解決論理が、各要求タイ
    プに対して、前記内部ハング検出出力信号をモニタし、
    前記信号が活動状態の時、適切なアクションを取り、各
    特定の要求が既に優先権を与えられ、パイプライン・パ
    スを少なくとも1度生成したか否かを決定する制御論理
    を含み、肯定の場合、前記内部ハング検出出力信号が前
    記制御論理により前記要求に対して無視され、否定の場
    合、前記要求の処理が中断され、進行中の全ての要求が
    完了するまで、非活動状態に保持され、全ての新たな要
    求が保留状態となり、前記内部ハングの検出を引き起こ
    した前記要求が完了するのを可能にし、その有効ビット
    をリセットし、その結果、前記内部ハング検出ラッチ及
    び前記内部ハング検出出力信号をリセットする、請求項
    5記載の対称マルチプロセッサ・システム。
  7. 【請求項7】一旦前記内部ハング検出出力信号がリセッ
    トされると、全ての有効な要求が解除され、優先権を競
    合する資格を有する、請求項6記載の対称マルチプロセ
    ッサ・システム。
  8. 【請求項8】前記内部ハング検出ラッチが複数の要求に
    対して独立にセットされ、任意の前記内部ハング検出ラ
    ッチがセットされる限り、前記制御論理に送信される前
    記内部ハング検出出力信号が活動状態に維持され、一旦
    進行中の全ての要求が完了し、新たな要求が保留状態で
    あると、前記内部ハングを検出した全ての要求が完了
    し、前記内部ハング検出出力信号がリセットされ、全て
    の有効な要求が保留状態から解除され、優先権を競合す
    る、請求項6記載の対称マルチプロセッサ・システム。
  9. 【請求項9】前記内部ハング検出出力信号が、前記内部
    ハング検出パルス間の1インタバルだけ活動状態に維持
    され、前記内部ハング検出パルスが受信される度に、前
    記信号が状態を変化する、請求項8記載の対称マルチプ
    ロセッサ・システム。
  10. 【請求項10】前記制御論理が、特定のカテゴリの要求
    に対して、前記内部ハング検出パルスが無視されること
    を可能にするディセーブル・ラッチを含み、前記ディセ
    ーブル・ラッチがセットされる場合、前記内部ハング検
    出ラッチ機構が、関連付けられる要求グループに対して
    セットされない、請求項4記載の対称マルチプロセッサ
    ・システム。
  11. 【請求項11】前記内部ハング検出パルス期間がプログ
    ラマブルである、請求項1記載の対称マルチプロセッサ
    ・システム。
  12. 【請求項12】前記内部ハング検出パルスが導出される
    前記グローバル・ハング・パルスが、可変長であり、"
    短いハング検出パルス"が前記グローバル・ハング・パ
    ルスにもとづき生成され、長さ設定に従い、特定数の短
    いハング検出パルスが1グローバル・ハング・パルス・
    インタバル内に発生する、請求項1記載の対称マルチプ
    ロセッサ・システム。
  13. 【請求項13】カウントが固定値レジスタに一致するま
    で、前記短いハング検出パルスがカウントされ、一致時
    点で、前記内部ハング検出パルスが生成される、請求項
    1記載の対称マルチプロセッサ・システム。
  14. 【請求項14】前記固定値レジスタをオール0にセット
    することにより、前記内部ハング検出パルスの生成を禁
    止し、前記デッドロック解決論理を使用不能にする、請
    求項1記載の対称マルチプロセッサ・システム。
  15. 【請求項15】内部ハング検出ラッチが複数の要求に対
    してセットされ、任意の前記内部ハング検出ラッチがオ
    ンの時、前記内部ハング検出出力信号が生成される、請
    求項1記載の対称マルチプロセッサ・システム。
  16. 【請求項16】任意の特定のカテゴリの要求に対して、
    内部ハング検出ラッチのセットを阻止するディセーブル
    ・ラッチが提供され、前記カテゴリがCPフェッチ、C
    Pストア、I/Oアダプタ要求、及びリモートSC要求
    である、請求項1記載の対称マルチプロセッサ・システ
    ム。
  17. 【請求項17】前記内部ハング・パルスが受信される度
    に、前記内部ハング検出出力信号の状態を変化するため
    に使用されるトグル・ラッチを含む、請求項1記載の対
    称マルチプロセッサ・システム。
  18. 【請求項18】前記記憶制御装置機構のための、複数の
    記憶制御装置(SC)が存在する、請求項1記載の対称
    マルチプロセッサ・システム。
  19. 【請求項19】接続されるCP、I/Oアダプタ、及び
    リモートSCの各々からの要求の情報を保持するレジス
    タを含み、前記レジスタが、前記要求が前記SCにより
    受信されるときセットされ、前記SCが前記要求の実行
    を完了するときリセットされる、請求項1記載の対称マ
    ルチプロセッサ・システム。
  20. 【請求項20】前記SCから主記憶へのフェッチ要求を
    処理するLFAR論理、及び前記SCから前記主記憶へ
    のストア要求を処理するLSAR論理を含む、請求項1
    記載の対称マルチプロセッサ・システム。
  21. 【請求項21】所与のカテゴリ内の全ての可能な有効な
    要求から1つを選択する事前優先論理を含み、前記カテ
    ゴリがCPフェッチ、CPストア、I/Oアダプタ要
    求、リモートSC要求、及びLFAR/LSAR要求で
    ある、請求項1記載の対称マルチプロセッサ・システ
    ム。
  22. 【請求項22】所与のサイクルにおいて、前記事前優先
    論理ステーションから、1パイプライン当たり1つの、
    高々2つの要求を選択する総合優先論理と、CPフェッ
    チ、CPストア、I/Oアダプタ要求、リモートSC要
    求、LFAR要求及びLSAR要求の処理を制御する要
    求処理論理と、要求の処理を中断し、特定の条件が満足
    されるまで、前記要求を保留状態に保持し、次に前記要
    求の処理の再開を可能にする機構とを含む、請求項1記
    載の対称マルチプロセッサ・システム。
  23. 【請求項23】グローバル・ハング・パルスが設定可能
    なインタバルで生成され、前記記憶制御装置内のハング
    を検出するために使用される、請求項1記載の対称マル
    チプロセッサ・システム。
  24. 【請求項24】1グローバル・ハング・パルス期間内
    に、グローバル・ハング・パルスから短いハング検出パ
    ルスを設定可能な回数発生させる分周器を含む、請求項
    1記載の対称マルチプロセッサ・システム。
  25. 【請求項25】短いハング検出パルスをカウントし、前
    記カウントを設定可能な限度値と比較し、前記短いハン
    グ検出パルスの数が前記限度値に一致するとき、前記内
    部ハング検出パルスを生成するカウンタ機構を含む、請
    求項1記載の対称マルチプロセッサ・システム。
  26. 【請求項26】モニタ論理が各要求に対する有効標識の
    他に、前記内部ハング検出パルスをモニタし、2つの前
    記内部ハング検出パルスのインタバルの間、連続的に有
    効である任意の要求に対して、内部ハング検出ラッチを
    セットし、前記要求が完了するとき、該要求に対して前
    記内部ハング検出ラッチをリセットする、請求項1記載
    の対称マルチプロセッサ・システム。
  27. 【請求項27】内部ハング検出ラッチが任意の要求に対
    してセットされるとき、前記内部ハング検出出力信号を
    同報する伝達機構を含む、請求項1記載の対称マルチプ
    ロセッサ・システム。
  28. 【請求項28】前記内部ハング・ラッチを無視する信号
    が、特定の要求に対する前記制御論理が、パイプライン
    ・パスが生成され、前記内部ハング検出出力信号がオフ
    であったことを記憶しておき、該情報を用いて、将来の
    パイプライン・パスにおいて、前記内部ハング検出出力
    信号を無視することを可能にする、請求項1記載の対称
    マルチプロセッサ・システム。
JP11056999A 1998-04-30 1999-04-19 コンピュータ・システム Expired - Fee Related JP3528150B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/070432 1998-04-30
US09/070,432 US6151655A (en) 1998-04-30 1998-04-30 Computer system deadlock request resolution using timed pulses

Publications (2)

Publication Number Publication Date
JPH11328141A true JPH11328141A (ja) 1999-11-30
JP3528150B2 JP3528150B2 (ja) 2004-05-17

Family

ID=22095260

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11056999A Expired - Fee Related JP3528150B2 (ja) 1998-04-30 1999-04-19 コンピュータ・システム

Country Status (2)

Country Link
US (1) US6151655A (ja)
JP (1) JP3528150B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10056828B4 (de) * 2000-02-16 2004-05-06 Hewlett-Packard Co. (N.D.Ges.D.Staates Delaware), Palo Alto Verfahren und Vorrichtung zum Lösen von CPU-Verklemmungen
US7174434B2 (en) 2001-02-24 2007-02-06 International Business Machines Corporation Low latency memory access and synchronization
US7529895B2 (en) 2003-08-22 2009-05-05 International Business Machines Corporation Method for prefetching non-contiguous data structures
JP2017502443A (ja) * 2014-12-13 2017-01-19 ヴィア アライアンス セミコンダクター カンパニー リミテッド ハングを検出するためのロジック・アナライザ

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6490652B1 (en) * 1999-02-03 2002-12-03 Ati Technologies Inc. Method and apparatus for decoupled retrieval of cache miss data
US6681241B1 (en) 1999-08-12 2004-01-20 International Business Machines Corporation Resource contention monitoring employing time-ordered entries in a blocking queue and waiting queue
US6721775B1 (en) 1999-08-12 2004-04-13 International Business Machines Corporation Resource contention analysis employing time-ordered entries in a blocking queue and waiting queue
US6516384B1 (en) * 1999-12-30 2003-02-04 Intel Corporation Method and apparatus to perform a round robin and locking cache replacement scheme
US6587963B1 (en) * 2000-05-12 2003-07-01 International Business Machines Corporation Method for performing hierarchical hang detection in a computer system
US6684297B2 (en) * 2001-04-11 2004-01-27 Sun Microsystems, Inc. Reverse directory for facilitating accesses involving a lower-level cache
US6701417B2 (en) * 2001-04-11 2004-03-02 Sun Microsystems, Inc. Method and apparatus for supporting multiple cache line invalidations per cycle
GB0118294D0 (en) * 2001-07-27 2001-09-19 Ibm Method and system for deadlock detection and avoidance
US6612492B1 (en) * 2002-06-06 2003-09-02 Chant Sincere Co., Ltd. Four-in-one memory card insertion port
US7130947B2 (en) * 2004-04-29 2006-10-31 International Business Machines Corporation Method of arbitration which allows requestors from multiple frequency domains
US7711721B2 (en) * 2004-09-01 2010-05-04 International Business Machines Corporation Apparatus, system, and method for suspending a request during file server serialization reinitialization
US7716305B2 (en) * 2004-09-01 2010-05-11 International Business Machines Corporation Apparatus, system, and method for preserving cluster level serialization during file server serialization reinitialization
US20060184770A1 (en) * 2005-02-12 2006-08-17 International Business Machines Corporation Method of implementing precise, localized hardware-error workarounds under centralized control
US7809874B2 (en) * 2006-06-21 2010-10-05 International Business Machines Corporation Method for resource sharing in a multiple pipeline environment
US7500035B2 (en) * 2006-09-19 2009-03-03 International Business Machines Corporation Livelock resolution method
US8171448B2 (en) * 2006-09-19 2012-05-01 International Business Machines Corporation Structure for a livelock resolution circuit
US7571270B1 (en) * 2006-11-29 2009-08-04 Consentry Networks, Inc. Monitoring of shared-resource locks in a multi-processor system with locked-resource bits packed into registers to detect starved threads
JP6750489B2 (ja) * 2016-12-06 2020-09-02 株式会社リコー 電子機器、画像形成装置、制御方法、およびプログラム

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5025370A (en) * 1986-09-02 1991-06-18 Koegel Robert J Circuit for preventing lock-out of high priority requests to a system controller
US4937733A (en) * 1987-05-01 1990-06-26 Digital Equipment Corporation Method and apparatus for assuring adequate access to system resources by processors in a multiprocessor computer system
US5016167A (en) * 1987-12-21 1991-05-14 Amdahl Corporation Resource contention deadlock detection and prevention

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10056828B4 (de) * 2000-02-16 2004-05-06 Hewlett-Packard Co. (N.D.Ges.D.Staates Delaware), Palo Alto Verfahren und Vorrichtung zum Lösen von CPU-Verklemmungen
US7174434B2 (en) 2001-02-24 2007-02-06 International Business Machines Corporation Low latency memory access and synchronization
US7529895B2 (en) 2003-08-22 2009-05-05 International Business Machines Corporation Method for prefetching non-contiguous data structures
JP2017502443A (ja) * 2014-12-13 2017-01-19 ヴィア アライアンス セミコンダクター カンパニー リミテッド ハングを検出するためのロジック・アナライザ

Also Published As

Publication number Publication date
US6151655A (en) 2000-11-21
JP3528150B2 (ja) 2004-05-17

Similar Documents

Publication Publication Date Title
JP3528150B2 (ja) コンピュータ・システム
US5408629A (en) Apparatus and method for controlling exclusive access to portions of addressable memory in a multiprocessor system
JP3624951B2 (ja) マルチプロセッサ・システム
US6738871B2 (en) Method for deadlock avoidance in a cluster environment
US6738872B2 (en) Clustered computer system with deadlock avoidance
EP0166341B1 (en) Multiprocessor system with fast path means for storage accesses
KR100297908B1 (ko) 원격 자원 관리 시스템
JP3871305B2 (ja) マルチプロセッサ・システムにおけるメモリ・アクセスの動的直列化
US5133074A (en) Deadlock resolution with cache snooping
US8793442B2 (en) Forward progress mechanism for stores in the presence of load contention in a system favoring loads
US11782720B2 (en) Processor architecture with micro-threading control by hardware-accelerated kernel thread
US20070113233A1 (en) Program thread synchronization
JPH0625985B2 (ja) 多重プロセッサコンピュータシステムにおけるプロセッサによるシステムリソースに対する適切なアクセスを保証するための方法及び装置
US6073182A (en) Method of resolving deadlocks between competing requests in a multiprocessor using global hang pulse logic
US9904638B2 (en) Techniques for escalating interrupts in a data processing system to a higher software stack level
JPH0760422B2 (ja) 記憶ロツク方式
JPH0587855B2 (ja)
US5535363A (en) Method and apparatus for skipping a snoop phase in sequential accesses by a processor in a shared multiprocessor memory system
EP0364226B1 (en) A system for performing a serializing control of a reference to a main storage
US6968431B2 (en) Method and apparatus for livelock prevention in a multiprocessor system
US6542949B1 (en) Method and apparatus for increased performance of a parked data bus in the non-parked direction
US11334486B2 (en) Detection circuitry
KR100326986B1 (ko) 교착 상태 해결 방법 및 교착 상태 요구 해결 컴퓨터 시스템
JP2504552B2 (ja) マルチプロセッサコンピュ―タシステムにおいてシステムリソ―スへの充分なアクセスを確保するコマンダノ―ド方法及び装置
US20080091879A1 (en) Method and structure for interruting L2 cache live-lock occurrences

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20031204

RD12 Notification of acceptance of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7432

Effective date: 20031204

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20031205

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040210

RD14 Notification of resignation of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7434

Effective date: 20040210

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040213

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090305

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100305

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110305

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110305

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120305

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130305

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130305

Year of fee payment: 9

S802 Written request for registration of partial abandonment of right

Free format text: JAPANESE INTERMEDIATE CODE: R311802

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130305

Year of fee payment: 9

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140305

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees