JPH1079402A - Semiconductor package - Google Patents

Semiconductor package

Info

Publication number
JPH1079402A
JPH1079402A JP8235102A JP23510296A JPH1079402A JP H1079402 A JPH1079402 A JP H1079402A JP 8235102 A JP8235102 A JP 8235102A JP 23510296 A JP23510296 A JP 23510296A JP H1079402 A JPH1079402 A JP H1079402A
Authority
JP
Japan
Prior art keywords
film
wiring
semiconductor chip
chip
wiring region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8235102A
Other languages
Japanese (ja)
Other versions
JP2982703B2 (en
Inventor
Kenji Osawa
健治 大沢
Kazuhiro Sato
一裕 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP8235102A priority Critical patent/JP2982703B2/en
Priority to SG1997002893A priority patent/SG60102A1/en
Priority to US08/909,814 priority patent/US6107678A/en
Priority to TW086111511A priority patent/TW358990B/en
Priority to KR1019970038521A priority patent/KR19980018637A/en
Publication of JPH1079402A publication Critical patent/JPH1079402A/en
Application granted granted Critical
Publication of JP2982703B2 publication Critical patent/JP2982703B2/en
Priority to US09/562,750 priority patent/US6319749B1/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a semiconductor package, capable of reducing chip size without reducing the number of external connection terminals. SOLUTION: A semiconductor package is formed by a semiconductor chip 2 on which a plurality of electrode pads 3 is formed, an insulation film 7 layered on a lead pattern 6 with an external size of the film being larger than an external size of the chip, a wiring film 5, consisting of the first wiring area 5a, an inner area of the film opening 8, the second wiring area 5b, an outer area of the film opening 8 which is along a chip circumference, a plurality of external connection terminals 9 formed over the first and second wiring areas 5a and 5b, a plurality of leads 10 extending from the first and second wiring areas 5a and 5b to the film opening 8 and connected to the electrode pad 3, and has a sealing resin 12 between the semiconductor chip 2 and an external ring 11.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、新規なリードフレ
ームに半導体チップを接合して超多ピン構造とした半導
体パッケージに関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor package having a super lead structure by joining a semiconductor chip to a novel lead frame.

【0002】[0002]

【従来の技術】従来、半田ボール等の外部接続端子を備
えた有機基板を介してプリント配線板等に実装できる半
導体パッケージとして図7に示すものがある。図7にお
いては、有機材料を用いた2乃至6層程度の多層有機配
線基板50に対し、その基板表面に半導体チップ51が
マウントされている。そしてこの半導体チップ51の電
極パッドと多層有機配線基板50の表面に形成された配
線膜52とが金線53等を用いたワイヤボンディングに
よって接続されている。
2. Description of the Related Art FIG. 7 shows a conventional semiconductor package that can be mounted on a printed wiring board or the like via an organic substrate having external connection terminals such as solder balls. In FIG. 7, a semiconductor chip 51 is mounted on the surface of a multi-layer organic wiring substrate 50 of about 2 to 6 layers using an organic material. The electrode pads of the semiconductor chip 51 and the wiring film 52 formed on the surface of the multilayer organic wiring substrate 50 are connected by wire bonding using gold wires 53 or the like.

【0003】多層有機配線基板50の裏面には、スルー
ホール54を介して表面の配線膜52と電気的に接続さ
れた半田ボール(外部接続端子)55が設けられてお
り、この半田ボール55がソルダーレジスト膜56の開
口より外部に臨んでいる。また、半導体チップ51は金
線53とともに封止樹脂57にて封止されている。
A solder ball (external connection terminal) 55 that is electrically connected to the wiring film 52 on the front surface through a through hole 54 is provided on the back surface of the multilayer organic wiring board 50. It faces outside from the opening of the solder resist film 56. The semiconductor chip 51 is sealed together with the gold wire 53 by a sealing resin 57.

【0004】上記構成からなる半導体パッケージ58で
は、裏面に形成されている半田ボール55をプリント配
線板59に接続するようにしている。また多層有機配線
基板50は、半田ボール55が多数格子状に配設されて
いることからボールグリッドアレイ(BGA)と称され
ることが多く、この多層有機配線基板50を用いた半導
体パッケージ58をBGAパッケージと称している。
[0004] In the semiconductor package 58 having the above structure, the solder balls 55 formed on the back surface are connected to the printed wiring board 59. Further, the multilayer organic wiring board 50 is often called a ball grid array (BGA) because a large number of solder balls 55 are arranged in a grid pattern. It is called a BGA package.

【0005】[0005]

【発明が解決しようとする課題】しかしながら上記従来
の半導体パッケージ58においては、ワイヤボンディン
グを行って半導体チップ51の電極パッドと多層有機配
線基板50の配線膜52とを接続しているため、配線ピ
ッチを縮小化するには限界があった。また、これ以外の
例えばTCP(テープ・キャリア・パッケージ)と称さ
れる半導体パッケージでも、絶縁性のフィルムベース上
に貼り付けた銅箔をエッチングしてリードパターンを形
成するため、サイドエッチングによるリード痩せ等の制
約があって多ピン化には限界があった。
However, in the above-mentioned conventional semiconductor package 58, since the electrode pads of the semiconductor chip 51 and the wiring film 52 of the multilayer organic wiring substrate 50 are connected by wire bonding, the wiring pitch is reduced. There was a limit to reducing the size of Also, in other semiconductor packages called, for example, TCP (tape carrier package), a lead pattern is formed by etching a copper foil attached on an insulating film base. Therefore, there is a limit in increasing the number of pins.

【0006】そこで本出願人は、新規なリードフレーム
と半導体チップとを接合して超多ピン構造とした半導体
パッケージを既に提唱している。図8は超多ピン構造の
半導体パッケージの一例を示しており、以下にその製造
手順について簡単に説明する。先ず、リードフレームの
製造にあたっては、図9(a)に示すように、三層構造
の金属ベース61を用意する。この金属ベース61は、
銅又は銅合金からなる基板(以下、銅基板という)62
の表面にアウミニウム膜63を形成し、その上にニッケ
ル膜64を形成したものである。次に、図9(b)に示
すように、金属ベース61の表面に電解銅メッキによっ
て複数のリードパターン65を形成する。次に、図9
(c)に示すように、リードフレームのチップ毎の外形
を規定するためのスリット66を形成する。次に、図9
(d)に示すように、リードパターン65の上に絶縁フ
ィルム67を積層し、これによってリードパターン65
及び絶縁フィルム67からなる配線フィルム68を形成
する。この配線フィルム68からは、上記リードパター
ン65に対応して複数のリード69が延出したかたちと
なる。
Therefore, the present applicant has already proposed a semiconductor package having a super multi-pin structure by joining a novel lead frame and a semiconductor chip. FIG. 8 shows an example of a semiconductor package having a super multi-pin structure, and a manufacturing procedure thereof will be briefly described below. First, in manufacturing a lead frame, as shown in FIG. 9A, a metal base 61 having a three-layer structure is prepared. This metal base 61
A substrate made of copper or a copper alloy (hereinafter, referred to as a copper substrate) 62
Is formed by forming an aluminium film 63 on the surface thereof and forming a nickel film 64 thereon. Next, as shown in FIG. 9B, a plurality of lead patterns 65 are formed on the surface of the metal base 61 by electrolytic copper plating. Next, FIG.
As shown in (c), a slit 66 for defining the outer shape of each chip of the lead frame is formed. Next, FIG.
As shown in FIG. 3D, an insulating film 67 is laminated on the lead pattern 65, thereby forming the lead pattern 65.
Then, a wiring film 68 including the insulating film 67 is formed. A plurality of leads 69 extend from the wiring film 68 corresponding to the lead patterns 65.

【0007】次に、図10(a)に示すように、絶縁フ
ィルム67によって被覆されたリードパターン65上
に、電解メッキにて外部接続端子70を形成する。次
に、図10(b)〜(c)に示すように、外形リング7
1部分を残すようにして、金属ベース61の銅基板6
2、アルミニウム膜63及びニッケル膜64を、それぞ
れ選択エッチングによって順次除去し、これによって各
リードパターン65(リード69を含む)を分離、独立
させる。次に、図10(d)に示すように、配線フィル
ム67から延出した各々のリード69の先端にバンプ7
2を形成する。以上で、半導体チップを組付ける前のリ
ードフレーム73が完成する。
Next, as shown in FIG. 10A, an external connection terminal 70 is formed on the lead pattern 65 covered with the insulating film 67 by electrolytic plating. Next, as shown in FIGS.
The copper substrate 6 of the metal base 61 is left so as to leave one portion.
2. The aluminum film 63 and the nickel film 64 are sequentially removed by selective etching, respectively, whereby the lead patterns 65 (including the leads 69) are separated and made independent. Next, as shown in FIG. 10D, bumps 7 are attached to the tips of the leads 69 extending from the wiring film 67.
Form 2 Thus, the lead frame 73 before the mounting of the semiconductor chip is completed.

【0008】その後、上記リードフレーム73に半導体
チップを組付けるにあたっては、図11(a)に示すよ
うに、配線フィルム68の裏面側に接着シート74を介
して半導体チップ75を位置決め固定する。次に、図1
1(b)に示すように、各々のリード69の先端部をバ
ンプ72を介して半導体チップ75の電極パッド76に
接続する。次に、図11(c)に示すように、半導体チ
ップ75と外形リング71との間に封止樹脂77を注入
し、これを硬化させることで周辺部品を一体化する。最
後は、図11(d)に示すように、外形リング71の外
周縁を境に不要部分を切除することにより、図8に示し
た超多ピン構造の半導体パッケージ78が完成する。
Thereafter, when assembling the semiconductor chip to the lead frame 73, the semiconductor chip 75 is positioned and fixed to the back surface of the wiring film 68 via an adhesive sheet 74 as shown in FIG. Next, FIG.
As shown in FIG. 1B, the tip of each lead 69 is connected to the electrode pad 76 of the semiconductor chip 75 via the bump 72. Next, as shown in FIG. 11C, a sealing resin 77 is injected between the semiconductor chip 75 and the outer ring 71, and the sealing resin 77 is cured to integrate peripheral components. Lastly, as shown in FIG. 11D, unnecessary portions are cut off at the outer peripheral edge of the outer ring 71 to complete the semiconductor package 78 having the super multi-pin structure shown in FIG.

【0009】この半導体パッケージ78においては、リ
ードフレーム73の製造段階で、金属ベース61上に電
解銅メッキにてリードパターン68を形成し、さらにそ
のリードパターン65上に電解メッキにて外部接続端子
70を形成することから、それまでの限界を超えた多ピ
ン構造が実現されている。また、金属ベース61を選択
的にエッチングして外形リング71部分を残し、この外
形リング71にてパッケージ外形を構成していることか
ら、パッケージ外形と外部接続端子70との位置精度が
保証され、これによってパッケージ実装時のアライメン
トも容易に行えるようになっている。さらに、パッケー
ジサイズをチップサイズと同等レベルに留めた、いわゆ
るCSP(チップサイズパッケージ)構造も実現されて
いる。
In this semiconductor package 78, at the stage of manufacturing the lead frame 73, a lead pattern 68 is formed on the metal base 61 by electrolytic copper plating, and the external connection terminals 70 are formed on the lead pattern 65 by electrolytic plating. , A multi-pin structure exceeding the limit up to that point has been realized. Further, since the metal base 61 is selectively etched to leave the outer ring 71 and the outer ring 71 forms the outer shape of the package, the positional accuracy between the outer shape of the package and the external connection terminals 70 is guaranteed. This facilitates alignment during package mounting. Further, a so-called CSP (chip size package) structure in which the package size is kept at the same level as the chip size has also been realized.

【0010】ところが上述した半導体パッケージ78の
場合、半導体チップ75上に接着シート74を介して配
線フィルム65を実装し、その配線フィルム65上に外
部接続端子70を形成した構成となっているため、以下
のような不都合があった。すなわち、外部接続端子70
の配置ピッチを限界レベルまで狭めた場合、配線フィル
ム65上に設けることができる外部接続端子70の個数
は半導体チップ75のサイズに制限されることになる。
そのため、チップサイズの縮小化を図るには外部接続端
子70の個数を減らさざるを得なくなり、結果として多
ピン化に逆行してしまう。
However, in the case of the semiconductor package 78 described above, the wiring film 65 is mounted on the semiconductor chip 75 via the adhesive sheet 74, and the external connection terminals 70 are formed on the wiring film 65. There were the following inconveniences. That is, the external connection terminal 70
Is reduced to the limit level, the number of external connection terminals 70 that can be provided on the wiring film 65 is limited by the size of the semiconductor chip 75.
Therefore, in order to reduce the chip size, the number of the external connection terminals 70 must be reduced, and as a result, the number of external connection terminals 70 is reduced.

【0011】本発明は、上記問題を解決するためになさ
れたもので、その目的とするところは、外部接続端子の
個数を減らすことなくチップサイズの縮小化を図ること
ができる半導体パッケージを提供することにある。
SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and an object of the present invention is to provide a semiconductor package capable of reducing the chip size without reducing the number of external connection terminals. It is in.

【0012】[0012]

【課題を解決するための手段】本発明は、上記目的を達
成するためになされたもので、チップ表面の周縁部に複
数の電極パッドが形成された半導体チップと、この半導
体チップの表面側に配置形成されるとともに、リードパ
ターン上に絶縁フィルムを積層した構造をなし、そのフ
ィルム外形寸法が半導体チップの外形寸法よりも大きく
設定されるとともに、半導体チップの周縁部に沿ったフ
ィルム開口部を有し、かつ該フィルム開口部よりも内側
を第1の配線領域とし該フィルム開口部よりも外側を第
2の配線領域としてなる配線フィルムと、上記第1の配
線領域から第2の配線領域にわたって配線フィルム上に
突出形成された複数の外部接続端子と、上記第1の配線
領域及び第2の配線領域からそれぞれフィルム開口部に
延出するとともに、その延出端が半導体チップの電極パ
ッドに接続された複数のリードと、上記半導体チップを
囲む状態で設けられた外形リングと、上記半導体チップ
と外形リングとの間に充填された封止樹脂とを備えた構
成となっている。
SUMMARY OF THE INVENTION The present invention has been made to achieve the above-mentioned object, and comprises a semiconductor chip having a plurality of electrode pads formed on a peripheral portion of a chip surface; It is arranged and formed, and has a structure in which an insulating film is laminated on the lead pattern. The outer dimensions of the film are set to be larger than the outer dimensions of the semiconductor chip, and a film opening along the periphery of the semiconductor chip is provided. A wiring film having a first wiring region inside the film opening and a second wiring region outside the film opening, and a wiring extending from the first wiring region to the second wiring region. A plurality of external connection terminals protrudingly formed on the film, extending from the first wiring region and the second wiring region to the film openings, respectively; A plurality of leads whose extending ends are connected to the electrode pads of the semiconductor chip, an outer ring provided so as to surround the semiconductor chip, and a sealing resin filled between the semiconductor chip and the outer ring. Is provided.

【0013】上記構成からなる半導体パッケージでは、
配線フィルムの配線領域が、半導体チップ上に配置され
る第1の配線領域に加えてチップ周辺部に配置される第
2の配線領域まで拡大し、これら第1,第2の配線領域
にわたって外部接続端子が形成されることから、配線フ
ィルム上での外部接続端子の個数がチップサイズに制限
されることがなくなる。そのため、外部接続端子の個数
を減らすことなくチップサイズを縮小化することが可能
となる。
In the semiconductor package having the above configuration,
The wiring area of the wiring film is expanded to the first wiring area arranged on the semiconductor chip and to the second wiring area arranged at the periphery of the chip, and external connection is made over these first and second wiring areas. Since the terminals are formed, the number of external connection terminals on the wiring film is not limited by the chip size. Therefore, it is possible to reduce the chip size without reducing the number of external connection terminals.

【0014】[0014]

【発明の実施の形態】以下、本発明の実施の形態につい
て図面を参照しつつ詳細に説明する。図1は本発明に係
る半導体パッケージの一実施形態を示す側断面図であ
り、図2はその要部底面図である。図示した半導体パッ
ケージ1の構成では、半導体チップ2の表面(図1では
チップ下面)にその周縁部にわたって複数の電極パッド
3が形成されている。また、半導体チップ2の表面側
(パッド形成面側)には、接着シート4を介して配線フ
ィルム5が配置形成されている。この配線フィルム5
は、リードパターン6上に絶縁フィルム7を積層した構
造をなすもので、そのフィルム外形寸法が半導体チップ
2の外形寸法よりも大きく設定されている。また配線フ
ィルム5には、チップ周縁部に沿ったかたちでフィルム
開口部8が設けられている。このフィルム開口部8は、
後述するリードの先端を半導体チップ2の電極パッド3
に接続するための、いわゆるボンドホールとなるもの
で、半導体チップ2上でのパッド配列に倣ってスリット
状に明けられている。
Embodiments of the present invention will be described below in detail with reference to the drawings. FIG. 1 is a side sectional view showing an embodiment of a semiconductor package according to the present invention, and FIG. 2 is a bottom view of a main part thereof. In the configuration of the semiconductor package 1 shown in the drawing, a plurality of electrode pads 3 are formed on the surface of the semiconductor chip 2 (the lower surface of the chip in FIG. 1) over the periphery thereof. A wiring film 5 is arranged and formed on the front surface side (pad formation surface side) of the semiconductor chip 2 via an adhesive sheet 4. This wiring film 5
Has a structure in which an insulating film 7 is laminated on a lead pattern 6, and the outer dimensions of the film are set larger than the outer dimensions of the semiconductor chip 2. The wiring film 5 is provided with a film opening 8 along the periphery of the chip. This film opening 8 is
The tip of a lead described later is connected to the electrode pad 3 of the semiconductor chip 2.
This serves as a so-called bond hole for connection to the semiconductor chip 2, and is formed in a slit shape following the pad arrangement on the semiconductor chip 2.

【0015】なお、接着シート4は、例えば厚さ150
μm程度の熱可塑性ポリイミド接着シート又はポリオレ
フィン系接着シートからなるもので、半導体チップ2と
配線フィルム5とを接着する以外にも、半導体チップ2
のパッド形成領域の内側に存在する、素子形成領域を保
護する緩衝材としての役目も兼ねている。
The adhesive sheet 4 has a thickness of, for example, 150
It is made of a thermoplastic polyimide adhesive sheet or a polyolefin-based adhesive sheet having a thickness of about μm. In addition to bonding the semiconductor chip 2 and the wiring film 5, the semiconductor chip 2
, Which also exists inside the pad formation region and serves as a buffer material for protecting the element formation region.

【0016】ここで、上述した配線フィルム5において
は、上記フィルム開口部8を境にして、それよりも内側
を第1の配線領域5aとし、それよりも外側を第2の配
線領域5bとしている。これら第1の配線領域5aと第
2の配線領域5bとは、各フィルム開口部8の突き合わ
せ部分で互いに連結されている。すなわち、図2に示す
ように、各フィルム開口部8の突き合わせ部分は絶縁フ
ィルム7の一部7aで吊られ、さらにその吊り部分には
これを補強するための吊りリード6aが架け渡されてい
る。また配線フィルム5上には、第1の配線領域5aか
ら第2の配線領域5bにわたって複数の外部接続端子9
が形成されている。個々の外部接続端子9は、上述した
リードパターン6の終端(ランド)に位置して、例えば
ボール状に突出形成されている。ちなみに、上述した吊
りリード6aの両端にも外部接続端子9と同一構造をな
すダミーのボール状突部9aが設けられ、このボール状
突部9aのリベット作用によって吊りリード6aの両端
部が絶縁フィルム7に留め付けられている。
In the wiring film 5 described above, the first wiring region 5a is located on the inner side of the film opening 8 and the second wiring region 5b is located on the outer side. . The first wiring region 5a and the second wiring region 5b are connected to each other at abutting portions of the film openings 8. That is, as shown in FIG. 2, the abutting portion of each film opening 8 is hung by a part 7a of the insulating film 7, and a hanger lead 6a is laid over the hung portion to reinforce it. . Also, on the wiring film 5, a plurality of external connection terminals 9 extend from the first wiring region 5a to the second wiring region 5b.
Are formed. Each external connection terminal 9 is located at the end (land) of the above-described lead pattern 6, and is formed to project, for example, in a ball shape. Incidentally, dummy ball-shaped protrusions 9a having the same structure as the external connection terminals 9 are also provided at both ends of the above-mentioned suspension leads 6a, and both ends of the suspension leads 6a are insulated by the rivet action of the ball-shaped protrusions 9a. It is fastened to 7.

【0017】さらに、第1の配線領域5a及び第2の配
線領域5bからは、それぞれ上記フィルム開口部8に向
けて複数のリード10が延出している。これらのリード
10は、第1,第2の配線領域5a,5bに形成された
リードパターン6に対応したもので、第1の配線領域5
aからはパッケージ外方に向けてリード10が延出し、
第2の配線領域5bからはパッケージ内方に向けてリー
ド10が延出している。そして各々のリード10の延出
端(先端)は、半導体チップ2上に形成された電極パッ
ド3にそれぞれ接続されている。ちなみに、各フィルム
開口部8の適所には、上述のリード10とは別に、回路
結線に関与しないダミーとしての支持リード10a(図
2)が架け渡されている。この支持リード10aは、上
述した吊りリード6aと同様に、第1の配線領域5aと
第2の配線領域5bとを連結支持するためのものであ
る。
Further, a plurality of leads 10 extend from the first wiring region 5a and the second wiring region 5b toward the film opening 8, respectively. These leads 10 correspond to the lead patterns 6 formed in the first and second wiring regions 5a and 5b, and correspond to the first wiring regions 5a and 5b.
The lead 10 extends from a to the outside of the package,
Leads 10 extend from the second wiring region 5b toward the inside of the package. The extending end (tip) of each lead 10 is connected to an electrode pad 3 formed on the semiconductor chip 2. Incidentally, a support lead 10a (FIG. 2) serving as a dummy which is not involved in circuit connection is bridged in an appropriate place of each film opening 8 separately from the above-mentioned lead 10. The support lead 10a is for connecting and supporting the first wiring region 5a and the second wiring region 5b, like the suspension lead 6a described above.

【0018】一方、半導体チップ2の外側には、これを
囲む状態で外径リング11が設けられている。この外形
リング11は、配線フィルム5(第2の配線領域5b)
の周縁部に沿ってリング状に形成され、これによって半
導体パッケージ1としての外形を構成している。さら
に、半導体チップ2と外径リング11との間には、エポ
キシ系又はシリコーン系の封止樹脂12が充填され、こ
の封止樹脂12によって周辺部品が一体的に固定されて
いる。
On the other hand, outside the semiconductor chip 2, an outer diameter ring 11 is provided so as to surround the semiconductor chip 2. The outer ring 11 is provided with the wiring film 5 (the second wiring area 5b).
Are formed in a ring shape along the periphery of the semiconductor package 1, thereby forming the outer shape of the semiconductor package 1. Further, an epoxy-based or silicone-based sealing resin 12 is filled between the semiconductor chip 2 and the outer diameter ring 11, and peripheral components are integrally fixed by the sealing resin 12.

【0019】ちなみに、配線フィルム5の第2の配線領
域5bには、上記接着シート4と同質の接着シート4a
が貼り付けられている。この接着シート4aは、図示せ
ぬプリント基板へのパッケージ実装に際して、実装時及
び実装後における環境ストレス(主に熱ストレス)を緩
和するためのもので、これについては環境ストレスに対
する封止樹脂12の柔軟性等を考慮して適宜設けるよう
にすればよい。
Incidentally, the second wiring area 5b of the wiring film 5 is provided with an adhesive sheet 4a of the same quality as the adhesive sheet 4 described above.
Is pasted. The adhesive sheet 4a is used to reduce environmental stress (mainly thermal stress) during and after mounting the package on a printed circuit board (not shown). What is necessary is just to provide it suitably in consideration of flexibility etc.

【0020】続いて、本実施形態における半導体パッケ
ージ1の一連の製造手順につき、図3〜図5を参照しつ
つ説明する。先ず、リードフレームの製造にあたって
は、図3(a)に示すように、三層構造の積層板からな
る金属ベース21を用意する。この金属ベース21は、
厚さ150μm程度の銅又は銅合金からなる基板(以
下、銅基板という)22の表面に、例えば蒸着によって
厚さ4.5μm程度のアルミニウム膜23を形成し、さ
らに厚さ1〜2μm程度のニッケル膜24を形成したも
のである。
Next, a series of manufacturing procedures of the semiconductor package 1 in the present embodiment will be described with reference to FIGS. First, in manufacturing a lead frame, as shown in FIG. 3A, a metal base 21 made of a laminated plate having a three-layer structure is prepared. This metal base 21
An aluminum film 23 having a thickness of about 4.5 μm is formed on the surface of a substrate (hereinafter, referred to as a copper substrate) 22 made of copper or a copper alloy having a thickness of about 150 μm, for example, by vapor deposition. The film 24 is formed.

【0021】このうち、銅基板22は、それ自身がリー
ドとならず、最終的には外形リング部分(後述)を除い
て切除されるものであるが、非常に微細なリードパター
ンを形成するにあたって必要不可欠なものである。アル
ミニウム膜23は、その後の工程で銅基板22をエッチ
ングするときに金属ベース21の表面側がエッチングさ
れないようにするためのエッチングストップ膜に相当す
るものである。ニッケル膜24は、金属ベース21の面
上にリードパターンを形成するための電解メッキの下
地、つまりメッキ下地膜に相当するものである。
Of these, the copper substrate 22 does not itself become a lead, but is eventually cut away except for an outer ring portion (described later). However, in forming a very fine lead pattern, Indispensable. The aluminum film 23 corresponds to an etching stop film for preventing the surface side of the metal base 21 from being etched when the copper substrate 22 is etched in a subsequent step. The nickel film 24 corresponds to a base for electrolytic plating for forming a lead pattern on the surface of the metal base 21, that is, a plating base film.

【0022】なお、金属ベース21としては、アルミニ
ウム膜23とニッケル膜24との間に、双方の密着性を
高めるべく、例えば厚さ0.5μm程度のクロム膜を密
着膜として形成するようにしてもよい。また、メッキ下
地膜としては、ニッケル膜24の代わりに銅の薄膜を形
成するようにしてもよい。
As the metal base 21, for example, a chromium film having a thickness of about 0.5 μm is formed as an adhesion film between the aluminum film 23 and the nickel film 24 in order to enhance the adhesion between them. Is also good. Further, a thin copper film may be formed instead of the nickel film 24 as the plating base film.

【0023】次に、図3(b)に示すように、金属ベー
ス21の表面、即ちニッケル膜4の表面に選択メッキ法
により例えば厚さ20〜30μmの銅からなる複数のリ
ードパターン6を形成する。ここでの選択メッキは、金
属ベース21の表面を図示せぬレジストパターンにより
選択的に覆い、このレジストパターンをマスクとして電
解銅メッキすることにより行われる。その際、レジスト
パターンをマスクとしたリードパターン6の形成領域
は、後述する半導体チップ2の接合領域よりも大きく設
定される。なお、リードパターン6の形成にあたって
は、先の図2に示した吊りリード6a及び支持リード1
0aも同時に形成される。
Next, as shown in FIG. 3B, a plurality of lead patterns 6 made of, for example, copper having a thickness of 20 to 30 μm are formed on the surface of the metal base 21, ie, the surface of the nickel film 4 by selective plating. I do. The selective plating here is performed by selectively covering the surface of the metal base 21 with a resist pattern (not shown) and performing electrolytic copper plating using the resist pattern as a mask. At this time, the formation region of the lead pattern 6 using the resist pattern as a mask is set to be larger than the bonding region of the semiconductor chip 2 described later. In forming the lead pattern 6, the suspension lead 6a and the support lead 1 shown in FIG.
0a is also formed at the same time.

【0024】次に、図3(c)に示すように、電解銅メ
ッキにより形成したリードパターン6上に、例えば厚さ
25μm程度のポリイミドフィルムからなる絶縁フィル
ム7を積層し、これによってリードパターン6及び絶縁
フィルム7からなる配線フィルム5を形成する。このと
き周知のフォトリソグラフィ技術を利用して絶縁フィル
ム7をパターニングすることで、後述する外部接続端子
9をメッキ形成するための小孔とともに、リードボンド
用のフィルム開口部8を形成する。この時点で配線フィ
ルム5は第1の配線領域5aと第2の配線領域5bとに
分けられ、また各々の領域5a,5bからフィルム開口
部8に向けて複数のリード10が延出したかたちとな
る。次に、図3(d)に示すように、金属ベース21に
対して両面から選択エッチングすることにより、リード
フレームのチップ毎の外形を規定するためのスリット2
5や、製造をやり易くするための孔(不図示)を形成す
る。
Next, as shown in FIG. 3C, an insulating film 7 made of, for example, a polyimide film having a thickness of about 25 μm is laminated on the lead pattern 6 formed by electrolytic copper plating. Then, the wiring film 5 including the insulating film 7 is formed. At this time, by patterning the insulating film 7 using a well-known photolithography technique, a film opening 8 for lead bonding is formed together with small holes for plating the external connection terminals 9 described later. At this time, the wiring film 5 is divided into a first wiring region 5a and a second wiring region 5b, and a plurality of leads 10 extend from each of the regions 5a and 5b toward the film opening 8. Become. Next, as shown in FIG. 3D, the metal base 21 is selectively etched from both sides to form a slit 2 for defining the outer shape of each chip of the lead frame.
5 and holes (not shown) for facilitating manufacture.

【0025】続いて、図4(a)に示すように、絶縁フ
ィルム7によって被覆されたリードパターン6の終端
に、その絶縁フィルム7をマスクとしてボール状の外部
接続端子9を形成する。この外部接続端子9は、絶縁フ
ィルム7上に露出するリードパターン6の終端に、例え
ば、電解メッキ法によって90μm程度のニッケルコア
を形成し、そのコア表面に0.1μmの金メッキ処理を
施すか、或いは電解メッキ法によって80μm程度のニ
ッケルコアを形成し、そのコア表面に20μm程度の半
田メッキを施すことで得られる。
Subsequently, as shown in FIG. 4A, a ball-shaped external connection terminal 9 is formed at the end of the lead pattern 6 covered with the insulating film 7 using the insulating film 7 as a mask. The external connection terminals 9 are formed by forming a nickel core of about 90 μm by electrolytic plating at the end of the lead pattern 6 exposed on the insulating film 7 and subjecting the core surface to gold plating of 0.1 μm, Alternatively, it can be obtained by forming a nickel core of about 80 μm by electrolytic plating and applying a solder plating of about 20 μm to the surface of the core.

【0026】続いて、図4(b)に示すように、外形リ
ング11部分を残すようにして金属ベース21の銅基板
22を選択エッチングにより除去する。このエッチング
に際しては、アルミニウム膜23がエッチングストッパ
ーとして作用し、銅基板22のみが除去される。次に、
図4(c)に示すように、金属ベース21のアルミニウ
ム膜23を選択エッチングにて除去し、さらにニッケル
膜24を選択エッチングにより除去して各リードパター
ン6(リード10を含む)を分離、独立させる。次い
で、図4(d)に示すように、配線フィルム5の第1,
第2の配線領域5a,5bから延出した各リード10の
先端に、例えばスパッタ法又は蒸着法によってアルミニ
ウムからなるバンプ26を形成する。以上で、半導体チ
ップを組付ける前のリードフレーム27が完成する。
Subsequently, as shown in FIG. 4B, the copper substrate 22 of the metal base 21 is removed by selective etching so that the outer ring 11 is left. During this etching, the aluminum film 23 acts as an etching stopper, and only the copper substrate 22 is removed. next,
As shown in FIG. 4C, the aluminum film 23 of the metal base 21 is removed by selective etching, and the nickel film 24 is further removed by selective etching to separate each lead pattern 6 (including the lead 10). Let it. Next, as shown in FIG.
A bump 26 made of aluminum is formed at the tip of each lead 10 extending from the second wiring regions 5a and 5b by, for example, a sputtering method or an evaporation method. Thus, the lead frame 27 before the mounting of the semiconductor chip is completed.

【0027】その後、上記リードフレーム27に半導体
チップを組付けるにあたっては、図5(a)に示すよう
に、配線フィルム5(第1の配線領域5a)の裏面側に
接着シート4を介して半導体チップ2を位置決め固定す
る。このとき、配線フィルム5の第1の配線領域5aが
半導体チップ2上に配置され、第2の配線領域5bがチ
ップ周辺部に配置される。また、第1,第2の配線領域
5a,5bから延出した各リード10の先端(バンプ2
6)が半導体チップ2上の電極パッド3に対向した状態
となる。次に、図5(b)に示すように、各々のリード
10の先端をバンプ26を介して半導体チップ2の電極
パッド3にシングルポイントボンディングによって接続
する。このシングルポイントボンディングは、配線フィ
ルム5のフィルム開口部8を介して行われる。次いで、
図5(c)に示すように、半導体チップ2と外形リング
11との間にエポキシ系又はシリコーン系の封止樹脂1
2をポッティングにより注入し、これを硬化させること
で周辺部品を一体化する。最後は、図5(d)に示すよ
うに、外形リング11の外周縁を境に不要部分を切除す
ることにより、図1に示した半導体パッケージ1が完成
する。
Thereafter, when assembling the semiconductor chip to the lead frame 27, as shown in FIG. 5A, the semiconductor chip is placed on the back side of the wiring film 5 (first wiring region 5a) via the adhesive sheet 4. The chip 2 is positioned and fixed. At this time, the first wiring region 5a of the wiring film 5 is arranged on the semiconductor chip 2, and the second wiring region 5b is arranged on the periphery of the chip. Also, the tips (bumps 2) of the leads 10 extending from the first and second wiring regions 5a and 5b are provided.
6) is in a state of facing the electrode pad 3 on the semiconductor chip 2. Next, as shown in FIG. 5B, the tips of the respective leads 10 are connected to the electrode pads 3 of the semiconductor chip 2 via the bumps 26 by single point bonding. This single point bonding is performed via the film opening 8 of the wiring film 5. Then
As shown in FIG. 5C, an epoxy-based or silicone-based sealing resin 1 is provided between the semiconductor chip 2 and the outer ring 11.
2 is injected by potting, and this is cured to integrate peripheral components. Finally, as shown in FIG. 5D, unnecessary portions are cut off at the outer peripheral edge of the outer ring 11 to complete the semiconductor package 1 shown in FIG.

【0028】このように本実施形態の半導体パッケージ
1においては、配線フィルム5の配線領域を、半導体チ
ップ2上に配置される第1の配線領域5aに加えてチッ
プ周辺部に配置される第2の配線領域5bまで拡大し、
各々の配線領域5a,5bにわたって外部接続端子9を
形成するようにしたので、外部接続端子9の個数がチッ
プサイズに制限されることがなくなる。したがって、外
部接続端子9の個数を減らすことなく半導体チップ2の
サイズを縮小化することができる。
As described above, in the semiconductor package 1 of the present embodiment, the wiring region of the wiring film 5 is added to the first wiring region 5a provided on the semiconductor chip 2 and the second wiring region 5a provided on the periphery of the chip. To the wiring area 5b of
Since the external connection terminals 9 are formed over the respective wiring regions 5a and 5b, the number of the external connection terminals 9 is not limited by the chip size. Therefore, the size of the semiconductor chip 2 can be reduced without reducing the number of the external connection terminals 9.

【0029】なお、第2の配線領域5bにおける外部接
続端子9の配列については所望の端子個数に合わせて任
意に設定できるものの、そこでの端子配列が多くなる
と、その分だけ第2の配線領域5bも拡大することにな
るため、フィルムの撓みやうねりが顕著になって外部接
続端子9の高さが不揃いになることも懸念される。以下
に、そうした懸念を解消するためになされた本発明の他
の実施形態について説明する。
The arrangement of the external connection terminals 9 in the second wiring region 5b can be set arbitrarily according to the desired number of terminals. However, as the terminal arrangement increases, the second wiring region 5b increases accordingly. Therefore, there is a concern that the flexure or undulation of the film becomes remarkable and the height of the external connection terminals 9 becomes uneven. In the following, another embodiment of the present invention made to solve such a concern will be described.

【0030】図6は本発明に係る半導体パッケージの他
の実施形態を示す側断面図である。図示した半導体パッ
ケージ1においては、その特徴部分として、配線フィル
ム5の第2の配線領域5bに接着シート4aを介して補
強板13が貼り付けられている。この補強板13は、例
えばアルミニウム等の金属材料からなるもので、半導体
チップ2と外形リング11との間に組み込まれている。
また、補強板13の裏面(図中上面)とチップ裏面とが
面一になるように、接着シート4,4aの厚さが同一に
設定されかつ半導体チップ2と補強板13の厚さが同一
に設定されている。そして、半導体チップ2と外形リン
グ11との間で、補強板13の内側及び外側に封止樹脂
12が充填されている。
FIG. 6 is a side sectional view showing another embodiment of the semiconductor package according to the present invention. In the illustrated semiconductor package 1, as a characteristic portion, a reinforcing plate 13 is attached to a second wiring region 5 b of the wiring film 5 via an adhesive sheet 4 a. The reinforcing plate 13 is made of a metal material such as aluminum, for example, and is incorporated between the semiconductor chip 2 and the outer ring 11.
The thickness of the adhesive sheets 4 and 4a is set to be the same so that the back surface (upper surface in the drawing) of the reinforcing plate 13 and the chip back surface are flush with each other, and the thickness of the reinforcing plate 13 is the same as that of the semiconductor chip 2. Is set to Then, between the semiconductor chip 2 and the outer ring 11, the inside and outside of the reinforcing plate 13 are filled with the sealing resin 12.

【0031】この半導体パッケージ1では、チップ周辺
部に位置する第2の配線領域5bが補強板13によって
支持されるため、第2の配線領域5bにおけるフィルム
の撓みやうねりが抑えられる。したがって、第2の配線
領域5bでの端子配列が多くなっても、配線フィルム5
上での外部接続端子9の高さを均一に保持することがで
きる。また、補強板13の裏面とチップ裏面とが面一に
なるようにしたので、パッケージ組立に際しては、同一
の基準平面に半導体チップ2と補強板13を載置し、そ
の上方から接着シート4,4aを介して配線フィルム5
を貼り付けるといった簡単な作業で、配線フィルム5上
での外部接続端子9の高さを均一かつ高精度に揃えるこ
とが可能となる。
In the semiconductor package 1, since the second wiring region 5b located at the peripheral portion of the chip is supported by the reinforcing plate 13, bending and undulation of the film in the second wiring region 5b are suppressed. Therefore, even if the terminal arrangement in the second wiring region 5b increases, the wiring film 5
The height of the external connection terminal 9 above can be kept uniform. In addition, since the back surface of the reinforcing plate 13 and the back surface of the chip are flush with each other, the semiconductor chip 2 and the reinforcing plate 13 are placed on the same reference plane when assembling the package. Wiring film 5 through 4a
It is possible to make the heights of the external connection terminals 9 on the wiring film 5 uniform and highly accurate by a simple operation such as pasting.

【0032】なお、本発明は、上述のように電解銅メッ
キにてリードパターンを形成したものに限らず、ポリイ
ミド等の絶縁フィルム上に銅箔を貼り付け、これをエッ
チングしてリードパターンを形成したものにも同様に適
用することができる。
The present invention is not limited to the case where the lead pattern is formed by electrolytic copper plating as described above, but a copper foil is attached on an insulating film of polyimide or the like, and this is etched to form the lead pattern. The same can be applied to the above.

【0033】[0033]

【発明の効果】以上説明したように本発明によれば、配
線フィルムの配線領域(外部接続端子の形成領域)を、
半導体チップ上に配置される第1の配線領域に加えてチ
ップ周辺部に配置される第2の配線領域まで拡大するよ
うにしたので、外部接続端子の個数を減らすことなくチ
ップサイズを縮小化することができる。これにより、今
後の半導体チップの超小型化にも十分に対応することが
可能となる。またそれと同時に、半導体チップのサイズ
を大きくしなくても外部接続端子の個数を増やすことが
できるため、更なる多ピン化を図るうえでも有効であ
る。
As described above, according to the present invention, the wiring area of the wiring film (the area where the external connection terminals are formed) is reduced.
Since the first wiring region arranged on the semiconductor chip is expanded to the second wiring region arranged on the periphery of the chip in addition to the first wiring region, the chip size is reduced without reducing the number of external connection terminals. be able to. As a result, it is possible to sufficiently cope with future miniaturization of semiconductor chips. At the same time, the number of external connection terminals can be increased without increasing the size of the semiconductor chip, which is effective in further increasing the number of pins.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明に係る半導体パッケージの一実施形態を
示す側断面図である。
FIG. 1 is a side sectional view showing one embodiment of a semiconductor package according to the present invention.

【図2】本発明に係る半導体パッケージの一実施形態を
示す要部底面図である。
FIG. 2 is a bottom view of an essential part showing one embodiment of a semiconductor package according to the present invention.

【図3】実施形態におけるリードフレームの製造工程図
(その1)である。
FIG. 3 is a manufacturing process diagram (part 1) of the lead frame in the embodiment.

【図4】実施形態におけるリードフレームの製造工程図
(その2)である。
FIG. 4 is a manufacturing process diagram (part 2) of the lead frame in the embodiment.

【図5】実施形態における半導体パッケージの製造工程
図である。
FIG. 5 is a manufacturing process diagram of the semiconductor package in the embodiment.

【図6】本発明に係る半導体パッケージの他の実施形態
を示す側断面図である。
FIG. 6 is a side sectional view showing another embodiment of the semiconductor package according to the present invention.

【図7】従来のBGAパッケージを示す側断面図であ
る。
FIG. 7 is a side sectional view showing a conventional BGA package.

【図8】超多ピン構造の半導体パッケージの一例を示す
側断面図である。
FIG. 8 is a side sectional view showing an example of a semiconductor package having a super multi-pin structure.

【図9】超多ピン構造のためのリードフレームの製造工
程図(その1)である。
FIG. 9 is a manufacturing process diagram (part 1) of a lead frame for a super multi-pin structure.

【図10】超多ピン構造のためのリードフレームの製造
工程図(その2)である。
FIG. 10 is a manufacturing process diagram (part 2) of a lead frame for an ultra-multi-pin structure.

【図11】超多ピン構造のための半導体パッケージの製
造工程図である。
FIG. 11 is a manufacturing process diagram of a semiconductor package for a super multi-pin structure.

【符号の説明】[Explanation of symbols]

1 半導体パッケージ 2 半導体チップ 3 電
極パッド 5 配線フィルム 5a 第1の配線領域 5b
第2の配線領域 6 リードパターン 7 絶縁フィルム 8 フィ
ルム開口部 9 外部接続端子 10 リード 11 外形リン
グ 12 封止樹脂 13 補強板
REFERENCE SIGNS LIST 1 semiconductor package 2 semiconductor chip 3 electrode pad 5 wiring film 5a first wiring area 5b
Second wiring area 6 Lead pattern 7 Insulating film 8 Film opening 9 External connection terminal 10 Lead 11 Outer ring 12 Sealing resin 13 Reinforcement plate

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 チップ表面の周縁部に複数の電極パッド
が形成された半導体チップと、 前記半導体チップの表面側に配置形成されるとともに、
リードパターン上に絶縁フィルムを積層した構造をな
し、そのフィルム外形寸法が前記半導体チップの外形寸
法よりも大きく設定されるとともに、前記半導体チップ
の周縁部に沿ったフィルム開口部を有し、かつ該フィル
ム開口部よりも内側を第1の配線領域とし該フィルム開
口部よりも外側を第2の配線領域としてなる配線フィル
ムと、 前記第1の配線領域から前記第2の配線領域にわたって
前記配線フィルム上に突出形成された複数の外部接続端
子と、 前記第1の配線領域及び前記第2の配線領域からそれぞ
れ前記フィルム開口部に延出するとともに、その延出端
が前記半導体チップの電極パッドに接続された複数のリ
ードと、 前記半導体チップを囲む状態で設けられた外形リング
と、 前記半導体チップと前記外形リングとの間に充填された
封止樹脂とを備えたことを特徴とする半導体パッケー
ジ。
A semiconductor chip having a plurality of electrode pads formed on a peripheral portion of a surface of the chip; a semiconductor chip disposed on a surface side of the semiconductor chip;
It has a structure in which an insulating film is laminated on a lead pattern, the outer dimensions of the film are set to be larger than the outer dimensions of the semiconductor chip, and a film opening is provided along a peripheral portion of the semiconductor chip, and A wiring film having a first wiring region inside the film opening and a second wiring region outside the film opening; and a wiring film extending from the first wiring region to the second wiring region. A plurality of external connection terminals protruding from the first wiring region and the second wiring region, each extending to the film opening, and having an extended end connected to the electrode pad of the semiconductor chip. A plurality of leads, an outer ring provided so as to surround the semiconductor chip, and a space between the semiconductor chip and the outer ring. And a sealing resin.
【請求項2】 前記半導体チップと前記外形リングとの
間に位置して前記配線フィルムの第2の配線領域に補強
板を接合してなることを特徴とする請求項1記載の半導
体パッケージ。
2. The semiconductor package according to claim 1, wherein a reinforcing plate is joined to the second wiring region of the wiring film between the semiconductor chip and the outer ring.
JP8235102A 1996-08-13 1996-09-05 Semiconductor package and manufacturing method thereof Expired - Fee Related JP2982703B2 (en)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP8235102A JP2982703B2 (en) 1996-09-05 1996-09-05 Semiconductor package and manufacturing method thereof
SG1997002893A SG60102A1 (en) 1996-08-13 1997-08-11 Lead frame semiconductor package having the same and method for manufacturing the same
US08/909,814 US6107678A (en) 1996-08-13 1997-08-12 Lead frame and semiconductor package having a lead frame
TW086111511A TW358990B (en) 1996-08-13 1997-08-12 Lead frame, semiconductor package having the same and method for manufacturing the same
KR1019970038521A KR19980018637A (en) 1996-08-13 1997-08-13 A lead frame, a semiconductor package having a lead frame, and a method of manufacturing the same
US09/562,750 US6319749B1 (en) 1996-08-13 2000-05-02 Lead frame, semiconductor package having the same and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8235102A JP2982703B2 (en) 1996-09-05 1996-09-05 Semiconductor package and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JPH1079402A true JPH1079402A (en) 1998-03-24
JP2982703B2 JP2982703B2 (en) 1999-11-29

Family

ID=16981095

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8235102A Expired - Fee Related JP2982703B2 (en) 1996-08-13 1996-09-05 Semiconductor package and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP2982703B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000028360A (en) * 1998-10-31 2000-05-25 김규현 Semiconductor device
KR100379086B1 (en) * 1998-10-31 2003-07-18 앰코 테크놀로지 코리아 주식회사 Semiconductor Package Manufacturing Method
EP1235273A3 (en) * 2001-02-23 2003-11-19 Kabushiki Kaisha Toshiba Semiconductor device formed by mounting semiconductor chip on support substrate, and the support substrate
US20090146287A1 (en) * 1996-12-03 2009-06-11 Oki Electric Industry Co., Ltd. Semiconductor device having a chip-size package

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090146287A1 (en) * 1996-12-03 2009-06-11 Oki Electric Industry Co., Ltd. Semiconductor device having a chip-size package
US8154124B2 (en) * 1996-12-03 2012-04-10 Oki Electric Industry Co., Ltd. Semiconductor device having a chip-size package
KR20000028360A (en) * 1998-10-31 2000-05-25 김규현 Semiconductor device
KR100379086B1 (en) * 1998-10-31 2003-07-18 앰코 테크놀로지 코리아 주식회사 Semiconductor Package Manufacturing Method
EP1235273A3 (en) * 2001-02-23 2003-11-19 Kabushiki Kaisha Toshiba Semiconductor device formed by mounting semiconductor chip on support substrate, and the support substrate

Also Published As

Publication number Publication date
JP2982703B2 (en) 1999-11-29

Similar Documents

Publication Publication Date Title
US6016013A (en) Semiconductor device mounting structure
US6319749B1 (en) Lead frame, semiconductor package having the same and method for manufacturing the same
JP2002093831A (en) Semiconductor device and method of manufacturing the same
TW200845350A (en) Dual or multiple row package
US6271057B1 (en) Method of making semiconductor chip package
US6020626A (en) Semiconductor device
US6379996B1 (en) Package for semiconductor chip having thin recess portion and thick plane portion
JP2982703B2 (en) Semiconductor package and manufacturing method thereof
KR100658120B1 (en) Process for manufacturing semiconductor device using film substrate
US20010010947A1 (en) Film ball grid array (BGA) semiconductor package
JPH04137692A (en) Remodeling of printed board
JP2002076166A (en) Resin sealing type semiconductor device and its manufacturing method
JP2917932B2 (en) Semiconductor package
JPH0936275A (en) Manufacture of surface mount semiconductor device
JPH0517709B2 (en)
JP2882378B2 (en) Semiconductor package and lead frame
US6700184B1 (en) Lead frame and semiconductor device having the same
JP3251810B2 (en) Mounting method of integrated circuit device
JP2000299399A (en) Semiconductor device
JP2918087B2 (en) Multilayer wiring board for mounting semiconductor chips
JP2868779B2 (en) TAB tape
JP3285017B2 (en) Semiconductor device
JPH02252248A (en) Manufacture of semiconductor device
JP3233294B2 (en) Printed wiring board and method of manufacturing the same
JP3632719B2 (en) Lead frame and lead frame manufacturing method

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080924

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090924

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees