JPH1049478A - コンピュータシステム用の識別インタフェース - Google Patents

コンピュータシステム用の識別インタフェース

Info

Publication number
JPH1049478A
JPH1049478A JP9057143A JP5714397A JPH1049478A JP H1049478 A JPH1049478 A JP H1049478A JP 9057143 A JP9057143 A JP 9057143A JP 5714397 A JP5714397 A JP 5714397A JP H1049478 A JPH1049478 A JP H1049478A
Authority
JP
Japan
Prior art keywords
module
option
computer system
identification information
controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9057143A
Other languages
English (en)
Inventor
Russell N Mirov
ラッセル・エヌ・ミロブ
Victor Odisho
ヴィクター・オディショ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sun Microsystems Inc
Original Assignee
Sun Microsystems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sun Microsystems Inc filed Critical Sun Microsystems Inc
Publication of JPH1049478A publication Critical patent/JPH1049478A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2289Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by configuration test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0684Configuration or reconfiguration with feedback, e.g. presence or absence of unit detected by addressing, overflow detection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Information Transfer Systems (AREA)
  • Stored Programmes (AREA)

Abstract

(57)【要約】 【課題】 オプションカード又はそのコンポーネントの
性格や特徴を、ソフトウェア解析、または物理的解析な
しに電気的に検知するようなインタフェースを提供す
る。 【解決手段】 コントローラその他の「マスタデバイ
ス」と複数の識別情報記憶コンポーネントとの間に専用
通信経路を与える識別インタフェース。各識別情報記憶
コンポーネントは一意にアドレス指定され、コンピュー
タシステムのマザーボードに着脱自在に取り付けられた
それぞれのオプションカードに実装される。

Description

【発明の詳細な説明】
【0001】
【発明が属する技術分野】本発明は、広義にはコンピュ
ータシステムに関するものである。より詳しくは、本発
明はオプションモジュールに関する情報を得るための識
別インタフェースに関する。
【0002】
【従来の技術】多くの電子システム(たとえばコンピュ
ータ、プリンタ等々)は、電気的に相互に接続された多
数の回路基板を用いて設計される。これらの回路基板の
1つ(すなわち「マザーボード」)には、電子システム
がその所期の機能を遂行するのに必要なプログラム命令
を実行するマイクロプロセッサが取り付けられている。
さらに、マザーボードには、たとえばメモリ用のモジュ
ール(すなわち「メモリ」モジュール)を含むいくつか
のオプションモジュールを収容するための複数のソケッ
トが設けられている。これによってメモリとマイクロプ
ロセッサとの間の通信経路が確保される。好適なマザー
ボードの具体例としては、米国カリフォルニア州マウン
テンビューのSun Microsystems,In
c.(サン・マイクロシステムズ)社の製造になるデス
クトップコンピュータのマザーボードがある。
【0003】一つの周知形態のメモリモジュールに、一
般にシングルインライン・メモリモジュール(“SIM
M”)と呼ばれているメモリモジュールがある。SIM
Mには、通常、長方形のプリント回路基板に組み付けら
れた多数の電子メモリコンポーネントが入っている。通
常、プリント回路基板の少なくとも1辺に、マザーボー
ドの対応するソケットに挿入することができる複数の端
子が設けられている。そのために、ユーザは、単にSI
MMを追加するか、または機械的に類似し、あらかじめ
決められた型のSIMMを特性の異なる(すなわち、よ
り高速であるとか、メーカーが異なる等)他の型に差し
替えるだけで、電子系統をグレードアップすることがで
きる。
【0004】通常、電子システム上で走るシステムソフ
トウェアは、メモリコントローラまたはオペレーティン
グシステムのテーブルを適切にコンフィギュレーション
するために、メモリモジュールに関する一定の情報を検
索して、取り出すようにコード化しなければならない。
同様に、パワーアップ時に電子システムのコンフィギュ
レーションを行うためには他の種類のオプションモジュ
ールに関する一定の情報も必要となろう。上記のコンフ
ィギュレーション用のシステムソフトウェアを使用する
ことは、この2、3年にわたって採択されてきた方式で
はあるが、いくつかの欠点がある。
【0005】その一つの欠点は、従来のシステムソフト
ウェアにはいくつかのグレードアップ上の制約がある。
たとえば、このシステムソフトウェアは実装されている
SIMMの数及びメモリサイズを検知することはできる
が、そのモジュール及び/またはメモリコンポーネント
の速度等級を検知することはできない。その結果、アク
セスタイムが標準以下のメモリコンポーネントを持つ旧
いバージョンのメモリモジュールを偶然取り付けても、
パワーアップ時には検出できず、データ記憶エラーが出
た後初めてそのことに気づくようなことになる。
【0006】もう一つの欠点は、従来のシステムソフト
ウェアは、コンピュータのシャーシを開けないことに
は、電気的手段による信頼性の高いオプションモジュー
ルの在庫管理や資産管理ができないということである。
というより、現在の在庫管理及び資産管理技術において
は、各電子システムのシャーシを開けてから、各モジュ
ールをそれぞれの割り当てられたソケットから取り外さ
なければならない。その後、バーコードを走査すること
によって、あるいはコンポーネントやオプションモジュ
ールに割り当てられた回路基板に刻印された一連番号を
記録することによって検査が行われる。この在庫管理・
資産管理手続きは、数百あるいは数千の電子システムを
有する比較的大きな企業にとっては高コストにつき、か
つ非効率的である。
【0007】もう一つの欠点は、たとえば入出力(“I
/O”)モジュール、ビデオモジュール及び実行可能コ
ードのないその他のモジュールのような様々なオプショ
ンモジュールを通常異なる種類のオプションモジュール
に割り当てられたソケットに差し込むことができるとい
うことである。そのために、従来のシステムソフトウェ
アは、そのようなソケットの1つに偶然あるいは意図的
に接続された如何なる種類のオプションモジュールでも
認識して、接続が間違っていれば、そのことをユーザに
知らせるようにコード化しなければならない。
【0008】
【発明が解決しようとする課題】従って、オプションカ
ードあるいはそのコンポーネントの性格や特徴を、ソフ
トウェア解析、またはシャーシを開けてそのオプション
モジュールを取り外すことが必要な物理的解析なしに電
気的に検知するようなインタフェースが設計されるなら
ば、益するところは少なくないであろう。
【0009】
【課題を解決するための手段】上記の課題を解決するた
めになされた本発明は、コントローラまたは何らかの
「マスタデバイス」と複数の識別情報記憶コンポーネン
トとの間に専用通信経路を与える識別インタフェースで
ある。各識別情報記憶コンポーネントは一意にアドレス
指定され、コンピュータシステムのマザーボードに着脱
自在に取り付けられたそれぞれのオプションカードに実
装される。識別情報記憶コンポーネントは、主にそれに
対応するオプションモジュールについての特徴情報が書
き込まれる複数のビットフィールドを有する。コントロ
ーラが選択された識別記憶コンポーネントに対して情報
を要求すると、その選択された識別情報記憶コンポーネ
ントは情報をコントローラに転送する。システムソフト
ウェアは、この情報を用いて製品の在庫・資産管理、ハ
ードウェアグレードアップ等を行う。
【0010】本発明の特徴及び長所は、添付図面に示す
実施形態についての詳細な説明より明らかとなろう。
【0011】
【発明の実施の形態】本発明は、識別インタフェース及
びこれに関連する通信方式であって、全体として、専用
通信バスを介してコントローラとの間におけるデータの
転送を可能ならしめる識別インタフェース及びこれに関
連する通信方式にある。本願においては、このインタフ
ェース及びそのプロトコルに関して詳細な事項を多数開
示するが、これら特定の詳細事項が本発明を実施する上
において必要でないことは明らかである。それ以外の場
合においては、本発明が不明確になるのを避けるため、
周知の回路、装置等についての説明は省略する。
【0012】図1を参照すると、本発明を使用するコン
ピュータの実施形態が簡略化して図示されている。図示
のコンピュータ100は、コンピュータのシャーシ12
0内部に実装されたマザーボード110を有する。マザ
ーボード110には、プロセッサ111、及びSIM
M、ビデオモジュール等、特定の型のオプションモジュ
ール130a乃至130nを各々受けるよう構成された
複数のソケット112a乃至112nが設けられてい
る。これらの複数の各ソケット112a乃至112n
は、モジュールのコンポーネント、従ってモジュール自
体がそのソケットに割り当てられた所期の機能、速度、
モジュールメーカー及びその他の特徴の点で多少異なっ
ていても、機械的にソケットに互換性があるものであれ
ば、どのような種類のオプションモジュールでも差し込
むことができる。
【0013】これらのオプションモジュール130a乃
至130nの相互間の特徴の差は、これらのモジュール
130a乃至130nの各々に実装された識別情報記憶
コンポーネント140a乃至140nを介してソフトウ
ェアにより確認される。好ましくは、これらの各識別情
報記憶コンポーネント140a乃至140nは、リード
オンリーメモリ(“ROM”)のような不揮発性の非可
変メモリを用いるが、フラッシュメモリ、消去可能プロ
グラム可能ROM(“EPROM”)の形で実装するこ
とも可能である。識別情報記憶コンポーネント140a
乃至140nは、それぞれ図3に記載されているよう
な、各々のモジュールについての情報を含んでいる。
【0014】図2に詳細に示すように、識別情報記憶コ
ンポーネント140a乃至140nは、これらの識別情
報記憶コンポーネント140a乃至140nの1つ以上
のコンポーネントとコントローラ160との間で情報を
転送するための専用の通信バス150を介して互いに接
続されている。通信バス150は、好ましくは、2ビッ
ト以上を同時に伝送する複線バスとするが、識別情報記
憶コンポーネント140a乃至140nがシリアル出力
をサポートするシリアル通信をサポートする単線バス
(たとえば、米国テキサス州ダラスのダラス・セミコン
ダクタ・コーポレーション(Dallas Semic
onductor Corporation)社製のD
C250x−UNW)として実施することも可能であ
る。好ましくは、コントローラ160はマザーボードに
取り付けられる。このメモリコントローラにはマイクロ
コントローラ、メモリコントローラ、あるいは識別情報
記憶コンポーネント140a乃至140nと通信するこ
とができるその他の形態のコントローラ並びにソフトウ
ェアを設けることができる。
【0015】各識別情報記憶コンポーネントは、図3に
示す、単一の512ビットのチェックサム保護ワード2
00を記憶することができるが、ワードサイズは任意の
サイズを用いることができる。各ワード200は、複数
のコード化フィールドに細分され、「タイプ」、「速
度」、「容量」、「バージョン」、「Dev_Code
(デバイスコード)」、「一連番号」、「Man_ID
(メーカー識別情報)」及び「Man_Date(製造
日)」フィールド等を含むが、これに限定されるもので
はない。これらのコード化フィールドの数及び種類は、
コントローラが必要とする情報の量及び性格によって決
めるようになっている。同様に、コントローラに情報を
供給するのに、上に列記したコード化フィールドの一部
しか使わない場合もある。
【0016】「タイプ」フィールド205は、モジュー
ルの機能性を識別するために使用する。このフィールド
は、ここに書き込まれる情報が他のフィールドの解釈に
役立ち、またソフトウェアにいろいろな初期化機能を行
わせるので、使用前にソフトウェアによって照会され
る。表1に特徴的に示すように、タイプフィールド20
5は、オプションモジュールがマザーボードのソケット
に間違って差し込まれたものかどうかを決定するように
そのモジュールの性格を表す3ビットのコード化値とし
て構成することができる。
【0017】この実施形態において、もう一つのコード
化フィールドは、3ビット幅の「速度」フィールド21
0である。速度フィールド210は、このモジュールを
利用する何らかの試みがなされる前にソフトウェアによ
って照会されたとき、そのモジュールの速度(すなわち
そのコンポーネントのデータ転送速度)に関する情報を
与える。たとえばSIMMによって利用することが可能
なコード化された「速度」値の例を表2に示す。 この場合、上記以外のコード化値を用いてメモリコンポ
ーネントのより速いあるいはより遅い速度値を表すこと
ができるようにしてある。
【0018】やはり図3に示すように、「容量」フィー
ルド215は、4ビット幅となるように構成することが
できる。容量フィールド215は、モジュールの記憶容
量を示すために用いられ、速度フィールド210と同様
に、そのモジュールを使用すする前にソフトウェアによ
って照会される。たとえばSIMMによって利用するこ
とが可能なコード化された「容量」値の例を表3に示す
が、オプションモジュールの性格によって他の容量値を
使用することもできるようになっている。
【0019】ワード200のもう一つのフィールドとし
て、そのモジュールのバージョンレベルを示す「バージ
ョン」フィールド220である。このフィールドによっ
て、ユーザは、マザーボードからモジュールを取り外す
ことなく、コンピュータシステムを適切にグレードアッ
プするのにモジュールの取り替えや追加が必要かどうか
を素早く判断することができる。図示のように、バージ
ョンフィールド220は、3ビット幅であるが、他のコ
ード化フィールドと同様、任意のビット幅とすることが
できる。
【0020】やはり図3において、本発明において可能
なもう一つのコード化フィールドは、そのモジュールの
何らかの電子コンポーネントのアーキテクチャを記述す
るために用いられる4ビット幅のデバイスコード(“D
ev_Code”)フィールド225である。この情報
は、たとえばメモリテストアルゴリズムの効果及び効率
を高めるために、多くの状況において役立つ。“Dev
_Code”コード化値の例を表4に示す。
【0021】この実施形態においては、さらにワード2
00にもう一つのコード化フィールドとして、「一連番
号」フィールド230が設けられている。このフィール
ドは、モジュール/コンポーネントの在庫・資産管理の
ための一意の一連番号を書き込むために用いられる。そ
のために、モジュールやコンポーネント自体にバーコー
ドや一連番号を貼り付けたり、刻印したりする必要がな
い。さらに、コンピュータのシャーシを開ける必要もな
い。むしろ、ソフトウェア診断プログラムを用いてこの
情報を適切なフォーマットで取り出すことも可能であ
る。
【0022】上記の他、ワード200には、3ビットの
メーカー識別情報(“Man_ID”)フィールド23
5及び製造日(“Man_Date”)フィールド24
0が設けられている。Man_IDフィールド235
は、モジュールのメーカーを識別するために使用され
る。このような情報は、ベンダを確認することが重要な
電子コンポーネントリコール及びその他の状況において
貴重である。下表5に、種々の電子コンポーネントメー
カーを識別できるように示すのに可能な“Man_I
D”フィールドのコード化値を掲げてある。さらに、
“Man_Date”フィールド240は、モジュール
が製造された日、週、月及び/または年を確認するため
に使用することができる。この属性は、やはり電子コン
ポーネントリコールなどにおいて有用である。
【0023】次に、図4には、本発明の識別インタフェ
ースで用いられる通信方式が示してある。基本的には、
上に述べたように、各オプションモジュールに実装され
ていて「スレーブ」として動作する識別情報記憶コンポ
ーネントには、一連番号が割り当てられ、各々の一意の
アドレスとして用いられる(ステップ300)。識別イ
ンタフェース用の「マスタ」デバイスとして動作するコ
ントローラ、すなわちファームウエアによってアクセス
することができるメモリコントローラが、まず通信バス
及びこれに接続されたオプションモジュールをリセット
する(ステップ305)。次に、識別情報記憶コンポー
ネントは全て通信バス電気的に接続されているので、コ
ントローラは、その通信バスに接続された最初の識別情
報記憶コンポーネントの一意の一連番号を読み取る(ス
テップ310)。この一連番号はそのコンポーネントの
アドレスとして使用される。全ての識別情報記憶コンポ
ーネントが確認されるまで、このプロセスが続けられる
(ステップ315)
【0024】その後、コントローラは、特定の識別情報
記憶コンポーネントのアドレスと共に、あるいはこれに
先立って、読出しコマンドを出す。このアドレスは一意
であるので、他の全ての識別情報記憶コンポーネントは
この時点において通信バスから電気的に切り離される
(ステップ320)。そして、コントローラはその特定
の識別情報記憶コンポーネントからデータを受け取り、
これと通信することができる(ステップ325)。その
後、ユーザ(またはコントローラ)が他の識別情報記憶
コンポーネントにアクセスすることを要求しているかど
うかがチェックされ、その要求がある場合は、そのコン
ポーネントについて上記のプロセスが繰り返される(ス
テップ330)。
【0025】当業者にとっては、本発明の他の実施態様
は自明であろう。上記実施形態は、例示説明のために記
載されたものであり、本発明の範囲を限定するためのも
のではない。
【0026】
【発明の効果】本発明によれば、コンピュータシステム
のオプションカードあるいはそのコンポーネントの性格
や特徴を電気的に容易かつ迅速に検知することができ
る。
【図面の簡単な説明】
【図1】 各々識別情報記憶コンポーネントを具備して
マザーボードに取り付けられた多数のモジュールを有す
るコンピュータの斜視図である。
【図2】 各オプションモジュールがそのモジュールの
特徴に関する情報を記憶すると共に通信信号経路を介し
てコントローラにリンクされた識別情報記憶コンポーネ
ントを有する識別インタフェースの一実施形態を示すブ
ロック図である。
【図3】 識別情報記憶コンポーネントとコントローラ
との間でやりとりされる情報の詳細な構造を示すブロッ
ク図である。
【図4】 本発明の識別インタフェースを利用する際に
コントローラ及び識別情報記憶コンポーネントにより実
行される動作ステップのフローチャートである。
【符号の説明】
100 コンピュータ、110 マザーボード、111
マイクロプロセッサ、112 ソケット、120 シ
ャーシ、130 オプションモジュール、140 識別
情報記憶コンポーネント。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 ヴィクター・オディショ アメリカ合衆国・94555・カリフォルニア 州・フレモント・シー クリフ テラス・ 34917

Claims (21)

    【特許請求の範囲】
  1. 【請求項1】 コントローラを有するマザーボードと;
    前記マザーボードに搭載された複数のオプションモジュ
    ールで、それらの各オプションモジュールの一定の特徴
    に関する情報を記憶する識別情報記憶コンポーネントを
    それぞれ有する複数のオプションモジュールと;前記識
    別コンポーネントの各々をコントローラに接続するため
    の専用の通信バスと;を具備したコンピュータシステ
    ム。
  2. 【請求項2】 上記複数のオプションモジュールの各々
    が、メモリモジュール、入出力モジュール、ビデオモジ
    ュール及びプロセスモジュールからなる群の中の一種で
    ある請求項1記載のコンピュータシステム。
  3. 【請求項3】 上記識別情報記憶コンポーネントの各々
    が、リードオンリーメモリデバイス、消去可能プログラ
    ム可能リードオンリーメモリデバイス及びフラッシュメ
    モリデバイスからなるメモリタイプ群の中の一種である
    請求項1記載のコンピュータシステム。
  4. 【請求項4】 上記の各識別情報記憶コンポーネントに
    記憶される上記情報が、その対応するオプションモジュ
    ールの少なくとも1つの電子コンポーネントの速度等級
    を示す速度値を含む請求項1記載のコンピュータシステ
    ム。
  5. 【請求項5】 上記の各識別情報記憶コンポーネント
    が、その対応するオプションモジュールの性格を示すタ
    イプ値を記憶する請求項4記載のコンピュータシステ
    ム。
  6. 【請求項6】 上記の各識別情報記憶コンポーネント
    が、その対応するオプションモジュールを一意に識別す
    るための一連番号を記憶する請求項5記載のコンピュー
    タシステム。
  7. 【請求項7】 上記の各識別情報記憶コンポーネント
    が、その対応するオプションモジュールのバージョンレ
    ベルを一意に識別するためのバージョン値を記憶する請
    求項6記載のコンピュータシステム。
  8. 【請求項8】 上記の各識別情報記憶コンポーネント
    が、上記オプションモジュールのメーカーまたはオプシ
    ョンを形成する電子コンポーネントのメーカーを識別す
    るためのメーカー識別情報を記憶する請求項7記載のコ
    ンピュータシステム。
  9. 【請求項9】 上記の各識別情報記憶コンポーネント
    が、その対応するオプションモジュールがメモリモジュ
    ール場合に、そのオプションモジュールの記憶容量を示
    す容量値を記憶する請求項8記載のコンピュータシステ
    ム。
  10. 【請求項10】 上記の通信バスが、上記の情報を上記
    コントローラに1ビットずつ伝送するシリアルバスであ
    る請求項1記載のコンピュータシステム。
  11. 【請求項11】 上記のコントローラがメモリコントロ
    ーラである請求項1記載のコンピュータシステム。
  12. 【請求項12】 オプションカードに実装された複数の
    識別情報記憶コンポーネントの中の第1の識別情報記憶
    コンポーネントから制御情報を通信バスを介してコンピ
    ュータのコントローラへ電気的に転送する方法におい
    て:上記複数の識別情報コンポーネントの各々に一意の
    一連番号を割り当てるステップと;蒸気複数の識別情報
    記憶コンポーネントの各々の一連番号を読み取るステッ
    プと;読出しコマンド及び選択された識別情報記憶コン
    ポーネントの一連番号を送り出すステップと;上記選択
    された識別情報記憶コンポーネントからコントローラへ
    一連番号に対応するオプションモジュールの特徴に関す
    るデータを送るステップと;を具備した方法。
  13. 【請求項13】 上記オプションモジュールへ送られる
    上記データが、そのオプションモジュールで使用される
    電子コンポーネントの速度を示す複数のビットを有する
    請求項12記載の方法。
  14. 【請求項14】 上記オプションモジュールへ送られる
    上記データが、そのオプションモジュールのメーカーを
    識別するための複数のビットを有する請求項13記載の
    方法。
  15. 【請求項15】 オプションモジュールの機能的特徴を
    そのオプションモジュールの識別情報記憶コンポーネン
    トに設けられた複数のビットフィールドへのアクセスを
    行うことによって識別するよう構成されたインタフェー
    スモジュールにおいて:上記オプションモジュールの第
    1の特徴に関する情報を記憶する第1のビットフィール
    ドと;上記オプションモジュールの第2の特徴に関する
    情報を記憶する第2のビットフィールドと;を具備した
    インタフェースモジュール。
  16. 【請求項16】 上記第1のビットフィールドが、上記
    オプションモジュールに搭載された少なくとも1つのコ
    ンポーネントの速度等級を示す請求項15記載のインタ
    フェースモジュール。
  17. 【請求項17】 上記第2のビットフィールドが、上記
    オプションモジュールの一連番号を示す請求項15記載
    のインタフェースモジュール。
  18. 【請求項18】 上記オプションモジュールのメーカ
    ー、及びそのオプションモジュールのメーカーの代替情
    報として、オプションモジュールに搭載された少なくと
    も1つのコンポーネントのメーカーを示す第3のビット
    フィールドをさらに具備した請求項17記載のインタフ
    ェースモジュール。
  19. 【請求項19】 少なくともメモリモジュール、入出力
    モジュール及びビデオモジュールの動作中の1つを含む
    モジュールによりサポートされている動作の形態を示す
    第4のビットフィールドをさらに具備した請求項18記
    載のインタフェースモジュール。
  20. 【請求項20】 上記オプションモジュールのバージョ
    ンレベルを示す少なくとも1ビットを有する第5のビッ
    トフィールドをさらに具備した請求項19記載のインタ
    フェースモジュール。
  21. 【請求項21】 上記オプションモジュールの記憶容量
    を示す少なくとも1ビットを有する第6のビットフィー
    ルドをさらに具備した請求項20記載のインタフェース
    モジュール。
JP9057143A 1996-02-29 1997-02-26 コンピュータシステム用の識別インタフェース Pending JPH1049478A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/608745 1996-02-29
US08/608,745 US5790890A (en) 1996-02-29 1996-02-29 Identification interface

Publications (1)

Publication Number Publication Date
JPH1049478A true JPH1049478A (ja) 1998-02-20

Family

ID=24437801

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9057143A Pending JPH1049478A (ja) 1996-02-29 1997-02-26 コンピュータシステム用の識別インタフェース

Country Status (3)

Country Link
US (1) US5790890A (ja)
EP (1) EP0793169A1 (ja)
JP (1) JPH1049478A (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5661677A (en) 1996-05-15 1997-08-26 Micron Electronics, Inc. Circuit and method for on-board programming of PRD Serial EEPROMS
US6216186B1 (en) * 1998-06-15 2001-04-10 Sun Microsystems, Inc. Modular computer system including compatibility evaluation logic
EP1063590B1 (de) * 1999-06-24 2003-06-25 Fraunhofer-Gesellschaft Zur Förderung Der Angewandten Forschung E.V. Verfahren zur Konfiguration eines modularen elektronischen Systems und in dem System verwendetes Modul
US6539476B1 (en) * 1999-08-12 2003-03-25 Handspring, Inc. Mobile computer system capable for copying set-up application including removal routine from peripheral device for removing device programs after the device is removed
US6549027B1 (en) * 2000-02-01 2003-04-15 Sun Microsystems, Inc. Apparatus and method for testing for compatibility between circuit boards
US6925616B2 (en) * 2002-10-04 2005-08-02 Sun Microsystems, Inc. Method to test power distribution system
US7339837B2 (en) * 2004-05-18 2008-03-04 Infineon Technologies Ag Configurable embedded processor
JP4620502B2 (ja) * 2005-03-07 2011-01-26 株式会社日立製作所 ディスクアレイ装置
JP4724573B2 (ja) * 2006-03-02 2011-07-13 株式会社リコー インタフェース回路における転送方式切換回路
US10310745B2 (en) * 2017-05-19 2019-06-04 Samsung Electronics Co., Ltd. Method and apparatus for fine tuning and optimizing NVMe-oF SSDs

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4750136A (en) * 1986-01-10 1988-06-07 American Telephone And Telegraph, At&T Information Systems Inc. Communication system having automatic circuit board initialization capability
GB8725111D0 (en) * 1987-03-13 1987-12-02 Ibm Data processing system
US5237674A (en) * 1987-04-11 1993-08-17 Apple Computer, Inc. Self identifying scheme for memory module including circuitry for identfying accessing speed
US5530895A (en) * 1993-02-25 1996-06-25 Microsoft Corporation System and method for computer interface board identification by serially comparing identification address bits and asserting complementary logic patterns for each match
US5475854A (en) * 1994-01-28 1995-12-12 Vlsi Technology, Inc. Serial bus I/O system and method for serializing interrupt requests and DMA requests in a computer system
US5517646A (en) * 1994-04-25 1996-05-14 Compaq Computer Corp. Expansion device configuration system having two configuration modes which uses automatic expansion configuration sequence during first mode and configures the device individually during second mode

Also Published As

Publication number Publication date
US5790890A (en) 1998-08-04
EP0793169A1 (en) 1997-09-03

Similar Documents

Publication Publication Date Title
US7562164B2 (en) Remote terminal apparatus for programmable controller
US6438625B1 (en) System and method for automatically identifying slots in a backplane
US8185673B2 (en) Information processing apparatus, and method for controlling the same
US6427198B1 (en) Method, system, and program for determining system configuration
JPH1049478A (ja) コンピュータシステム用の識別インタフェース
CN110825204A (zh) 电子设备的主板及电源信息管理方法
US6789149B1 (en) Scheme to detect correct plug-in function modules in computers
TWI620120B (zh) 資料載入方法及主機板
US8122180B2 (en) Methods and systems for reconfiguring data memory of embedded controller managed flash memory devices
CN111637079B (zh) 主板、风扇控制系统及方法
CN107341064B (zh) 基于车辆变流控制单元子电路板的防插错系统
JP2004246893A (ja) コンピュータ・システムの現場交換可能ユニットにおける必須コンポーネント・データをフォーマットするための方法および装置
US20080065789A1 (en) Multi-purpose IO system
US10785874B2 (en) Detecting card edge connector configuration states
US20030195716A1 (en) Interface device for product testing
TWI768198B (zh) 微控制器、記憶體模組及用於更新微控制器之韌體的方法
CN107977330B (zh) 服务器系统及检测服务器系统的传输模式的方法
CN111766797A (zh) 微控制器、存储模块及用于更新微控制器的韧件的方法
US20240070105A1 (en) Method for reading information from riser cards and baseboard management control module implementing the same
CN111026428A (zh) 能同时远程在线更新多个板卡中fpga固件程序的系统及方法
CN114637538B (zh) 基板管理控制系统、电子装置以及基板管理控制方法
US20090138692A1 (en) Self describing line cards in network switch
TWI685745B (zh) 冗餘束磁碟
CN114564237B (zh) 磁盘阵列卡连接链路扩展方法、系统、终端及存储介质
CN108984447A (zh) 一种电子设备的控制方法及电子设备

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040226

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040226

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060630

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060801

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061101

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070710

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20071204