JPH09190859A - コネクタ - Google Patents

コネクタ

Info

Publication number
JPH09190859A
JPH09190859A JP8018332A JP1833296A JPH09190859A JP H09190859 A JPH09190859 A JP H09190859A JP 8018332 A JP8018332 A JP 8018332A JP 1833296 A JP1833296 A JP 1833296A JP H09190859 A JPH09190859 A JP H09190859A
Authority
JP
Japan
Prior art keywords
signal line
connector
terminal
terminal portion
reset signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8018332A
Other languages
English (en)
Inventor
Kazuyuki Nishiwaki
和幸 西脇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP8018332A priority Critical patent/JPH09190859A/ja
Publication of JPH09190859A publication Critical patent/JPH09190859A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Coupling Device And Connection With Printed Circuit (AREA)
  • Elimination Of Static Electricity (AREA)

Abstract

(57)【要約】 【課題】 接続時において静電気が回路に及ぼす悪影響
を防止するだけでなく、接続すれば自動的にリセット状
態が得られるコネクタを提供する。 【解決手段】 電子部品3は、電源用端子部12、グラ
ンド用端子部15、リセット信号線用端子部14、複数
の信号線用端子部13を有し、コネクタ1は、それぞれ
対応して差し込まれる、突出部分が最も短いリセット信
号線用端子部6、次に短いその他の信号線用端子部5、
そして突出部分が最も長い電源用端子部4とグランド用
端子部7を突出して備え、接続時における静電気は電源
配線、グランド線に飛び、リセット信号線が最後に接続
されることにより接続するだけでリセット状態になる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、電子回路を接続す
るコネクタに関する。
【0002】
【従来の技術】従来、図2に示すように、コネクタ40
は、本体部回路の電源用配線24、グランド線27、リ
セット信号線26およびその他の信号線25、にそれぞ
れ結線された電源用ピン20、グランド用ピン23、リ
セット信号線用ピン22およびその他の信号線用ピン2
1を開口方向に向って突出している状態で並設して備え
ている。これらのピンの形状はすべて同一であり、突出
部分の長さは等しい。また、電子部品、例えばIC(In
tegrated Circuit)チップ41を正確に接続させる誘導
トレイ42を備えている。
【0003】また、このコネクタに接続されるICチッ
プ41には、内蔵している回路の配線34〜37に各々
対応して結線されている端子孔30〜33が、ICチッ
プ41の端面に開口して設けられている。これらの端子
孔30〜33は、前記電源用ピン20、前記グランド用
ピン23、リセット信号線用ピン22、およびその他の
前記信号線用ピン21に各々対応している。
【0004】そして、本体部回路に接続されているコネ
クタ40とICチップ41とを接続するとき、電源用ピ
ン20、グランド用ピン23、リセット信号線用ピン2
2およびその他の信号線用ピン21のすべてのピンは、
ICチップ25に一様に設けられた各々のピンに対応す
る端子孔30〜33と各々略同時に接続されることにな
る。
【0005】
【発明が解決しようとする課題】ところで、上記のよう
なコネクタにおいて、コネクタのピンとそれが接続され
ている本体に対して、電子部品、例えばICチップまた
はコネクタが、数kv〜数10kvの静電気レベルであ
る高い電位差を持っていた場合において、その接続時に
帯電している電荷が放電する状態、つまり静電気が飛ぶ
状態が起こる。
【0006】上記図2に示したような従来のコネクタに
おいて、帯電している電荷が放電する場合、接続すると
きの両者の端子間の距離は、全て等距離にあるため、静
電気の性質上、どの端子対間においても帯電している電
荷が放電される確率は等しい。 従って、従来のコネク
タでは、静電気に対して比較的弱い信号線に静電気が飛
び、信号線に電流が流れ、信号線に結線された回路に悪
影響を及ぼす可能性があるという問題があった。
【0007】さらに、上記従来例においては、コネクタ
40と、ICチップ41との接続において、両者の電源
を入れたまま接続する場合、接続後にコネクタ側の回路
から電子部品に対してリセット信号を送る作業を行う必
要がある。つまり、コネクタと電子部品とを接続すると
き、両者の電源用、グランド用、リセット信号線用およ
び他の信号線用の各々のピンと端子孔は略同時に接続さ
れるため、コネクタに電子部品が完全に接続された後、
接続したことをコネクタ側の回路で検出し、その後、電
子部品回路にリセット信号を送る処理工程を行わなけれ
ばならない。
【0008】そこで、本発明の課題は、接続時において
静電気が回路に及ぼす悪影響を防止するだけでなく、コ
ネクタを接続すれば自動的にリセット状態が得られるコ
ネクタを提供することを目的としている。
【0009】
【課題を解決するための手段】以上の課題を解決すべく
請求項1記載の発明は、電子部品、例えばICチップ、
に設けられた複数の端子部のそれぞれに対応して電気的
に接続される電源用端子部、グランド用端子部および複
数の信号線用端子部、例えば各々ピンを突出して備えた
コネクタにおいて、前記複数の信号線用端子部の1つが
リセット信号線用端子部であって、前記電子部品の複数
の端子部を前記コネクタに接続する時、前記電源用端子
部および前記グランド用端子部、前記リセット信号線を
除いた他の信号線用端子部、該リセット信号線用端子部
の順に電気的に接続する構成としたことを特徴としてい
る。
【0010】この請求項1記載の発明によれば、コネク
タと電子部品を接続するとき、始めに前記電源用端子部
およびグランド前記用端子部が接続され、次に前記その
他の信号線用端子部が接続され、最後に前記リセット信
号線が接続される。したがって、対応する端子部同士を
接続するときに静電気が飛ぶ場合、帯電している電荷
は、最も接近している電源用端子部およびグランド用端
子部の各々対応する端子部間に放電するとともに、両者
を接続するだけで、電子部品側にリセット信号が最後に
送られリセットがかかる状態となる。
【0011】さらに、請求項2記載の発明は、請求項1
記載のコネクタにおいて、前記電子部品の各端子部は、
接続方向に対して略垂直に配置されており、前記コネク
タは、該電子部品の複数の端子部に対する突出部分が前
記リセット信号線用端子部の突出部分が最も短く、次に
その他の前記信号線用端子部の突出部分が短く、前記電
源用端子部および前記グランド用端子部の突出部分が最
も長いことを特徴としている。
【0012】この請求項2記載の発明によれば、リセッ
ト信号線用端子部の突出部分が最も短く、次にその他の
信号線用端子の突出部分が短く、電源用端子部およびグ
ランド用端子部の突出部分が最も長いため、コネクタと
電子部品を接続する時、始めに前記電源用端子部および
前記グランド用端子部が接続され、次に前記その他の信
号線用端子部が接続され、最後に前記リセット信号線用
端子部が接続される。したがって、対応する端子部同士
を接続する時に静電気が飛ぶ場合、帯電している電荷
は、最も接近している電源用端子部およびグランド用端
子部の各々に対応する端子部間に放電すると共に、両者
を接続するだけで電子部品側にリセット信号が最後に送
られリセットがかかる状態となる。
【0013】
【発明の実施の形態】以下、図1を参照して本発明に係
るコネクタの実施の形態を詳細に説明する。図1は、本
発明を適用したコネクタの一実施の形態を示す平面断面
図である。
【0014】この図1において、1は本発明に係るコネ
クタ、2は誘導トレイ、3は電子部品、4は電源用ピン
(電源用端子部)、5はその他の信号線用ピン(信号線
用端子部)、6はリセット信号線用ピン(リセット信号
線用端子部)、7はグランド用ピン(グランド用端子
部)、8は本体回路の電源用配線、9は本体回路の他の
信号線、10は本体回路のリセット信号線、11は本体
回路のグランド線である。また、12は電源用端子孔
(孔部による電源用端子部)、13は各々信号線用端子
孔(孔部による信号線用端子部)、14はリセット信号
線用端子孔(孔部によるリセット信号線用端子部)、1
5はグランド用端子孔(孔部によるグランド用端子
部)、16は電子部品の本体回路の電源用配線、17は
電子部品回路の他の信号線、18は電子部品回路のリセ
ット信号線、19は電子部品回路のグランド線である。
【0015】本実施の形態で図1に示されているコネク
タ1は、回路を積んだ電子機器等の本体の電源用配線
8、グランド用線11、リセット信号線10およびその
他の信号線9に各々対応して結線され、突出した状態で
並べられている電源用ピン4、リセット信号線用ピン
6、他の信号線用ピン5、5、・・、5、グランド用ピ
ン7の10本のピンと、前記10本のピンの突出部分が
外方向に臨むよう配置された断面コ字状の誘導トレイ2
とを備えている。前記誘導トレイ2は、電子部品、例え
ばICチップ3をスムーズに誘導し、コネクタ1と接続
させるものであり、10本のピンの両側から外方向に開
放する形で設置されている。
【0016】前記コネクタ1に内蔵されている、電源用
ピン4、グランド用ピン7、リセット信号線用ピン6お
よび他の7本の信号線用接続ピン5、5、・・・5は、
図1の図示上方から電源用ピン4、6本の信号線用ピン
5、5、・・・、5、リセット信号線用ピン6、1本の
信号線用ピン5を挟んでグランド用ピン7の順に配置さ
れ等間隔に並設されている。そして、コネクタ1に設け
られているこれらのピンは同径、同質であり、前記リセ
ット信号線用ピン6は最も短く突出し、次に前記他の7
本の信号線用ピン5、5、・・・、5が短く、前記電源
用ピン4と前記グランド用ピン7は同じ長さで最も長く
突出した形となっている。
【0017】前記コネクタ1が有する誘導トレイ6によ
って誘導し接続されるICチップ3は、内部の回路の電
源用配線16、グランド用線19、リセット信号線1
8、その他の信号線17にそれぞれ対応して結線されて
いる電源用端子孔12、グランド用端子孔15、リセッ
ト信号用端子孔14およびその他の信号線用端子孔13
を、前記コネクタ1に挿入される端面に沿って一様に備
えている。また、各前記端子孔12〜15には、それぞ
れ対応している前記電源用ピン4、前記グランド用ピン
7、前記リセット信号線用ピン6および前記他の信号線
用接続ピン5と嵌合して接続される孔部が設けられてい
る。なお、この電子部品の回路は、リセット信号線17
にプルダウン抵抗R1を設けている。
【0018】以上の構成からなるコネクタにおいて、前
記コネクタに対し数kv〜数10kvの静電気レベルで
ある高い電位差を持ったICチップ3を接続するとき、
前記ICチップ3が誘導トレイ2を通りコネクタ側のピ
ン4〜7に近づくと、静電気の特性上、対応する端子部
間距離が一番近い電源配線またはグランド線に確実に静
電気が飛ぶことになる。つまり、電源やグランドの静電
気に対する耐性はリセット信号や他の信号に比べて強い
ため、リセット信号を含む信号線9、10に静電気が飛
ぶことにより生じる回路への悪影響を防ぐ。
【0019】そして、ICチップ3をさらに誘導トレイ
6を通し、コネクタ1に設けられているピン4〜7に近
づけると、まず、リセット信号線用を含む8本の信号線
用ピン5、6の両端に配置された電源用ピン4とグラン
ド用ピン7が、ICチップ3に備えられている各々対応
する端子孔12、15に同時に差し込まれ、次に両者の
他の7本の信号線用ピン5、5、・・・、5が、対応す
る他の信号線用端子孔13、13・・・、13に差し込
まれ、最後にリセット信号線用ピン6がリセット信号用
端子孔14に差し込まれ接続される。つまり、電子部品
内の回路は信号線が接続された後に、リセット信号が送
られることとなり、結果的に電子部品を接続するだけで
リセットがかかる。
【0020】なお、上記実施の形態例においては、端子
部であるピンを突出して設けているコネクタは本体側に
接続されており、それに対応する端子孔を電子部品側に
設けているが、これに限るものではなく、ピンを突出し
て設けているコネクタを電子部品側に設け、それに対応
する端子孔を設けている電子部品を本体側に備えて、両
者を接続するようにしてもよい。
【0021】また、上記の実施形態例においては、コネ
クタ側の突出しているピンの長さを異なるようにした
が、これに限るものではなく、コネクタ側を接続方向に
対して垂直に構成し、電子部品側の端子の位置を接続タ
イミングが異なるように配置するようにしてもよい。す
なわち、電源用端子およびグランド用端子が最もコネク
タ側に配置し、次にコネクタ側に近い位置にリセット端
子を除く信号線端子を配置し、最もコネクタから遠い位
置にリセット端子を配置するようにすればよい。
【0022】さらに、その他、具体的な細部構造等につ
いても適宜に変更可能であることは勿論である。
【0023】
【発明の効果】以上のように、請求項1記載の発明に係
るコネクタによれば、前記電子部品の複数の端子部を前
記コネクタに接続する時、前記電源用端子部および前記
グランド用端子部、リセット信号線を除いた他の信号線
用端子部、リセット信号線用端子部の順に電気的に接続
されるため、接続するときに静電気が飛ぶ場合、静電気
は最も近い距離にある電源用端子部およびグランド用端
子部の各々対応する端子部間に飛び、他の複数の信号線
用端子部間には飛ばない。したがって、静電気による信
号線への悪影響を防ぐことができる。さらに、前記リセ
ット信号線は、最後に接続されることになるため、自動
的にリセット処理が行われる。
【0024】そして、請求項2記載の発明に係るコネク
タによれば、コネクタを接続する時、まず、電源用端子
部およびグランド用端子部とこれらの各々対応する端子
部とが、最も近づくため、対応する端子部同士を接続す
るときに静電気が飛ぶ場合、静電気は最も近い距離にあ
る電源用端子部およびグランド用端子部の各々対応する
端子部間に飛び、他の複数の信号線用端子部間には飛ば
ない。したがって、静電気が信号線用端子部間に飛ぶこ
とにより生じる回路への悪影響を防止することができ
る。さらに、最後に前記リセット信号線が接続されるた
め、両者を接続するだけで電子部品側にリセット信号が
最後に送られ、自動的にリセットがかかる状態となる。
【図面の簡単な説明】
【図1】本発明を適用したコネクタの一実施の形態を示
す平面断面図である。
【図2】従来のコネクタの一例を示す平面断面図であ
る。
【符号の説明】
1 コネクタ 3 電子部品 4 電源用ピン(電源用端子部) 5 信号線用ピン(信号線用端子部) 6 リセット信号線用ピン(リセット信号線用端子
部) 7 グランド用ピン(グランド用端子部) 12 電源用端子孔 13 信号線用端子孔 14 リセット信号線用端子孔 15 グランド用端子孔

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】電子部品に設けられた複数の端子部のそれ
    ぞれに対応して電気的に接続される電源用端子部、グラ
    ンド用端子部及び複数の信号線用端子部を備えたコネク
    タにおいて、 前記複数の信号線用端子部の1つがリセット信号線用端
    子部であって、 前記電子部品の複数の端子部を前記コネクタに接続する
    時、前記電源用端子部及び前記グランド用端子部、前記
    リセット信号線を除いた他の信号線用端子部、該リセッ
    ト信号線用端子部の順に電気的に接続する構成としたこ
    とを特徴とするコネクタ。
  2. 【請求項2】前記電子部品の各端子部は、接続方向に対
    して略垂直に配置されており、 前記コネクタは、該電子部品の複数の端子部に対する突
    出部分が前記リセット信号線用端子部の突出部分が最も
    短く、次にその他の前記信号線用端子部の突出部分が短
    く、前記電源用端子部および前記グランド用端子部の突
    出部分が最も長いことを特徴とする請求項1記載のコネ
    クタ。
JP8018332A 1996-01-08 1996-01-08 コネクタ Pending JPH09190859A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8018332A JPH09190859A (ja) 1996-01-08 1996-01-08 コネクタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8018332A JPH09190859A (ja) 1996-01-08 1996-01-08 コネクタ

Publications (1)

Publication Number Publication Date
JPH09190859A true JPH09190859A (ja) 1997-07-22

Family

ID=11968697

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8018332A Pending JPH09190859A (ja) 1996-01-08 1996-01-08 コネクタ

Country Status (1)

Country Link
JP (1) JPH09190859A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH118030A (ja) * 1997-06-19 1999-01-12 Matsushita Electric Ind Co Ltd Pcカード用コネクタ、pcカード及びpcカード処理装置
JP2009272098A (ja) * 2008-05-02 2009-11-19 Alps Electric Co Ltd カード用コネクタ
CN1525609B (zh) 2002-11-26 2012-02-29 三星Led株式会社 用于光拾取器的激光二极管和保护方法
WO2013027271A1 (ja) * 2011-08-23 2013-02-28 富士通株式会社 静電気除去装置
CN114137398A (zh) * 2022-02-08 2022-03-04 深圳佑驾创新科技有限公司 一种pcba测试治具及测试方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH118030A (ja) * 1997-06-19 1999-01-12 Matsushita Electric Ind Co Ltd Pcカード用コネクタ、pcカード及びpcカード処理装置
CN1525609B (zh) 2002-11-26 2012-02-29 三星Led株式会社 用于光拾取器的激光二极管和保护方法
JP2009272098A (ja) * 2008-05-02 2009-11-19 Alps Electric Co Ltd カード用コネクタ
WO2013027271A1 (ja) * 2011-08-23 2013-02-28 富士通株式会社 静電気除去装置
JP5605513B2 (ja) * 2011-08-23 2014-10-15 富士通株式会社 静電気除去装置
CN114137398A (zh) * 2022-02-08 2022-03-04 深圳佑驾创新科技有限公司 一种pcba测试治具及测试方法

Similar Documents

Publication Publication Date Title
KR100483211B1 (ko) 접속케이블과통신장치와통신방법
US5290191A (en) Interface conditioning insert wafer
US6765399B2 (en) Test socket and system
US4983907A (en) Driven guard probe card
KR100855208B1 (ko) 고성능 테스터 인터페이스 모듈
US6955551B2 (en) Card edge connector jig and card edge connector connection mechanism
CN101405608A (zh) 将多导线电缆的第一组导线与其他导线相区别的方法、使用该方法的测试连接器和包括这样的多导线电缆和测试连接器的套件
CA2488832A1 (en) Multi-socket board for open/short tester
US6462572B2 (en) Socket used for semiconductor device and testing system connected to socket through dual-transmission lines
JPH0817535A (ja) プローブ・アダプタ
US6300781B1 (en) Reliable method and apparatus for interfacing between a ball grid array handler and a ball grid array testing system
JPH09190859A (ja) コネクタ
JP2639364B2 (ja) コネクタ
US5457380A (en) Circuit-test fixture that includes shorted-together probes
US20020118031A1 (en) Connector test card
US20040180583A1 (en) Mold pin for cable terminal
US20050122645A1 (en) ESD protection design against charge-device model ESD events
US20040123994A1 (en) Method and structure for suppressing EMI among electrical cables for use in semiconductor test system
US6638080B2 (en) Integrated ball grid array-pin grid array-flex laminate test assembly
US6075374A (en) Test head of an IC test device
US6335627B1 (en) Apparatus and method for testing an electronics package substrate
JPS6257222B2 (ja)
JPH08201476A (ja) 半導体装置試験用テストボード
JPH04329648A (ja) テープオートメイテッドボンディング半導体装置
JPH07218536A (ja) コンタクトプローブ取付ホルダー