JPH0827781B2 - Multi-arm wear equipment - Google Patents

Multi-arm wear equipment

Info

Publication number
JPH0827781B2
JPH0827781B2 JP63215718A JP21571888A JPH0827781B2 JP H0827781 B2 JPH0827781 B2 JP H0827781B2 JP 63215718 A JP63215718 A JP 63215718A JP 21571888 A JP21571888 A JP 21571888A JP H0827781 B2 JPH0827781 B2 JP H0827781B2
Authority
JP
Japan
Prior art keywords
firmware
bus request
bus
firmware device
package
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63215718A
Other languages
Japanese (ja)
Other versions
JPH0262646A (en
Inventor
淑絵 村岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63215718A priority Critical patent/JPH0827781B2/en
Publication of JPH0262646A publication Critical patent/JPH0262646A/en
Publication of JPH0827781B2 publication Critical patent/JPH0827781B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Memory System (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Description

【発明の詳細な説明】 (産業上を利用分野) 本発明はマルチフアームウエア装置、さらに詳しくい
えば、該装置におけるフアームウエアパツケージの実装
状態を認識する方式に関する。ここで、マルチファーム
ウェア装置とは、装置の機能分割を行い、個々の機能を
それぞれ別のMPUで処理するようにしたものであり、各M
PUはメモリや周辺回路と共に独立したパッケージに実装
され、これはファームウェアパッケージと呼ばれる。各
ファームウェアパッケージは、ある時は独立に、ある時
は相互に通信を行いながら動作して全体として1装置を
構成する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a multifarm wear device, and more particularly to a method for recognizing a mounting state of a firmware wear package in the device. Here, a multi-firmware device is a device in which the functions of the device are divided and each function is processed by a different MPU.
The PU is mounted in a separate package along with the memory and peripheral circuits, which is called the firmware package. Each firmware package operates independently at one time and communicates with each other at one time, and constitutes one device as a whole.

(従来の技術) フアームウエアパツケージの実装状態を確認する方法
には従来はフアームウエアパツケージの実装状態の情報
をフアームウエアプログラムに持たせる方法、あるいは
スイツチを設けて実装状態を設定し各フアームウエアが
そのスイツチの値を読み込むことによつて認識する方法
があつた。
(Prior Art) The conventional method for confirming the mounting state of the firmware package is to give the firmware program information on the mounting state of the firmware package, or to install the switch to set the mounting state and There was a method of recognition by reading the value of the switch.

(発明が解決しようとする課題) しかしながら、前後者ともフアームウエアパツケージ
の実装状態を変更する場合、フアームウエアプログラム
の変更、スイツチ設定の変更が必要であつた。特に、デ
バツグ時等、頻繁にフアームウエアパツケージの実装枚
数を変更する場合、あるいは規模によりフアームウエア
パツケージ枚数が可変となるシステムにおいて変更を行
なう場合には前者ではその都度多大な工数がかかり、後
者では設定ミスによる不動作を招く恐れがあるという欠
点があった。
(Problems to be Solved by the Invention) However, when changing the mounting state of the firmware package, it is necessary to change the firmware program and switch settings for both the front and the rear. In particular, if the number of firmware package packages to be mounted is frequently changed, such as during debugging, or if the system is such that the number of firmware package packages can be changed depending on the scale, the former requires a great deal of man-hours each time, while the latter requires However, there is a drawback that it may cause a malfunction due to a setting error.

本発明の目的は上記欠点の生じることのないフアーム
ウエアパツケージの実装状態を認識できるフアームウエ
ア装置を提供することにある。
SUMMARY OF THE INVENTION It is an object of the present invention to provide a firmware device which can recognize the mounting state of firmware package without the above drawbacks.

(課題を解決するための手段) 前記目的を達成するために本発明によるマルチファー
ムウェア装置は、バスリクエストに対するアクノリッジ
を待ってバスサイクルとするバスシステムを構成するマ
ルチファームウェア装置において、各ファームウェア装
置に対応して割り当てられているバスリクエスト信号の
状態を格納する実装状態表示レジスタを共通メモリ部に
設け、前記各ファームウェア装置はシステムリセット信
号がアクティブになったとき、前記割り当てられている
バスリクエスト信号をアクティブにし、前記システムリ
セット信号がインアクティブになったとき、前記実装状
態レジスタのビット内容を読み出し可能に構成してあ
る。
(Means for Solving the Problems) In order to achieve the above-mentioned object, a multi-firmware device according to the present invention is compatible with each firmware device in a multi-firmware device that constitutes a bus system that waits for an acknowledge to a bus request and makes a bus cycle. The mounting status display register for storing the status of the assigned bus request signal is provided in the common memory unit, and each firmware device activates the assigned bus request signal when the system reset signal becomes active. The bit contents of the mounting state register can be read when the system reset signal becomes inactive.

(実施例) 以下、図面を参照して本発明をさらに詳しく説明す
る。
(Example) Hereinafter, the present invention will be described in more detail with reference to the drawings.

第1図は本発明によるフアームウエア装置の一実施例
を示すブロツク図である。
FIG. 1 is a block diagram showing an embodiment of the firmware apparatus according to the present invention.

システムリセツト信号7がアクテイブになると、シス
テム内に実装されている全てのフアームウエア1,2およ
び3はバスリクエスト信号4,5および6をアクテイブに
する。
When the system reset signal 7 becomes active, all firmware 1, 2, and 3 installed in the system activate the bus request signals 4, 5, and 6.

共通メモリ部11はバスリクエスト信号8に同期して、
バスリクエスト信号の状態(ローレベルからハイレベル
か)をフアームウエア実装状態表示レジスタ9に取り込
む。
The common memory unit 11 synchronizes with the bus request signal 8
The state of the bus request signal (whether from low level to high level) is fetched into the firmware mounting state display register 9.

リセツト信号がインアクテイブになつた後、各フアー
ムウエア1,2および3は、このレジスタポート9の内容
を読み出すことができる。レジスタ9の各ビツトは、各
フアームウエア1,2および3からのバスリクエスト信号
4,5および6にそれぞれ対応しており、バスリクエスト
信号がアクテイブであればオンになり、フアームウエア
が実装されていることをバスリクエスト信号がインアク
テイブであればオフとなり、フアームウエアが実装され
ていないことを表している。すなわち、各フアームウエ
ア1,2および3はレジスタ9の各ビツトの内容を読み出
し各ビツトをチエツクすることにより、システム内のフ
アームウエアパツケージの実装状態を認識することがで
きる。
After the reset signal becomes inactive, each firmware 1, 2 and 3 can read the contents of this register port 9. Each bit of register 9 is a bus request signal from firmware 1, 2 and 3.
It corresponds to 4, 5 and 6, respectively, it turns on when the bus request signal is active, and it turns off when the bus request signal is inactive, and firmware is installed. It means not. That is, each firmware 1, 2 and 3 can recognize the mounting state of the firmware package in the system by reading the contents of each bit of the register 9 and checking each bit.

(発明の効果) 以上説明したように本発明は、システムリセツト時
に、各フアームウエアに対応してアサインされている信
号を各フアームウエアがアクテイブにし、その状態を取
り込むレジスタを共通メモリ部に設け、このレジスタの
内容を各フアームウエアが読み取るように構成すること
により、フアームウエアパツケージ各々がフアームウエ
アパツケージの実装変更に関係なく、容易に実装状態を
チエツクできる。したがつて、フアームウエアパツケー
ジ実装変更時にスイツチ設定ミスによる不動作、あるい
は実装状態の情報をプログラムに持たせる必要がなくな
りシステム構成の変更時の工数が大幅に削減されるとと
もに拡張性の高いシステムを構築できるという効果があ
る。
(Effect of the Invention) As described above, according to the present invention, at the time of system reset, each firmware is activated by the signal assigned to each firmware, and a register for fetching the state is provided in the common memory unit. By configuring each firmware to read the contents of this register, each firmware package can easily check the mounting state regardless of the mounting change of the firmware package. Therefore, there is no need for the program to have inactivity due to switch setting mistakes or the mounting status information when changing the firmware package mounting, and the man-hours at the time of changing the system configuration are greatly reduced and a highly expandable system It has the effect that it can be built.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明によるフアームウエア装置の一実施例を
示すブロツク図である。 1,2,3……フアームウエア(フアームウエア装置) 4,5,6……バスリクエスト信号 7……システムリセツト信号 8……バスリクエストラツチ信号 9……フアームウエア実装状態表示レジスタ 10……データバス 11……共通メモリ
FIG. 1 is a block diagram showing an embodiment of the firmware apparatus according to the present invention. 1,2,3 …… Farmware (Farmware device) 4,5,6 …… Bus request signal 7 …… System reset signal 8 …… Bus request latch signal 9 …… Farmware mounting status display register 10 …… Data Bus 11 …… Common memory

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】バスリクエストに対するアクノリッジを待
ってバスサイクルとするバスシステムを構成するマルチ
ファームウェア装置において、 各ファームウェア装置に対応して割り当てられているバ
スリクエスト信号の状態を格納する実装状態表示レジス
タを共通メモリ部に設け、 前記各ファームウェア装置はシステムリセット信号がア
クティブになったとき、前記割り当てられているバスリ
クエスト信号をアクティブにし、前記システムリセット
信号がインアクティブになったとき、前記実装状態レジ
スタのビット内容を読み出し可能に構成したことを特徴
とするマルチファームウェア装置。
1. In a multi-firmware device that constitutes a bus system that waits for an acknowledge to a bus request and becomes a bus cycle, a mounting state display register for storing a state of a bus request signal assigned to each firmware device is provided. Provided in a common memory unit, each firmware device activates the assigned bus request signal when a system reset signal becomes active, and when the system reset signal becomes inactive, A multi-firmware device characterized in that the bit contents can be read.
JP63215718A 1988-08-30 1988-08-30 Multi-arm wear equipment Expired - Lifetime JPH0827781B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63215718A JPH0827781B2 (en) 1988-08-30 1988-08-30 Multi-arm wear equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63215718A JPH0827781B2 (en) 1988-08-30 1988-08-30 Multi-arm wear equipment

Publications (2)

Publication Number Publication Date
JPH0262646A JPH0262646A (en) 1990-03-02
JPH0827781B2 true JPH0827781B2 (en) 1996-03-21

Family

ID=16677027

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63215718A Expired - Lifetime JPH0827781B2 (en) 1988-08-30 1988-08-30 Multi-arm wear equipment

Country Status (1)

Country Link
JP (1) JPH0827781B2 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5641600A (en) * 1979-09-13 1981-04-18 Fujitsu Ltd Detection system for memory capacity
JPS62211768A (en) * 1986-03-12 1987-09-17 Fujitsu Ltd Information processor

Also Published As

Publication number Publication date
JPH0262646A (en) 1990-03-02

Similar Documents

Publication Publication Date Title
US5555510A (en) Automatic computer card insertion and removal algorithm
JP2790034B2 (en) Non-operational memory update method
US20020184460A1 (en) Methods and apparatus for combining a plurality of memory access transactions
JPH07113907B2 (en) card
CA2055038C (en) Personal computer with local memory expansion capability
KR100441533B1 (en) Method of identifying peripheral device employed in a semiconductor device
JPH0567028A (en) Information processor
JPH0827781B2 (en) Multi-arm wear equipment
JPS5824812B2 (en) I/O device management method
JPH0756847A (en) Portable computer
JPS57167200A (en) Memory backup circuit
JPH0836543A (en) Method and device for detecting slave board
JP2697393B2 (en) Reset circuit
JPS6127778B2 (en)
JPH06103098A (en) Information processor
JP4174272B2 (en) Device controller
KR0139932Y1 (en) Dma number tester of computer system
JPH05298176A (en) Memory card processor
JPH0415737A (en) Memory device
JPS63217594A (en) Bubble memory device equipped with stand-by circuit
JPS63196931A (en) Self-diagnosing system for printer device
JPH05189393A (en) Reset processing circuit
JPH0296853A (en) System for checking holding main storage capacity
JPS639259B2 (en)
JPH04232556A (en) Mounted board management system