JPH08213969A - 伝送コード違反及びパリティにもとづくエラー訂正装置及び方法 - Google Patents

伝送コード違反及びパリティにもとづくエラー訂正装置及び方法

Info

Publication number
JPH08213969A
JPH08213969A JP7283969A JP28396995A JPH08213969A JP H08213969 A JPH08213969 A JP H08213969A JP 7283969 A JP7283969 A JP 7283969A JP 28396995 A JP28396995 A JP 28396995A JP H08213969 A JPH08213969 A JP H08213969A
Authority
JP
Japan
Prior art keywords
parity
bytes
byte
word
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7283969A
Other languages
English (en)
Other versions
JP3254357B2 (ja
Inventor
Albert X Widmer
アルバート・エックス・ウィドマー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPH08213969A publication Critical patent/JPH08213969A/ja
Application granted granted Critical
Publication of JP3254357B2 publication Critical patent/JP3254357B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • H03M13/095Error detection codes other than CRC and single parity bit codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • H03M13/098Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit using single parity bit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • H04L25/4908Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Probability & Statistics with Applications (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)
  • Dc Digital Transmission (AREA)

Abstract

(57)【要約】 【課題】 コード化バイト内のエラー位置を識別する改
良された水平パリティ技法を提供すること。 【解決の手段】 複数のバイトから成るフレームを提供
し、フレームのバイトに対応する第1のパリティを決定
し、各コード制限バイトの平衡度を決定し、バイトをワ
ードにグループ化し、各ワードは平衡度を有し、バイト
平衡度及びワード平衡度から第2のパリティを決定し、
フレームと第1のパリティと第2のパリティを第2の電
子装置に伝送し、そこで第1及び第2のパリティを再決
定し、伝送と再決定された第1のパリティを比較してエ
ラーのビット位置を判断し、伝送と再決定された第2の
パリティを比較してエラーを含むバイトを判断し、ビッ
ト位置を変更する。第2の電子装置はコード違反が存在
するかどうかを判断し、第2のパリティの探索をコード
違反を示すバイトで終了する一連のバイトに制限する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はデジタル・データの
伝送におけるエラー訂正のための装置及び方法に関す
る。
【0002】
【従来の技術】伝送コードの主な目的は、刻時(clocki
ng)が容易に回復され、AC結合が可能なように、シリ
アル・データ・ストリームの周波数スペクトルを変換す
ることである。コードはまた、文字同期、フレーム区切
り文字などの機能のため、並びにアボート、リセット、
アイドル、診断などのための、データ・アルファベット
以外の特殊文字を提供しなければならない。コードは信
号スペクトルを特定のチャネル要求により綿密に適応さ
せるために、しばしば信号波形形状との組合わせにより
用いられる。ほとんどの場合において、高周波成分及び
低周波成分の両方に対する制限により帯域幅を低減し、
それにより電磁ケーブルなどの伝送媒体または帯域幅制
限付き受信機における歪を低減し、また外部ノイズ及び
内部ノイズの影響を低減することが望ましい。
【0003】コードの別の面は、ライン・ディジット内
のノイズ及びエラーとの相互作用である。ライン・コー
ドに関連する冗長性が、他のエラー検出機構を補足する
ために、或いは最小の回路を有するチャネルの質をモニ
タするために使用される。
【0004】こうしたコードは一般に、復号化データ内
のエラー・バーストを拡大したり、巡回冗長検査(CR
C)によるエラー検出を困難にするなどの欠点を示す。
好適な伝送コードはこれらの影響を最小化すべきであ
る。
【0005】光ファイバ・リンク及び施設内(intra-es
tablishment)ワイヤ・リンクでは、多くの理由から、
2レベル・コードのファミリが注目される。ワイヤ・リ
ンクでは変圧器またはコンデンサにより、伝送ラインを
ドライバ及び受信機回路からDC分離し、ライン上の信
号歪を低減するためにDC成分を有さず、また低周波数
成分をほとんど有さないコードが好ましい。光ファイバ
の場合には、これらの要因は当てはまらないが、コード
の良好な低周波特性は数々の理由により好都合である。
【0006】装置レベル・インタフェースに関する技術
委員会(Technical Committee)(1992年)のタス
ク・グループX3T9.3によるANSIファイバ・チ
ャネル(Sachs、1994年)における符号化問題の議
論の中で、少数派の人々は物理リンクはフォワード・エ
ラー訂正(FEC:Forward Error Correction)を提供
すべきであると主張した。これらの要求に対する4つの
異なる理由が提出された。有効エラー・レートは10
-15より小さい(10-17程度)べきである。性能パラメ
ータの厳しさが緩和される光コンポーネントが、低コス
トで使用可能であり、性能劣化がFECにより相殺され
る。長いリンクでは、再伝送に関連する長い遅延のため
に、再伝送の発生率が低減されることが要求される。実
時間アプリケーションは再伝送により機能しえない。
【0007】前記問題の幾つかがGrover(1988年)
により議論され、多項式コード(polynomial codes)を
用いる他の解決策が提案された。
【0008】タスク・フォースにより特定のFEC提案
の概要について考察された。その詳細は、Benzらによる
文献(1991年)、McMahonらによる文献(1992
年)及びSpringerによる文献(1992年)に述べられ
ている。提案にはテーブル・ルックアップ8B/10B
コード、及びあらゆる8情報バイトのコード・ビットに
充当される8ビット短縮ハミング・コードが含まれる。
FECビットはマンチェスタ・コード化される。1対の
こうしたコード化ビットが8B/10Bコード化バイト
間に挿入される。データ転送レートは、0.8から0.
667に低減される。8データ・バイト内の単一のエラ
ーは、常に訂正されうる。
【0009】エラー訂正をランレングス及びDC制限付
き2進コードと組合わせる他のアプローチが、French
(1989年)、Blaum(1991年)、Blaumら(19
93年)、Coetzee(1990年)、その他により述べ
られている。これらの研究は、磁気チャネルに対応する
より複雑なコードを示しており、一般に光ファイバまた
は金属伝送チャネルの場合とは異なる制限を要求する。
【0010】図1を参照すると、従来のエラー訂正は水
平パリティ(HP)及び垂直パリティ(VP)を用い
る。図1の各"X"はデータの1ビットを表す。行のデー
タ・ビット・アレイ内の数字0乃至7は8バイトの8つ
の位置を表す。先頭バイトの下の第1列において、B0
乃至B(N−1)は、Nバイトのフレーム50の16バ
イトを表す。フレーム50の各ビット位置に対応してフ
レーム内の各バイトを横断する垂直パリティの垂直パリ
ティ・ビットが存在する。8つの垂直パリティ・ビット
が垂直パリティ・バイト52を形成する。フレーム50
内の各バイトに対応して水平パリティが存在する。図1
に示されるようなデータが伝送されるとき、各バイト及
びその対応付けられる水平パリティが伝送され、各ビッ
ト位置の垂直パリティに対応するバイト52がフレーム
と共に伝送される。各伝送バイトに対応して受信装置は
各伝送バイトに対応する水平パリティを再計算し、伝送
フレームに対応する垂直パリティを再計算する。再計算
された水平パリティは伝送済みの水平パリティと比較さ
れ、再計算された垂直パリティが伝送済みの垂直パリテ
ィと比較される。例えば伝送済みバイトB1の水平パリ
ティ54、及び垂直パリティのビット位置5の垂直パリ
ティ・ビットにおいて不一致が存在すると、バイトB1
のビット位置5に相当するビット58がエラーであるこ
とが認識され、この値が他の2進状態に変更される。す
なわち、この値が1であれば0に、また0であれば1に
変更される。
【0011】生の2進データは一般に伝送されず、最初
に、生データ・バイトに含まれるよりも多数のビットを
有するコード化データに変換される。コード化は多くの
理由から使用される。区切り文字はワード境界及びフレ
ーム境界を定義するために必要となる。区切り文字はま
たデータが伝送されるときに、受信機が送信データ・フ
レームの開始箇所を判断するために必要となる。区切り
文字は一般にカンマとして参照される。またデータを伝
送するとき、受信機のクロック回復回路に対するタイミ
ング基準として安定な遷移のストリームを提供するため
に、連続1または連続0の期間が短いランレングスを有
することが望ましい。コード化データは、ランレングス
を特定の所定値よりも短く制限するために使用される。
また任意の数の連続ビットに渡るデジタル和の変化が有
限であり小さくDC平衡化されるデータを有することが
望ましい。多数の1または0が連続的に存在すると、無
効分の電荷レベルが増加し、長い時定数または自動レベ
ル復元回路を要求することにより、AC結合に悪影響を
及ぼす。
【0012】コード化バイトは、生データのバイトに含
まれるよりも多くのビットを有するので、コード化デー
タと共に従来の水平及び垂直パリティを用いることが望
ましい。コード化データの水平パリティはコード化バイ
ト内に複数のビット位置を必要としうる。非常に多数の
バイトを含むフレームでは、水平パリティが相当に多く
の追加バイトを追加し、有用な情報を伝達するビット位
置の数に大きな影響を及ぼす。
【0013】
【発明が解決しようとする課題】本発明の目的は、コー
ド化バイト内のエラー位置を識別する改良された水平パ
リティ技法を提供することであり、そこではコードは局
所パリティを有さず、伝送コード違反と、各コード化バ
イトのパラメータから計算されるパリティ・ビットの制
限セット(例えば8)との組合わせにより、エラー位置
を特定のバイトに突き止める。
【0014】
【課題を解決するための手段】本発明の広い態様では、
次に述べるステップにより、第1の電子装置から第2の
電子装置に伝送される2進コード化データのビット・エ
ラーを訂正する方法及び装置を提供する。すなわち伝送
コードにより制限される複数のバイトを含むフレームを
提供するステップ、フレームのバイトに対応する第1の
パリティを決定するステップ、複数の各コード制限バイ
トの平衡度を決定するステップ、バイトをワードにグル
ープ化するステップであって、各ワードがそのワード内
の各バイトの平衡度から形成される平衡度を有する、前
記グループ化ステップ、バイト平衡度及びワード平衡度
から第2のパリティを決定するステップ、フレーム並び
にフレームの第1のパリティ及び第2のパリティを第2
の電子装置に伝送するステップ、第2の電子装置が伝送
フレームから第1のパリティ及び第2のパリティを再決
定するステップ、第2の電子装置が伝送された第1のパ
リティと再決定された第1のパリティとを比較し、前記
バイト内のエラーのビット位置を判断するステップ、第
2の電子装置が伝送された第2のパリティと再決定され
た第2のパリティとを比較し、エラーを含むバイトを判
断するステップ、及び第2の電子装置が前記エラーを含
むバイト内のビット位置を変更するステップを含む。
【0015】本発明の別の広い態様では、第1の電子装
置から、第1及び第2のパリティを含むコード制限バイ
トのフレームを伝送する方法及び装置を提供し、これら
のパリティはフレームが第2の電子装置により受信され
るとき、フレーム内のエラーを訂正するために使用され
る。フレームは複数のコード化制限バイトを含む。第2
の電子装置はフレームのバイトに対応する第1のパリテ
ィを決定し、各コード制限バイトに対応する平衡度を判
断し、バイトをワードにグループ化する。各ワードはワ
ード内の各バイトの平衡度から形成されるワード平衡度
を有する。
【0016】本発明の別の広い態様では、次に述べるス
テップにより、第1の電子装置から第2の装置に伝送さ
れる2進データのコード化バイト内のエラーを訂正する
方法及び装置を提供する。すなわち前記第1の電子装置
から伝送フレーム及び第1の伝送パリティ及び第2の伝
送パリティを受信するステップであって、伝送フレーム
が複数のコード化制限バイトを含む、前記受信ステッ
プ、伝送フレームのバイトに対応する第1の再決定パリ
ティを決定するステップ、複数の各バイトに対応する平
衡度ビットを決定するステップ、バイトをワードにグル
ープ化するステップであって、各ワードはそのワード内
の各バイトの平衡度から形成される平衡度ビットを有す
る、前記グループ化ステップ、バイト平衡度ビット及び
ワード平衡度ビットから第2の再決定パリティを決定す
るステップ、第2の電子装置が伝送された第1のパリテ
ィを再決定された第1のパリティと比較し、バイト内の
エラーのビット位置を決定するステップ、第2の電子装
置が伝送された第2のパリティと再決定された第2のパ
リティとを比較し、伝送コード違反を示すバイトで終了
する16のシーケンスから、前記エラーを含むバイトを
決定するステップ、及び前記エラーを含む前記グループ
内の前記ビット位置を変更するステップを含む。
【0017】
【発明の実施の形態】
概要:本発明はフレーム内の単一のエラー・バイトを訂
正する方法に関する。基本原理は矩形配列の水平及び垂
直パリティ・ビットを使用することであり、水平パリテ
ィはエラーを突き止め、垂直パリティはそれを訂正する
ために使用される。独自的な特徴は、水平パリティの機
能的等価性がコードによりエラー検出に関連付けられる
ファイバ・チャネル規格(FCS:Fibre Channel Stan
dard)伝送コードのバイト・ディスパリティから導出さ
れるパリティ・ビットの小セットにより提供される。こ
のエラー訂正機構は、既存のFCSリンク・レベル・ハ
ードウェア及びFCS伝送プロトコルに対して透過的に
実現される。スループットの低下は無いがフレーム長に
相当する遅延が追加される。
【0018】図2は、本発明による変更水平及び垂直パ
リティ技法を示す。図4は、図2に示される本技法のよ
り特定な例を示す。図2は生データのフレーム100を
示す。一連のドット101により示される任意の数のバ
イトを有するフレーム100の16バイトが示される。
図2の生データの例では、バイトは8ビットを有するが
これは任意のビット数を有することができる。生データ
はバイトにセグメント化され、16バイトが0乃至15
とラベル付けされる。各バイトは0乃至7にラベル付け
される8ビットを有する。図中のXはデータのビットに
対応し、通常、1または0の値を有する。本発明によれ
ば、各生データ・バイトはコード化バイトに変換され
る。垂直パリティ258はブロック全体100の生デー
タに対応して決定される。例えば生データのビット位置
0は、対応する垂直パリティ・ビット110を有する。
垂直パリティ・ビット110は、生データのフレーム全
体に渡るビット位置0の0または1の総数に依存して、
1または0を有する。各コード化バイトは初期ディスパ
リティ及び最終ディスパリティを有する。コードの各バ
イトに渡るディスパリティの変化は特定の値に制限され
る。各コード化バイトに対応する初期ディスパリティは
先行コード化バイトの最終ディスパリティと同じであ
る。コード化バイトに渡る許容ディスパリティ変化は、
コード化の選択により決定される。以降の説明の中で、
コード及び各コード化バイトに渡る許容ディスパリティ
変化について述べられる。各コード化バイトは平衡度B
Bを有する。バイトB0、B1、B2及びB3は、それ
ぞれ平衡度212、214、216及び218を有す
る。コード化バイト内に同数の1及び0が存在する場
合、平衡度BBは1であり、コード化バイト内に異なる
数の1及び0が存在する場合、平衡度BBは0である。
別の平衡度は各ワードに対応する。例えば平衡度ビット
BB212、214、216及び218は、一緒にワー
ド102に対応する平衡度220を形成する。図2に示
されるように、ワード102、104、106及び10
8の各々はワード平衡度220、238、240及び2
42にそれぞれ対応付けられる。各ワード平衡度、例え
ば平衡度220は平衡度ビットQBを有する。平衡度バ
イト220、238、240及び242に対応するQB
ビットは、それぞれ222、232、234及び236
である。平衡度垂直パリティは平衡度ビットの2つのグ
ループBB及びQBから決定される。平衡度パリティ2
54のビット位置0はBB0ビットのパリティである。
すなわちパリティ224は、ビット212、226、2
28、230、...のパリティである。同様に平衡度
パリティ・ビット248、250及び252は、それぞ
れビット位置BB1、BB2及びBB3のBBビットの
パリティである。平衡度ビットQB222、232、2
34及び236は、それぞれワード220、238、2
40及び242の平衡度である。ビット位置QB4に対
応するビット240は、ビット位置QB4に存在する全
てのビットのパリティである。同様に平衡度パリティ・
ビット242、244及び246は、それぞれビット位
置QB5、QB6及びQB7の平衡度ビットのパリティ
である。8ビット・ワードの平衡度パリティ254は1
0バイト260としてコード化される。8バイトの垂直
パリティ258は10バイト256としてコード化され
る。データを伝送している装置は、コード化垂直パリテ
ィ・バイト256及びコード化平衡度パリティ・バイト
260を含むフレーム100を伝送する。受信装置は、
フレーム100に対応するコード化バイトを受信し、垂
直パリティ258に対応する再計算垂直パリティ、及び
平衡度パリティ254に対応する再計算平衡度パリティ
を生成する。受信コンピュータは最初にコード化バイト
を調査し、無効な1及び0の配列を有するバイトが存在
するかどうかを判断する。コード化データに対応して、
特定の1及び0の配列だけが有効コード化バイトと見な
される。それ以外のものはコードの1部ではないので無
効となる。無効のコード化バイトが見い出されると、そ
のバイト内にエラーが含まれることが知れる。無効なコ
ード化バイトが見い出されると、再計算垂直パリティを
伝送済み垂直パリティと比較し、コード化バイト内のエ
ラー・ビット位置を識別することによりエラーを訂正す
る。エラーのコード化ビットの値が1から0に、または
その逆に変更される。
【0019】コード違反が存在しない場合、各コード化
バイトのディスパリティがチェックされ、ディスパリテ
ィ違反が存在するかどうかがチェックされる。各有効コ
ード化バイトの初期ディスパリティから最終ディスパリ
ティへのディスパリティの変化はコード内において、特
定の範囲内に入るように制限される。例えばFCSコー
ドの場合、有効コード化バイトに渡るディスパリティの
変化が、0±2の範囲に制限される。またコードにおい
て、デジタル和の変化が最大値と最小値との間に入るよ
うに、後述のように、非ゼロ・ディスパリティを有する
コード化バイトの極性がディスパリティ違反を回避する
ために、交番しなければならない。伝送フレーム内の各
コード化バイトのディスパリティに、ディスパリティ違
反が存在しない場合にはエラーは検出されず、特に何も
実行されることはない。
【0020】上述のように、無効の文字が存在すると、
これが垂直パリティにより訂正される。無効文字は各コ
ード化バイトのディスパリティ内に高々1つのディスパ
リティ違反を伴いうる。無効バイトが複数のディスパリ
ティ違反を伴う場合には、複数バイトがエラーを有し、
これは訂正され得ない。従って、受信装置は送信装置に
データ・フレームの再伝送を要求する。
【0021】無効バイト及びディスパリティ違反が観測
されない場合には、上述の水平及び垂直パリティ機構が
エラー位置を識別するために使用される。
【0022】ファイバ・チャネル規格(FCS)伝送コ
ードでは、統計的にランダム・データに対応して識別さ
れるディスパリティ違反に先行する16バイト内におい
て、エラーが高い確率で存在することが計算されてい
る。エラーがディスパリティ違反に先行する16バイト
以外に存在する確率は、約2×10-9である。上述のよ
うに、平衡度パリティはエラーを有するバイトの位置を
識別し、垂直パリティはエラーを有する特定のビット位
置を識別する。垂直パリティ及び新たな平衡度パリティ
を用いる本発明による上述のプロシージャは、局所パリ
ティを含まないコードと共に使用される。従って上述の
プロシージャは、局所パリティを有さないコードを補足
する。1983年にWidmerにより述べられたFCSコー
ドは、局所パリティを有さないので、本発明による上述
のプロシージャによりエラーの識別能力が補足される。
【0023】前記参照された別の解決策は局所パリティ
を有するコードの使用である。局所パリティを有するコ
ードでは、各8バイトが対応する固有のコード化10バ
イトを有する。コード化バイトは任意のビット位置にエ
ラーが存在すると、有効コード化バイトが無効コード化
バイトに変換されるように設計される。こうしたコード
がMartinにより述べられている(1985年)。
【0024】詳細例:エラー位置指定においてFCS伝
送コード違反を使用するとき、各コード化バイト及び4
バイト・ワードに対応して、それぞれ平衡度ビットBB
及びBQが定義され、平衡ブロックに対応して値1がま
た非平衡では値0が割当てられる。4BBビットのセッ
ト及び4BQビットのセットが、各々4バイト及び4ワ
ードの連続グループにそれぞれ対応する別々の4つ組
(quadruplet)内に対角に配列される。パリティ・ビッ
トはフレームの全てのBB及びBQセットの各対角ビッ
ト位置に対応して導出される。これらの8パリティ・ビ
ットBPARだけがフレーム終りの後に伝送される。ラ
ンダム・データに対応してFCSコードはそれ自身、5
×108のエラーにつき1つのエラーを除き、全ての単
一バイト・エラーを16バイトの範囲に突き止める。受
信BPARビットの違反はエラーをより詳細に、コード
により識別される16バイト・グループの特定のバイト
に追跡するために使用される。非コード化データから導
出される8垂直パリティ・ビットのセットVPAR、及
び8BPARビットがコード化され、フレーム終りに続
く最初のアイドル・ワードにパック化される。受信機に
おけるエラー・バイトの識別の後、VPARビットがそ
れを訂正するために使用される。
【0025】最初に、パリティ・ビットを用いる基本矩
形エラー訂正機構について述べ、次にエラーを突き止め
るための水平パリティの使用について述べる。フレーム
終りの後に伝送される8パリティ・ビットと結合される
FCS伝送コードにより、フレーム内のエラー・バイト
を突き止める改良された技法が提供される。垂直パリテ
ィ・ビットによるエラー・バイトの訂正はエラー制御文
字の復元と一緒に述べられる。エラーの存在の下で、フ
レーム開始及び終りを正確に識別する方法について詳細
に述べられる。最後に、本発明の原理を既存のリンク・
レベル・ハードウェア及びFCSプロトコルに透過的に
適用し、FCSフレーム内のエラーを訂正する方法につ
いて述べる。結論として、特に非常に短いまたは長いフ
レームを有するアプリケーションにおける、このエラー
位置指定技法の適合性について評価する。付録では、F
CS 8B/10Bコードのエラー位置指定能力の詳細
について述べる。
【0026】基本訂正機構:本発明により提案される基
本訂正機構は、図1に示されるように、矩形またはマト
リックス配列内のデータ及びパリティ・ビットの順序に
もとづく。フレームは小セグメント、好適にはバイトま
たはワードに区分化される。パリティまたはエラー検出
の他の手段が各セグメントに追加され、これらが一緒に
マトリックス・ラインを形成する。連続セグメントが次
のライン上に配置される。パリティ・ビットのこの最初
のセットは水平パリティと呼ばれる。
【0027】幾つかのこれらのセグメントの後に、図4
のマトリックス内に示される垂直パリティ・セットが続
く。垂直パリティは、各データ・ビット列に対応するパ
リティ・ビットを含む。これは水平パリティによりエラ
ーとタグ付けされたセグメント内のエラー・ビットを識
別及び訂正するために使用される。
【0028】エラー・ライン全体が訂正される。この理
由から、垂直パリティが非コード化ビットに対して計算
される。なぜなら、制約された復号化からセグメントま
たはバイトに広がるエラーは訂正を妨害しないからであ
る。垂直パリティは、少なくとも1セグメントをカバー
するために十分なビットを有する。より長いエラー・バ
ーストを訂正するためには、2つ以上の垂直パリティ・
ラインが追加され、例えば第1のパリティが全ての偶数
ラインから計算され、第2のパリティが全ての奇数ライ
ンから計算される。1対の隣接ライン上に広がるエラー
・バーストまたは2つの分離された短いバーストにおい
て、これらの一方が偶数ライン上で発生し、他方が奇数
ライン上で発生する場合、エラーを訂正することが可能
である。垂直パリティ・ラインはデータのようにコード
化される。垂直パリティ・バイト内にエラーが発生する
と、これは無視され、存在しうる他のエラーの訂正のた
めに使用されない。
【0029】必要な仮定としては、短いバースト・エラ
ーの他にリンク・エラー事象が十分に低いレートでラン
ダムに発生し、ほとんどの場合、フレーム内に単一のエ
ラー事象が存在することである。この仮定が適用できな
い場合には、フレーム長が低減されるか、垂直パリティ
がフレームに固定間隔で挿入されなければならない。別
の仮定は、ほとんどのエラーが単一のマトリックス・ラ
インに制限されることである。ここで述べられるシステ
ム及び方法は複雑化を犠牲にして、ライン境界を横断す
るエラーを処理するように適応化される。更にエラーの
存在において、フレーム開始及び終りを正しく認識する
ことが要求される。フレームに渡り計算される巡回冗長
検査は、究極的に訂正フレームまたは非訂正フレームの
妥当性を決定する。エラー訂正が失敗に終わる場合、再
伝送機能が使用可能であることが好ましい。こうした失
敗には、特定の複数エラーを検出する水平パリティの障
害、垂直パリティよりも長いエラー・バースト、バイト
同期損失、複数エラー・バースト、誤ったフレーム開始
及び終りの検出、短縮または損失フレームなどが含まれ
る。
【0030】水平パリティ:一般的に使用されるパリテ
ィ・マトリックスでは、水平パリティが各マトリックス
・ラインの明示的ビットである。
【0031】次に示す例では、伝送コードと幾つかのパ
リティ・ビットとの組合わせにより、水平パリティがフ
レーム終りに提供され、コードの機構(feature)にも
とづき計算される。こうした機構は、奇数個のエラーに
対応して変化するように保証される。伝送コードは信頼
性のある低コスト伝送に対応するように幾つかの制限に
従う。追加の制限がコードに組込まれ、バイトまたはワ
ード内の奇数個のエラーが無効なワードを生成する。こ
うしたコードの性質は、"局所パリティ"として参照され
る(Martin、1985年)。一般的なアプリケーション
では、こうしたコードは余り好ましくない。なぜなら追
加の制限が幾つかの伝送パラメータを悪化させ、より複
雑且つ高価な実現を必要とするからである。FCS規格
コードを含む他の8B/10Bコードでは、ほとんどの
場合、エラーが発生したときに即時無効バイトを示す。
しかしながら、実際のエラー率はエラーが発生したバイ
トから遠く離れた下流のビット・ストリームのディスパ
リティ違反だけを生成するため、エラーを含むバイトは
直接的には識別されない。
【0032】ファイバ・チャネル規格伝送コードと水平
パリティ:平均的には、FCSリンクにおける3つの単
一ビット・エラーの内の2つが、エラーの発生位置に無
効文字またはディスパリティ違反を生成する。ビット・
ストリームに沿って、更に別のディスパリティ違反が出
現する可能性もある。しかしながら、エラーは時にその
ポイントまでディスパリティ規則に違反すること無し
に、単に別の有効文字を生成したりする。それにも関わ
らず、ディスパリティ違反は伝送されるデータ・パター
ンに依存して、フレーム終り区切り文字内に遅れること
なく現れる。
【0033】付録を参照すると、好適にはランダム・デ
ータにおいて、FCS 8B/10B伝送コードのコー
ド化バイト内の単一のエラーが、それを0.65の確率
で無効にすることが示される。エラーがその発生バイト
または次の3バイトにおいて失われる確率は0.008
である。これが最初の8バイトまたは16バイトの終り
までに検出されない見込みは、それぞれ5×10-5及び
2×10-9である。探索を16バイトに渡り拡張する
と、データ・パターンがランダム・モデルに適合しない
かもしれない事実を十分に許容する。他の非区分化8B
/10Bコードにおいては、匹敵する統計を得るために
40バイト以上が必要となる。
【0034】100に1つのエラーを除いて訂正すれば
足りる場合には、力ずくのアプローチが適切であろう。
コード違反の最初の発生において、エラーはそのバイト
または先行3バイトの1つに存在すると想定される。訂
正は4バイト垂直パリティにより達成されよう。幾つか
の変更位置指定規則による垂直パリティ・ビットの大き
なセットも非常に多数のバースト・エラーに悩むリンク
に有効である。しかしながら、FECの費用及び悪影響
を価値あるものにするためには、訂正レートがほとんど
のアプリケーションに対して99%以上でなければなら
ない。エラー位置は次に述べる補足プロシージャによ
り、より正確に決定される。
【0035】次に述べる幾つかのパラグラフでは、図4
の表を参照する。この表の詳細は、以降の"エラー訂正
ビットを有するフレーム"のセクションで述べられる。
【0036】エラー・バイトを突き止めるために、仮想
ビット、平衡度ビットBBが各コード化バイトに帰属さ
れる。BBビットは平衡化ベクトルに対応して値1をそ
れ以外では値0を有する。BBビットは伝送されず、後
述のように、単にパリティ・ビットのセットを計算する
ために使用される。2進バイト数がアドレスとしてフレ
ームの全てのバイトに昇順に割当てられると、BB0は
最低位2進アドレス00を有する任意のバイトの平衡度
ビットであり、BB1、BB2及びBB3は、2進バイ
ト・アドレス01、10及び11をそれぞれカバーす
る。換言すると、ブロック構造がFCの場合のように、
4バイト・ワードから形成される場合、BB0はワード
の第1バイトの平衡度ビットであり、BB3はワードの
最後のバイトの平衡度ビットに相当する。奇数パリティ
・ビットPB0が全てのBB0ビットのセットに対応し
て計算される。PB1、PB2及びPB3は、それぞれ
BB1、BB2及びBB3ビットのセットに対応する奇
数パリティを提供する。パリティ・ビットPBxがフレ
ームの終りに追加される。伝送チャネル内のエラーは、
最低位2進バイト・アドレスxの平衡度ビットBBxの
値を変化させ、このことがフレームの終りにBPARと
して存在するそれぞれのPBxパリティ・ビットにおけ
るパリティ違反を生成する。エラーはまた位置yにコー
ド違反を生成する。コード違反の位置yはエラー位置x
と同一であるか、或いはxよりも数バイト後方に配置さ
れる。違反のフル・アドレスyが記録される。次にエラ
ー位置が、位置yにおいて最低位アドレスxを有するバ
イト、または最低位位置にxを有する次の先行アドレス
を有するバイトと仮定される。
【0037】ここでエラーが2進アドレス'0_1110'を有
するバイト内に発生し、そのポイントにおいてコード違
反を生成せずに、3バイト後のアドレス'1_0001'にディ
スパリティ違反だけを生成するものとする。受信機にお
いて、アドレス'1_0001'が記録される。フレーム終りに
おいてPB2が違反であり、従ってエラーが最低位2進
アドレス'10'を有するバイト内で発生したことが示され
る。この場合、エラーがアドレス'1_0001'における伝送
コード違反で終了する4バイトのセット内に存在すると
想定される。最低位2ビットが'10'に等しくなるまで、
このアドレスを1ずつ低減していくと、実際のエラー位
置であるアドレス'0_1110'が求まる。
【0038】たった4バイトの位置指定範囲は一般に十
分ではないが、この範囲はPBxビットの追加により随
意に拡張されうる。しかしながら、これは最も効率的且
つ安価なアプローチではない。16バイトへの範囲の拡
張は、更に4パリティ・ビットの追加により達成され
る。第2レベルの平衡度ビットBQ0、BQ1、BQ2
及びBQ3は、それぞれ最低位アドレス00xx、01
xx、10xx及び11xxを有する連続4バイト・ワ
ードに帰属される。BQyは等しい数の1及び0を有す
るコード化ワードに対応して1である。BQyの値は、
ワードyのBB0、BB1、BB2及びBB3の偶数パ
リティとして最も効率的に導出される。再度、4つの奇
数パリティ・ビットPQ0、PQ1、PQ2及びPQ3
のセットが、BQ0、BQ1、BQ2及びBQ3の全て
の平衡度ビットのセットからそれぞれ導出され、フレー
ムの終りに追加される。コード違反の発生において、エ
ラーはコード違反で終了する一連の16バイト内のある
バイトで発生したと想定される。
【0039】エラーは、そのエラーを含みうる連続16
バイトのセットをさす伝送コード違反を生じる。PQy
ビットにおけるパリティ違反は、コードによりフラグ化
された4ワードのセットから特定のエラー・ワードを識
別し、PBxビットにおける違反はそのワード内の特定
のバイトをさす。PQy及びPBxの4つ組の機能は、
もっぱらFC伝送コードのエラー位置指定能力を向上さ
せることであり、エラーを訂正するものではない。
【0040】エラー訂正のための垂直パリティ:奇数パ
リティ・ビットは、コード化マトリックスまたは非コー
ド化マトリックスの各列に対応して導出され、フレーム
の終りの後にコード化形式で伝送される。実現を容易に
するためには、共通データ・フォーマット、バッファ幅
及び処理ストリームの互換性に勝る点から、パリティを
非コード化データから導出することが好ましい。通常、
1バイトの垂直パリティ・ビットが生成されるが、それ
よりも大きいまたは小さいセグメント化も可能である。
受信端において、FCS復号器がエラーがコード化バイ
トの最初の6ビットまたは最後の4ビット内で発生した
かに依存して、単一ビット・エラーを復号化領域内に5
バーストまたは3バーストにそれぞれ伸長する。マトリ
ックス訂正機構はこのエラー伸長により悪影響を受けな
い。
【0041】復号器は、元来の無効バイトと、先行バイ
ト内のエラーにより生じうる単なるディスパリティ違反
とを区別できるように形成されるべきである。元来の無
効バイトの訂正のために、エラー・バイトを突き止める
ための上述のプロシージャはバイパスされる。無効バイ
トに続く単一のディスパリティ違反は無視される。複数
のディスパリティ違反が続く場合には、訂正は試行され
るべきではない。フレーム終りが受信された後、垂直パ
リティ違反を有する列の無効バイトの各ビットが反転さ
れる。フレーム内の複数のバイトが無効な場合には、訂
正は試行されない。
【0042】最初の違反が完全な無効バイトではなく、
ディスパリティ違反の場合、上述の"ファイバ・チャネ
ル規格伝送コードと水平パリティ"のパラグラフで述べ
られたように、エラー・バイトの位置が平衡度ビットP
Qy及びPBxのパリティ違反の支援により、最初に決
定されなければならない。次に訂正が上述のように実行
される。ディスパリティ違反の後に無効バイトまたは複
数の他のディスパリティ違反が続き、異なるバイトにお
ける複数のエラーを示す場合には、訂正は延期される。
【0043】パリティ・バイト内のエラーは、通常、無
視される。フレームは強力な巡回冗長検査によっても保
護されており、このことが誤った訂正及び伝送コードに
より検出されないエラーを検出するものと仮定する。
【0044】バースト・エラー:リンクが10コード・
ビット以内に及ぶ多数のバースト・エラーにより悩まさ
れる場合、バイト境界に跨るエラーを訂正できれば都合
がよい。エラー・バーストの開始及び終りの位置に関す
る最適な仮定を生成するために、変更エラー位置指定規
則が要求される。区分化されたFCSコードでは、エラ
ー位置の解析が余分な平衡度ビットBB、並びにコード
化バイトの最初の6ビット及び最後の4ビットに対応す
る関連2BPARビットの追加により向上される。エラ
ー・バーストが、あるバイトの最後の4ビットと次のバ
イトの最初の6ビットに渡って広がると判断されると、
末尾の3つの垂直パリティ・ビットにより、最初のバイ
トの末尾の3ビットが訂正され、先行する5つのパリテ
ィ・ビットにより、次のバイトの最初の5ビットが訂正
される。
【0045】特殊文字の回復:エラーにより悩まされる
特殊文字の場合には、余分な検査を行う必要がある。様
々な特殊文字を予測不能な構成において使用するアプリ
ケーションでは、追加の垂直パリティ・ビットが、その
バイトがデータまたは制御情報のいずれであるかを示す
Kビットとして使用される。ファイバ・チャネル・アプ
リケーションでは、このビットはフレーム開始及び終り
区切り文字のK28.5文字内のエラーを訂正するため
にだけ有用であり、これは後述される他の手段により実
行される。
【0046】ファイバ・チャネルのフレーム開始及び終
り検出:フレーム開始(SOF)及び終り(EOF)を
正しく認識することが重要であり、これが達成されない
と、パリティ訂正機構が作用しないことになる。送信機
においては、エラーが存在しないためにこれは問題とな
らない。後述される本発明の目的は、エラーを有する少
なくとも2バイトが存在する場合を除き、受信機側にお
いてフレーム境界を正確に認識することである。FCS
により定義されるSOF及びEOF順序化セットが、こ
の試みに対して最適化されないことは残念である。すな
わちEOF及び恐らくSOFにおいても、K28.5を
K28.7により置換することが役立つであろう。また
アイドルの他の3バイトとSOF間のハフマン距離が増
加しうる。しかしながら、以降ではEOFに続く最初の
アイドル・ワードが、送信機においてパリティ・ワード
PPにより置換されることを除き、FCSフォーマット
が互換性を維持するものと仮定する。これは受信機にお
いてアイドルに復元される。エラー訂正が満足のいくよ
うに動作するために、フレーム内におけるワード同期損
失が、単なるビット・エラーよりも数桁小さな確率で発
生することが要求される。受信機は、1乃至2、3のエ
ラーにより生じる同期損失を回避するために、明示的な
ワード位置合わせ(word alignment)モードで動作しな
ければならない。
【0047】図3は、本発明によるフレーム開始及び終
りを検出する方法及び装置を示す。図3は、各ワードが
4バイトを含むワード・ストリームを示す。アイドル・
ワード、フレーム開始(SOF)ワード、フレーム終り
(EOF)ワード及び変更アイドル・ワードの各々は、
4バイトの1バイトとしてカンマを含み、カンマはこれ
らの各ワードの第1バイトであることが好ましい。
【0048】アイドル・ワードは"C、B1、B2、B
3"であり(図4の例では、IDLE0、IDLE1、IDLE2及びID
LE3として識別される)、ここでCはカンマであり、B
1、B2及びB3は同一のバイトである必要はないが3
文字より大きなセット(アイドル・ワード・サブセッ
ト)から選択されうる。SOFワードは"C、B4、B
5、B6"であり(図4の例では、SOF0、SOF
1、SOF2及びSOF3として指定される)、ここで
Cはカンマである。B4、B5及びB6は同一のバイト
である必要はないが、3文字より大きなセット(SOF
ワード・サブセット)から選択されうる。通常、幾つか
の異なるSOFワードが定義される。
【0049】EOFワードは"C、B7、B8、B9"で
あり(図4の例ではEOF0、EOF1、EOF2及び
EOF3として指定される)、ここでCはカンマであ
る。B7、B8及びB9は同一のバイトである必要はな
いが、3文字より大きなセット(EOFワード・サブセ
ット)から選択されうる。通常、幾つかの異なるEOF
ワードが定義される。
【0050】変更アイドル・ワードは"C、B10、B
11及びB12"であり(図4の例では、PP0、VP
AR、BPAR及びPP3として指定される)、ここで
Cはカンマである。B10及びB11はそれぞれパリテ
ィVPAR及びBPARであり、B12は1文字より大
きなセット(変更アイドル・サブセット)から選択され
うる。
【0051】装置はワード・ストリームをモニタして、
現ワード(例えば図3のワード300)がアイドル・ワ
ード(すなわちアイドル・モード)か、SOFワード
か、データ・ワードか、EOFワードか、または変更ア
イドル・ワードかを判断する。ワード・フレームはSO
Fワードで開始し、EOFワードで終了する。変更アイ
ドル・ワードはEOFワードの後に来る。
【0052】アイドル・ワード、SOFワード、EOF
ワードまたは変更アイドル・ワードのビット上にエラー
が存在すると、フレーム開始及びフレーム終りが次の方
法により検出される。アイドル状態では、装置は現ワー
ドをモニタして、それがアイドル・ワードか、SOFワ
ードかを判断する。現ワードの4バイトの内の3バイト
が、SOFワードに対応する4バイトの内の3バイトに
一致しない場合、ワード・ストリームがアイドル・モー
ドを脱却していないと判断される。一致しないバイトは
ビット・エラーを有する。現ワードの4バイトの内の3
バイトがSOFワードに一致すると現ワードはSOFワ
ードであり、フレーム開始に相当する。現ワードがアイ
ドル・ワードまたはSOFワードでないと、装置はフレ
ーム状態に入らない。
【0053】フレーム状態では、装置はEOFワードの
存在をモニタする。エラーの無いデータ・ワードは、S
OF、EOF、アイドル、及び変更アイドル・ワードに
一致しない。なぜなら、これらはカンマ文字を有さない
からである。現ワードは、その4バイトの内の3バイト
がEOFワードのバイトに一致し、且つ次のワードの少
なくとも2バイトが変更アイドル・ワードの対応バイト
に一致するか、或いは現ワードがEOFワードの全4バ
イトに一致し、且つ次のワードの少なくとも1バイトが
変更アイドル・ワードの対応バイトに一致すると、EO
Fワード(及びフレーム終り)と判断される。
【0054】SOFの認識:単一のエラー・バイトの存
在の下で、フレーム境界を認識するための特殊プロシー
ジャでは、アイドル内のエラーによりフレームの開始が
早過すぎたり、SOF内のエラーにより遅過ぎたりしな
いようにしなければならない。以降でコード化ビットの
SOF認識について述べる。なぜならSOF認識は、受
信機における訂正回路の動作モードを変更するために、
より時間を要するからである。コード化バイトがアクセ
ス可能でないと、規則が非コード化領域に対応して変換
されうる。
【0055】訂正回路はアイドル状態かフレーム状態の
いずれかである。SOFが受信されるとアイドル状態か
らフレーム状態への遷移が実施される。FCSアイドル
・シーケンスは、K28.5−D21.4−D21.5
−D21.5である(委員会、1992年)。SOFシ
ーケンスはK28.5−D21.5−Dx.y−Dx.
yであり、ここでx=21、22、23または24であ
り、y=0、1または2である。コード化ビットの調査
によりアイドルからSOFの任意のバージョンへの変化
は、第3及び第4バイトの最後のビット(j)、及び第
2バイトの7番目のビット(f)に対応して、0から1
への変化を伴うことが明らかとなる。FCS表記法によ
れば、コード化バイトの10ビットは順番に'abcd
eifghj'とラベル付けされる。アイドル状態から
始まり、前記の3ビットの任意の2つが1に変化すれば
SOFを確実に認識することができる。条件を公式に述
べるために、次の表記法が使用される。すなわちB0
w、B1x、B2y及びB3zがワードの4バイトを表
し、文字wxyzが特定のビット位置(abcdeif
ghj)の1ビットを識別する。プラス符号(+)及び
黒丸(・)が、それぞれブール論理和及び論理積演算を
表す。アイドル状態からフレーム状態へのパスは、次の
条件を満たすワードの開始において取られる。
【数1】 B1f・B2f+B1f・B3j+B2j・B3j
【0056】EOFの認識:特定のデータ・パターンに
おけるEOF及びエラー位置を確実に認識することは、
困難である。正しいEOF判断の確率は、複数ワードに
渡るより多くのチェックにより改善される。次に述べる
説明では、EOFチェックはEOF内の6バイトの全て
または1部とPPワードとに頼って行われる。PPワー
ドは訂正回路によりEOFワードの直後に生成される。
エラー訂正のためにフレームはPPワードで終了する。
チェックはコード化受信データにもとづき行われる。
【0057】EOFシーケンスは次のフォーマット、す
なわちK28.5−Du.v−D21.w−D21.w
を有する。ここでu=21または10、v=4または
5、w=3、4、6または7である。このワードの第2
バイト及び最後のバイトの後のディスパリティは常に負
である。バイトB1の最後の3ビット'ghj'は、常
に'010'である。最後の2バイトB2及びB3の最初の
8ビット'abcdeifg'は、常に'101010x1'であ
る。
【0058】PPワードは負のディスパリティで開始及
び終了し、次のフォーマットすなわちK28.5−D
m.n−Dp.q−D3.vを有する。ここでm、n、
p及びqは制限がなく、vは負の終了ディスパリティに
対応して4または5であることが要求される。PPワー
ドの最後のバイトB3のコード化形式は'110001x010'で
ある。
【0059】エラーの存在におけるフレーム終り条件を
述べるために、下記の用語が定義される。EOFワード
は添字0を割当てられ、PPは添字1により識別され
る。 B0n0(負の開始走行ディスパリティを有するEOF
バイトB0)=0011111010 B0p0(正の開始走行ディスパリティを有するEOF
バイトB0)=1100000101 B01(PPバイトB0)=0011111010 B1.210(EOFバイトB1ビット)=101010xxx B1.100(EOFバイトB1ビット)=010101xxx B1.40(EOFバイトB1ビット)=xxxxx0010 B1.50(EOFバイトB1ビット)=xxxxx1010 B20(EOFバイトB2)=101010x1xx B30(EOFバイトB3)=101010x1xx B31(PPバイトB3)=110001x010
【0060】EOFは下記の条件A乃至Fに対応して、
ワード位置0において認識される。全ての条件は少なく
とも1つの制御文字を含む。条件A及びBは、PPの最
初のバイトまたは最後のバイト内のエラーを許容する。 A=B0n0・(B1.210+B1.100)・B1.
0・B20・B30・(B01+B31) B=B0p0・(B1.210+B1.100)・B1.
0・B20・B30・(B01+B31) 条件C及びDは、EOFの最後の2バイトの一方におけ
るエラーを許容する。 C=B0n0・(B1.210+B1.100)・B1.
0・(B20+B30)・B01・B31 D=B0p0・(B1.210+B1.100)・B1.
0・(B20+B30)・B01・B31 条件EはEOFの第2バイトB1内のエラーを許容す
る。 E=(B0n0+B0p0)・B20・B30・B01・B
1 条件FはEOFの第1バイトB0内のエラーを許容す
る。 F=(B1.210+B1.100)・(B1.40+B
1.50)・B20・B30・B01・B31
【0061】前記条件により、単一のエラー・バイトが
EOFの認識を抹消することがなくなり、またこれが早
期の誤ったEOFを生成することも起こりにくい。次の
観測が生成される。エラーがEOF前のワード以外のワ
ードの位置B0に、偽の制御文字K28.5を生成する
と、前記条件A、BまたはFに適合するために、少なく
とも31のコード化データ・ビットが規定パターンに合
致しなければならない。条件C、DまたはEは、任意の
データ・パターンに適合し得ない。エラーがEOF前の
ワードの位置B0に偽の制御文字K28.5を生成する
と、前記条件A、BまたはFに適合するために、少なく
とも24のコード化データ・ビットが規定パターンに合
致しなければならない。他の条件は任意のデータ・パタ
ーンに適合し得ない。
【0062】アイドル状態への復帰:SOF及びEOF
認識回路は、EOFの認識の後にアイドル状態へ復帰す
る。複数バイトにおけるエラーはEOFの認識を阻止す
る。ハングアップ状態を回避し、次のフレームの開始以
前に、アイドル状態への復帰を強要するために、最初の
ワードが'0011111010'で開始し、次にアイドル・ワード
・ビット'0011111010.1010100010.1010101010.10101
01010'に合致する別のワードが続くと、アイドル状態が
強要される。2つの連続制御ワードに対する要求は、フ
レーム内の単一のエラー・バイトによるアイドル状態へ
の早計の復帰を阻止する。
【0063】ファイバ・チャネル・コードによるエラー
訂正例: エラー訂正回路の構造:上述のエラー訂正機構は様々に
実現される。これはバイト境界を跨ぐ短いエラー・バー
ストを訂正するために利用することができる。この場
合、より複雑な規則が要求される。下記の例では、単一
バイトに制限されたエラーについて述べる。エラー訂正
は既存のアーキテクチャの付属であり、エラー訂正を盛
り込むために既存のマクロのハードウェア変更を最小化
する試みが成される。
【0064】送信機ポート:送信機側ではSOFの第1
バイトで開始し、EOFの最終バイトで終了する非コー
ド化データから垂直パリティビットVPARが導出され
る。平衡度ビットBBはコーダの副産物であり、これら
は6Bベクトル及び4Bベクトルのブロック・ディスパ
リティから、或いは走行ディスパリティにおけるバイト
間の変化をモニタすることにより導出される。いずれの
方法でも、各バイトに対応するBB値を決定するために
僅か4個乃至6個の追加ゲートが必要とされるに過ぎな
い。パリティ・ビットBPARはBBビットから導出さ
れる。VPAR及びBPARの両方はコード化され、E
OFに続く最初のアイドル・ワードの第2及び第3バイ
トを構成する。このアイドル・ワードの第4バイトはワ
ードが負のディスパリティで終わるように、EOFの第
2バイトに対する場合と同一の制御(K、M)及び回路
を用いて、D4.5またはD4.4に変更される。この
最後のバイトに対応してコーダの入力には常にD4.
4、K=0及びM=1が提供される。コーダは次に、負
の終了ディスパリティの獲得が要求されれば、自動的に
D4.4をD4.5に変更する。これについては次のパ
ラグラフで述べられる。
【0065】特殊ファイバ・チャネル要求:FCSは、
フレーム区切り文字、プリミティブ信号、及びプリミテ
ィブ・シーケンスとして使用される順序化セットを定義
する。これら全てのシーケンスは特殊文字K28.5で
開始し、次に3つのデータ文字が続く。規格は多くの順
序化セットが負のディスパリティで開始することを要求
する。負の開始ディスパリティを強要するために、接続
される通信アダプタは制御ラインKと共に制御ラインM
をアサートしなければならない。同様にフレーム終り区
切り文字は、常に負のディスパリティで終わらねばなら
ず、これはデータ・バイトに相当する終了区切り文字の
第2バイトの4B部分を処理することにより達成され
る。正から負のディスパリティに移行するために、デー
タ・ポイントDx.4がこの位置において使用され、既
存の負のディスパリティを維持するためにDx.5が使
用される。所望の結果を得るために、アダプタは常にこ
の位置にDx.4を提供し、Mラインをアサートするが
Kラインはアサートしない。コード化回路は次に、バイ
トの開始における走行ディスパリティが−1であるとビ
ットFを1にする。このプロシージャはDx.4をD
x.5に変換して、常に負の終了ディスパリティを生成
する。
【0066】中間ノード:システムにおいて、エラー訂
正はリンク・ベースですなわち複数のリンク及びスイッ
チを含みうる単一の送信機及び受信機間または端末間で
厳格に実行される。前者の場合では、本提案は高レベル
のアーキテクチャからは意識されない。送信機は単に、
EOF後の最初のアイドルの最後の3バイトを変更す
る。受信機側では、エラー訂正回路が直並列変換器及び
復号器に接続される。エラー訂正回路は、フレームを次
のレベルに渡す以前にこれらを訂正し、最初のアイドル
・ワードを復元する。このアプローチにおいて、スイッ
チがアイドルを処理する方法は問題ではない。
【0067】後者の場合すなわちエラー訂正が端末間で
実行され場合には、スイッチなどの中間ノードがEOF
に続くワードを乱してはならない。スイッチがPPワー
ドを変更することなく、次々と渡すことを確認しなけれ
ばならない。アイドル・ワードの追加または消去は、P
Pワードが渡された後に発生しなければならない。
【0068】受信機ポート:受信機側では、評価すべき
より多くのオプションが存在する。既存のデータ・バッ
ファを使用したい場合も有ろう。パリティ・エラーが検
出され突き止められると、バッファ内のその特定のバイ
トが訂正される。しかしながら、その時、そのフレーム
におけるCRCが妥当性を保証するために再計算されな
ければならない。このことは正規のデータ・フロー及び
制御オペレーションを妨害し、また既存の複雑なチップ
構造に容易に併合することはできない。しかしながら、
エラーが存在しない場合には、余分な遅延が存在しない
と言った機能的な利点を有する。
【0069】現在、より実用的で容易なアプローチは、
受信フレームを復号器と次レベルのハードウェアとの間
の専用のバッファに記憶することである。完全なフレー
ムが受信され、エラー・バイトが突き止められた後、次
レベルへのデータ転送が開始し、エラー・バイトがオン
ザフライ式に訂正される。リンク性能を良好にモニタす
るために、受信データが変更されたことを示す余分なラ
インまたは他の手段が存在しよう。EOFに続くアイド
ルは規定のアイドルに復元され、エラー訂正は高レベル
のプロトコルには総合的に透過的となる。
【0070】より複雑な制御では、エラーが存在しない
ときの遅延を回避するために、受信フレームを直接高レ
ベルに伝送することが可能である。エラーの場合には、
エラー・フレームの直後に訂正フレームが続く。バッフ
ァがこの時、ファーストイン−ファーストアウト・モー
ドに切り替わり、この状態は、余分なアイドルを排除し
てデータ・フローに追いつくまで継続される。このこと
は複雑化の他に上位レベルのプロトコルがこのオペレー
ション・モードを認識することを要求する。
【0071】バッファ・サイズに対して、次の点が考慮
される。 1.フレーム内に複数のエラー・バイトが存在しにくい
ように、フレーム・サイズが制限されなければならな
い。 2.フレーム及びバッファ・サイズを選択する以前に、
バッファを通じてデータを転用する追加の待ち時間が特
定のアプリケーションに対応して評価されるべきであ
る。 3.コストの考慮。
【0072】エラー訂正ビットを有するフレーム:エラ
ーを突き止め、訂正するためのチェック・ビットを含む
フレーム・フォーマットの1例が、図4の'2レベル平
衡度ビットによるエラー位置指定'に示される。
【0073】図4の一般的説明:前記参照されたエラー
訂正マトリックスは、左右の指標化列により補足され
る。要するに列'バイト名'はライン上の特定のバイトの
速記形(shorthand description)である。'生データ'
は、非コード化データ・バイト及び正規データか制御デ
ータかを示す追加ビットKを含む。各生バイトはその右
側の10ビット制限パターンに変換される。列'DF'は
バイトの開始の要求走行ディスパリティを示す。列'D
B'はコード化バイトのブロック・ディスパリティを示
す。BB及びBQビットの機能については既に上述され
た。これらは左側のコード化バイトの特徴を示すビット
であり伝送されない。右側にはフレームの各バイトの2
進アドレスが昇順に並べられる。最後の列'フレーム'
は、データを除くワードの機能を識別する。
【0074】図4の先頭文字は同期制御文字であり、次
の3バイトと共にアイドル・ワードを表す。その後には
フレーム開始区切り文字及び複数のデータ・ワードが続
く。フレーム終り区切り文字は、最後部近くの次のK2
8.5文字で開始する4バイトにより表される。実際の
フレームでは、これは4バイトCRCにより先行される
が、この手短なフレーム例では、区切り文字間のスペー
スが任意のデータにより充填されている。EOFの後に
は、本提案で要求される全てのパリティ・ビット、VP
AR及びBPARを含むPPワードが続き、その後に少
なくとも1つのアイドル・ワード(図示せず)が続く。
【0075】PPワード(K28.5)の第1バイト
は、アイドル・ワードの場合と同様である。第2及び第
3バイト位置のVPAR及びBPARバイトについて
は、既に上述された。余分なパリティ・ビットが4バイ
ト目にパックされる。この例では、最後のバイトの6B
部分がD21からD4に変更されている。これはEOF
の第1バイトにエラーが存在するときに、より確実なE
OF区切り文字の認識を可能にする。最後のPPバイト
の4B部分は、前記'送信機ポート'のパラグラフで述べ
られた負の終了ディスパリティを強要するために使用さ
れる。FCS規則は、常にフレーム間で少なくとも2つ
のアイドル・ワードを提供するので、次のフレームの開
始以前には、少なくとも1つのアイドルが存在する。
【0076】図4の詳細説明: 1.送信機側において、垂直パリティ・バイトVPAR
が生成される。VPARのビットAは、フレーム内の全
てのバイトのAビットに対応する奇数パリティである。
同様にVPARのビットBは、フレームの全てのBビッ
トに対応する奇数パリティであり、以下同様である。V
PARは通常の方法で符号化され、フレーム終り(EO
F)区切り文字に続くアイドル・ワードの第2バイトに
配置される。 2.追加の8パリティ・ビットBPARが、フレームの
平衡度ビットBB及びBQにもとづき生成される。平衡
度ビットBBはフレームの各バイトに対応して、コーダ
から入手可能である。コード化バイト内に5個の1と5
個の0とが存在する場合、BBビットは1であり、それ
以外では0である。最初の奇数パリティ・ビットBPA
R Aは、最低位バイト・アドレス00を有する平衡度
ビットBB0から導出される。第2のBPARパリティ
・ビットBは、最低位バイト・アドレス01を有するB
B1ビットから導出される。同様にBPARビットC及
びDは、最低位アドレス10及び11を有するバイトに
割当てられるBB2及びBB3から、それぞれ導出され
る。BQビットはワードが20個の1と20個の0とを
有する場合、値1を有する。これらはワードの4つのB
Bビットの奇数パリティとして導出される。第5のBP
ARビットEは、ワード・アドレス00xxのBQ0ビ
ットから導出される奇数パリティ・ビットである。F、
G及びHビットは、それぞれ全てのBQ1、BQ2及び
BQ3ビットの奇数パリティを提供する。これら8BP
ARビットはコード化され、EOF区切り文字に続くア
イドル・ワードの第3バイトとして伝送される。 3.受信機側において、特殊回路('ファイバ・チャネ
ルのフレーム開始及び終り検出'のパラグラフ参照)
が、エラー・バイトが存在する状況においても、フレー
ム開始及び終りを判断する。SOFまたはEOFワード
の第1バイトがエラーの場合、これは復号化領域におい
て'ABCDEFGHK=001111011'に等しいK28.5に訂正さ
れる。VPAR及びBPARのパリティ生成がSOFの
第1バイトから開始し、EOFの最終バイトで終了す
る。 4.受信機側において、ごく僅かな追加のハードウェア
により、各バイトに対応する平衡度ビットBBが復号器
から獲得される。BBビットは送信機側と同様に、BQ
及びBPARパリティ・ビットを生成するために使用さ
れ、その後廃棄される。受信機側で生成されたBPAR
ビットは保存され、PPワード内に受信されたBPAR
バイトと比較される。 5.受信機側において、復号化データから垂直パリティ
・ビットVPARが導出される。復号化データは専用の
バッファに記憶される。無効バイトに対しては、復号器
が何を生成しようと、任意の復号化パターンが想定され
る。 6.フレーム内の最初の無効バイトが受信されると、そ
のバイト・アドレスがバッファに記憶される。ワードの
不正位置の特殊文字が無効バイトと見なされる(FCS
プロトコルは、4バイト・ワードの最初の位置にのみ、
特殊文字を許容する)。無効文字に続く単一のディスパ
リティ違反が無視される。無効バイトの次に第2の無効
バイトまたは複数のディスパリティ違反が続く場合に
は、フレームは訂正不能である。完全なフレームが受信
された後、これは専用のフレーム・バッファから読み出
され、次のレベルの伝送プロトコルに転送される。特殊
バッファ内に記憶されるバイト・アドレスにより指示さ
れる訂正可能なエラー・バイトがオンザフライ式に訂正
される。これは受信VPARビットと、局所的に生成さ
れたVPARビットとが合致しないビット位置を反転す
ることにより、達成される。 7.ディスパリティ違反を有する有効バイトが受信され
ると、そのバイト・アドレスが保存される。このディス
パリティ違反の次に無効文字または複数の他のディスパ
リティ違反が続く場合には、複数バイトに渡りエラーが
及んでいるために、フレームは再伝送される以外には訂
正不能である。1つまたは2つのディスパリティ違反が
存在するが、無効バイトが存在しない場合、エラーは第
1のディスパリティ違反で終了する16バイト内で発生
したものと想定される。正確な位置は、受信BPARバ
イトと再生BPARバイトの2ビット間の不一致により
示される。フレーム終りに移行して、8BPARビット
のエラーの2ビットをチェックする。これらのエラーの
BPARビットのバイト・アドレスが、最初のディスパ
リティ違反のバイト・アドレスの最低位4桁と比較され
る。エラーのBPARビットのバイト・アドレスの方が
大きいと、バイト・アドレスが16減分される。いずれ
の場合にも、バイト・アドレスの最低位2桁は、エラー
のBBビットの対応する桁により置換され、次の高位2
桁は、エラーのBQビットの対応する桁により置換され
る。結果の変更バイト・アドレスは推定上のエラー・バ
イトをさし示す。これは上述の無効バイトの場合同様に
訂正される。
【0077】エラー・バイトを突き止める方法の例とし
て、アドレス'0 1101'のバイトの最後のコード化ビット
jが、エラーにより0から1に変更されるものとする。
これはバイト・アドレス'1 0001'に対応して、ディスパ
リティ違反を生成する。受信機側において、BB1及び
BQ3パリティ・ビットにおける不一致が生じ、それぞ
れBPARのB及びHビットにより表される。全てのB
B1ビット及びBQ3ビットは、アドレス'xx01'及び'1
1yy'をそれぞれ有する。従ってエラー・バイトの最低位
アドレス4桁は、'1101'となる。2進値'1101'は'0001'
よりも大きいので、'1 0001'から16を減算し、最低位
4桁を置換してエラー・バイトのアドレスとして'0 110
1'を獲得する。エラーの'fghj=1011'の復号化により、
元来伝送される'101'の代わりに、'FGH=000'が生じる。
これはVPARビットF及びHにおいて違反を生成し、
これらがアドレス'0 1101'のバイトのF及びHビットを
反転するために使用される。
【0078】結論:ディスパリティ・パターンから導出
される8パリティ・ビットにより拡張される区分化ファ
イバ・チャネル規格8B/10B伝送コードの固有のエ
ラー検出能力は、フレーム内のエラー・バイトを非常に
高い確率で突き止めることができる。このエラー位置指
定技法は、単純な垂直パリティによるエラー訂正を可能
にし、長いフレームを有するファイバ・チャネルに好適
であり、既存のFCSプロトコルには透過的である。こ
れはFCS委員会により拒絶されたエラー訂正案より
も、効率的且つ強力である。
【0079】ファイバ・チャネル伝送コードによるエラ
ー位置指定:ファイバ・チャネル・コードを用いるエラ
ー位置指定機構の機能を確認するために、コード化バイ
ト内の単一のエラーが即時検出を逃れる確率、及びラン
ダム・データの各後続バイトによる検出を逃れる確率を
知る必要がある。
【0080】ここでは4バイト・ワードにもとづくAN
SI FCSフレーム構造を想定する。単一の制御文字
がワードの第1バイトに制限される。エラー訂正により
保護されるフレームにおいて、制御文字はフレームの最
初及び最後のワード内にのみ存在する。単一のエラー・
バイトに関係無しにSOF及びEOFを認識するため
に、2つの連続ワードの要素によりSOF及びEOFが
突き止められる('ファイバ・チャネルのフレーム開始
及び終り検出'のパラグラフ参照)。従って、SOFと
EOFとの間で制御文字として認識される任意の文字
は、エラーにより生成された無効文字である。
【0081】エラー・バイトにおけるエラー指示確率:
コード化バイト内に単一のエラーが存在する場合、任意
の個々のビットがエラーである確率は、0.1である。
【0082】6Bブロック(abcdei):18のデ
ィスパリティ独立平衡6Bベクトル、1つのディスパリ
ティ依存平衡コード・ポイント(D7)、及び13の不
平衡データ・ベクトルが存在する。
【0083】平衡6Bコード・ワード:ランレングスが
4で始まる任意の6Bベクトルは無効である。上述のよ
うに、SOFとEOF間の制御文字も無効と見なされる
ので、その領域に配置されるランレングス4で終了する
任意の6Bブロックも無効である。1つの特定のビット
の変化により、こうした違反を生成する8つの平衡ベク
トル(D3、D12、D13、D14、D17、D1
8、D19、D28)が存在する。この要因によるエラ
ー指示確率は、
【数2】0.1・(8/32)=0.025
【0084】である。2つの別のビット位置の一方の変
化により、同一の違反を生成する3つのコード・ポイン
ト(D7、D11、D20)が存在する。この要因によ
るエラー指示確率は、
【数3】0.2・(3/32)=0.01875
【0085】である。平衡ベクトルの残りのビット位置
における単一のエラーは、影響されるブロックに0.5
の確率でディスパリティ違反を生じる。例えばブロック
の開始における走行ディスパリティが+1の場合、平衡
ブロックにおけるエラーは、そのブロックの終りにおい
て+3の走行ディスパリティを導出し、違反となる。こ
の要因によるエラー指示確率は、
【数4】0.5{0.5(8/32)+0.4(3/3
2)+0.6(19−8−3)/32}=5/32=
0.15625
【0086】要するにエラーが平衡6Bブロックにヒッ
トし、検出される確率は、
【数5】 0.025+0.01875+0.15625=0.2
【0087】となる。
【0088】不平衡6Bコード・ワード:エラーがラン
ダム・データ・フィールド内の6Bブロックにヒットす
ると、これは確率13/32を有する不平衡コード・ポ
イントである。各こうしたベクトルの2つのビット位置
の一方の値の変化は、無効なブロック・ディスパリティ
の4を生成する。この要因によるエラー指示確率は、
【数6】0.2(13/32)=0.08125
【0089】である。D0またはD15の特定の位置に
おけるエラーは、無効開始ディスパリティを有する平衡
D7(000111または111000)ベクトルを生成し、例え
ば'+011000'が'+111000'に変更される。ベクトル'11100
0'は負の開始ディスパリティを要求する。この要因によ
るエラー指示確率は、
【数7】0.1(2/32)=0.00625
【0090】である。従って、エラーが不平衡6Bブロ
ックにヒットし、検出される確率は次のようになる。
【数8】 0.08125+0.00625=0.0875
【0091】4Bブロックにより検出される6Bブロッ
ク内のエラー:以前の規則違反により即時に検出されな
い6Bエラー部分は、
【数9】0.6−0.2−0.0875=0.3125
【0092】である。6Bブロック内で即時に検出され
ない単一のエラーは、次のディスパリティ依存4Bまた
は6Bブロックにより検出される。4Bフィールド内に
おいて、8データ・ポイントの内の4つが開始ディスパ
リティに依存する。従って、残りのエラーは同一バイト
内における検出を0.5の確率で逃れる。この要因によ
るエラー指示確率は、
【数10】0.5・0.3125=0.15625
【0093】である。
【0094】即時検出される6Bエラー確率:エラーが
6Bブロックにヒットし、バイトの終りにより検出され
る確率は、
【数11】PD6B=0.2+0.0875+0.15
625=0.44375
【0095】である。
【0096】4Bブロック(fghj):4つのディス
パリティ独立平衡4Bベクトルと、1つのディスパリテ
ィ依存平衡(Dx.3)コード・ポイントと、3つの不
平衡コード・ポイントが存在する。不平衡ポイント(D
x.7)の1つは、走行ディスパリティ依存の別名(al
ias)及び6B値を有する。
【0097】平衡4Bコード・ワード:任意の5平衡コ
ード・ワード内のエラーは0.5の確率で、即時ディス
パリティ違反を生成する。エラーが4Bブロック内に存
在する確率は0.4である。この要因によるエラー指示
確率は、
【数12】0.4・0.5(5/8)=0.125
【0098】である。平衡4Bベクトル内のエラーはま
た、Dx.P7及びDx.A7ベクトルを生成しうり、
これは代替コード化におけるS関数規則に違反する。検
出エラーを2重カウントしないように注意する必要があ
る。この目的のために、Dx.1、Dx.2、Dx.5
及びDx.6の各々から生成される、4エラー・ベクト
ルのセットをリストすることが有用である。各エラー・
ベクトルは次に、各開始ディスパリティの違反に関して
調査される。前記ソース・ベクトルの各々に対応して、
特定のビット位置のエラーは0.5の確率で、Dx.P
7ベクトルを生成する。これはディスパリティ規則に違
反しないが、S関数コード化規則を29/32の確率で
違反しうる。ベクトルDx.P7は、6Bブロックに対
応して定義されるS関数が真でない場合にのみ正しい。
ランダム・データでは、S関数は3/32の確率で真で
ある。別の位置のエラーはDx.A7ベクトルを0.5
の確率で生成する。これはディスパリティ規則に適合す
るが、S関数が真である場合にのみ正しく、こうした状
況は32バイトの内の3バイトにおいて発生する。
【0099】Dx.3ベクトル内のエラーは、4つの場
合の1つにおける各開始ディスパリティに対応してベク
トルDx.A7を生成する。これはディスパリティ規則
に違反しないが、3/32の確率でS関数規則に違反し
うる。
【0100】S関数が真の場合、追加のエラーが次の確
率で指示される。
【数13】0.1(1/8)(3/32)(4・0.5
+1)=0.9/256=0.003515625
【0101】S関数が真でない場合、追加のエラーが次
の確率で指示される。
【数14】0.1(1/8)(29/32)4・0.5
=2.9/128=0.02265625
【0102】平衡4Bベクトル内で発生し、検出される
エラーの確率は以下である。
【数15】0.125+0.003515625+0.
02265625=0.151171875
【0103】不平衡4Bコード・ワード:Dx.0='0
100'またはその補数のデータ・ポイントにおいて、第1
または第2ビット位置のエラーは、それぞれディスパリ
ティ違反または無効コード・ポイントを生成する。第2
ハーフにおけるエラーは即時検出を逃れる。
【0104】Dx.4='0010'またはその補数のデータ
・ポイントにおいて、第3ビットのエラーは無効文字を
生成するが、それ以外ではエラーは即時検出を逃れる。
【0105】Dx.P7='1110'またはその補数のコー
ド・ポイントにおいて、最終ビットのエラーは無効コー
ド・ポイントを生成するが、それ以外ではエラーは即時
検出を逃れる。S関数が真の場合、Dx.A7='0111'
またはその補数の代替コード化ベクトルが、同一のデー
タ・ポイントに対応して使用される。代替コード・ポイ
ントにおいて、無効文字またはディスパリティ違反がそ
れぞれ第1または第2ビット位置のエラーにより生成さ
れる。
【0106】エラーが不平衡4Bブロックにヒットし、
即時検出される確率は、次のように計算される。
【数16】0.2(1/8)+0.1(1/8)+0.
1(1/8)(29/32)+0.2(1/8)(3/
32)=13.1/256=0.051171875
【0107】即時検出される4Bエラーの確率:エラー
が4Bブロックにヒットし、バイトの終りにより検出さ
れる確率は、
【数17】PD4B=0.151171875+0.0
51171875=0.20234375
【0108】である。
【0109】即時検出されるバイト・エラーの確率:バ
イト内のエラーがそのバイトの終りにより検出される確
率PD10Bは、PD6B確率とPD4B確率との和で
ある。
【数18】PD10B=PD6B+PD4B=0.44
375+0.20234375=0.64609375
【0110】バイト内のエラーが即時検出を逃れる確率
PE10Bは、
【数19】PE10B=1−0.64609375=
0.35390625
【0111】である。
【0112】後続バイトにより見失われるエラーの確
率:即時検出を逃れるエラーは、次のディスパリティ依
存6Bまたは4Bブロックにおいて、ディスパリティ違
反を生成する。コード化バイトの両サブブロックがディ
スパリティ独立であり、そのために先行エラーをフラグ
化しない確率は、
【数20】(18/32)・(4/8)=9/32=
0.28125
【0113】である。
【0114】最初の4バイトにおいて見失われるエラー
の確率:エラーがその発生箇所及び次の3バイトにおい
て、その検出を逃れる確率PE1Wは、
【数21】PE1W=0.35390625・0.28
1253=0.7873463631・10-2
【0115】である。
【0116】最初の8バイトにおいて見失われるエラー
の確率:エラーがその発生箇所及び次の7バイトにおい
て、その検出を逃れる確率PE1Wは、
【数22】PE2W=0.35390625・0.28
1257=0.49264712・10-4
【0117】である。
【0118】最初の8バイトにおいて見失われるエラー
の確率:エラーがその発生箇所及び次の15バイトにお
いて、その検出を逃れる確率PE4Wは、
【数23】PE4W=0.35390625・0.28
12515=0.19287512・10-8
【0119】である。
【0120】
【表1】
【0121】まとめとして、本発明の構成に関して以下
の事項を開示する。
【0122】(1)第1の電子装置から第2の電子装置
に伝送されるビットのエラーを訂正する方法であって、
前記第1の電子装置においてフレームを提供するステッ
プであって、前記フレームが複数のバイトを含み、前記
ビットが第1の値または第2の値を有し、前記の各バイ
トが第1ビット乃至最終ビットを有する、前記提供ステ
ップと、前記フレームに対応する第1のパリティを決定
するステップであって、前記第1のパリティが、各々が
前記複数の各バイトの前記第1ビット乃至最終ビットに
それぞれ対応する第1ビット乃至最終ビットを有し、前
記複数バイトの前記の各対応ビットに偶数個の第1の値
が存在するとき、前記第1のパリティの前記の各ビット
が前記第1の値及び第2の値の一方を有し、前記複数バ
イトの前記の各対応ビットに奇数個の前記第1の値が存
在するとき、前記第1のパリティの前記の各ビットが前
記第1及び前記第2の値の他方を有する、前記決定ステ
ップと、前記の各バイトをコード化バイトに、及び前記
フレームをコード化フレームに変換するステップと、前
記第1のパリティを第1のコード化パリティに変換する
ステップと、前記の各コード化バイトに対応する平衡度
を決定するステップであって、前記の各コード化バイト
内に等しい数の第1及び第2の値が存在するとき、前記
平衡度が前記第1の値を有し、前記の各コード化バイト
内に不等な数の前記第1及び前記第2の値が存在すると
き、前記平衡度が前記第2の値を有する、前記決定ステ
ップと、複数の平衡度バイトを形成するステップと、前
記複数のコード化バイトを各々が第1バイト乃至最終バ
イトを有するコード化ワードにグループ化するステップ
であって、前記の各ワードが前記複数の平衡度バイトの
1つに対応し、前記の各平衡度バイトが第1ビット乃至
最終ビットを有する、前記グループ化ステップと、前記
複数の平衡度バイトに対応する第2のパリティを決定す
るステップであって、前記第2のパリティが第1ビット
乃至最終ビットを有し、前記複数の平衡度バイトの前記
の各対応ビットに偶数個の第1の値が存在するとき、前
記第2のパリティの前記の各ビットが、前記第1の値及
び第2の値の一方を有し、前記複数の平衡度バイトの前
記の各対応ビットに奇数個の前記第1の値が存在すると
き、前記第2のパリティの前記の各ビットが、前記第1
及び前記第2の値の他方を有する、前記決定ステップ
と、前記コード化フレーム、前記第1のコード化パリテ
ィ及び前記第2のパリティをそれぞれ伝送フレーム、伝
送第1パリティ及び伝送第2パリティとして、前記第2
の電子装置に伝送するステップと、前記第2の電子装置
が、前記第1のパリティを再決定第1パリティとして前
記伝送フレームから再決定するステップと、前記第2の
電子装置が、前記第2のパリティを再決定第2パリティ
として前記伝送フレームから再決定するステップと、前
記第2の電子装置が、前記伝送第1パリティと前記再決
定第1パリティとを、及び前記伝送第2パリティと前記
再決定第2パリティとを比較し、前記伝送フレーム内に
エラーが存在するかどうかを判断するステップと、を含
む、方法。 (2)前記の各平衡度バイトが、前記ワードの前記第1
バイト乃至最終バイトにそれぞれ対応する前記平衡度を
含む、前記(1)記載の方法。 (3)前記第2のパリティの前記第1ビット乃至最終ビ
ットが、前記複数の平衡度バイトの前記第1ビット乃至
最終ビットにそれぞれ対応する、前記(1)記載の方
法。 (4)前記平衡度バイトを平衡度ワードにグループ化す
るステップであって、前記の各平衡度ワードが第1平衡
度グループ乃至最終平衡度グループを有し、前記平衡度
ワード内の前記の各平衡度バイトが平衡度を有する、前
記グループ化ステップと、複数の第2の平衡度バイトを
形成するステップであって、前記の各第2の平衡度バイ
トが、各々が前記平衡度ワードの前記第1平衡度バイト
乃至最終平衡度バイトにそれぞれ対応する前記平衡度を
含む第1ビット乃至最終ビットを有する、前記形成ステ
ップと、前記複数の第2の平衡度バイトに対応する第3
のパリティを決定するステップであって、前記第3のパ
リティが第1ビット乃至最終ビットを有し、前記複数の
第2の平衡度バイトの前記の各対応ビットに偶数個の第
1の値が存在するとき、前記第3のパリティの前記の各
ビットが、前記第1の値及び第2の値の一方を有し、前
記複数の前記第2の平衡度バイトの前記の各対応ビット
に奇数個の前記第1の値が存在するとき、前記第3のパ
リティの前記の各ビットが、前記第1及び前記第2の値
の他方を有する、前記決定ステップと、を含む、前記
(1)記載の方法。 (5)前記伝送第1パリティと前記再決定第1パリティ
とを比較する前記ステップが、前記伝送第1パリティの
各ビットを前記再決定第1パリティの対応ビットと比較
し、特定のビット位置において不一致が存在するとき、
前記フレームが、前記フレーム内の前記複数のバイトの
少なくとも1バイトの前記特定のビット位置にエラーを
有する、前記(1)記載の方法。 (6)前記伝送第2パリティと前記再決定第2パリティ
とを比較する前記ステップが、前記伝送第2パリティの
各ビットを前記再決定第2パリティの対応ビットと比較
し、特定のビット位置において不一致が存在するとき、
前記特定のビット位置が前記平衡度バイト内のビット位
置を識別し、前記ビット位置が前記エラーを含む前記伝
送フレーム内の伝送バイトを識別する、前記(1)記載
の方法。 (7)前記伝送第2パリティと前記再決定第2パリティ
とを比較する前記ステップが、前記伝送第2パリティの
各ビットを、前記再決定第2パリティの対応ビットと比
較し、更に、前記第3のパリティを伝送第3パリティと
して伝送するステップと、前記第2の電子装置が、前記
第3のパリティを再決定第3パリティとして前記伝送フ
レームから再決定するステップと、前記伝送フレーム内
にエラーが存在するとき、前記伝送第3パリティと前記
再決定第3パリティとを比較して、前記エラーを突き止
めるステップであって、前記伝送第3パリティの各ビッ
トを前記再決定第3パリティの対応ビットと比較し、特
定のビット位置に不一致が存在する場合、前記特定のビ
ット位置が前記第2の平衡度グループ内のビット位置を
識別し、前記ビット位置が前記エラーを含む前記伝送フ
レーム内の平衡度バイトを識別する前記ステップと、前
記伝送第2パリティと前記再決定第2パリティとを比較
する前記ステップが、前記伝送第2パリティの各ビット
を前記再決定第2パリティの対応ビットと比較し、特定
のビット位置において不一致が存在するとき、前記特定
のビット位置が前記平衡度グループ内のビット位置を識
別し、前記ビット位置が前記エラーを含む前記伝送フレ
ーム内の伝送グループを識別するステップと、を含む、
前記(4)記載の方法。 (8)第1の電子装置から第2の電子装置に伝送される
ビットのエラーを訂正する方法であって、複数のバイト
を含むフレームを提供するステップと、前記フレームの
前記バイトに対応する第1のパリティを決定するステッ
プと、前記複数のバイトを複数のコード化バイトに変換
するステップと、前記複数の各コード化バイトに対応す
る平衡度を決定するステップと、前記コード化バイトを
コード化ワードにグループ化するステップであって、前
記の各ワードが前記ワード内の前記の各コード化バイト
の前記平衡度から形成される平衡度バイトを有する、前
記グループ化ステップと、前記ワードに対応する前記平
衡度バイトから第2のパリティを決定するステップと、
前記フレーム、前記第1のパリティ及び前記第2のパリ
ティを、それぞれ伝送フレーム、伝送第1パリティ及び
伝送第2パリティとして、前記第2の電子装置に伝送す
るステップと、前記第2の電子装置が前記伝送フレーム
から、再決定第1パリティ及び再決定第2パリティを再
決定するステップと、前記第2の電子装置が、前記伝送
第1パリティと前記再決定第1パリティとを比較し、前
記グループ内のエラーのビット位置を判断するステップ
と、前記第2の電子装置が、前記伝送第2パリティと前
記再決定第2パリティとを比較し、前記エラーを含む前
記バイトを判断するステップと、前記エラーを含む前記
グループ内の前記ビット位置を変更するステップと、を
含む、方法。 (9)第1の電子装置から、第1及び第2のパリティを
含むフレームを伝送する場合であって、前記パリティが
前記フレームが第2の電子装置により受信されたとき
に、前記フレーム内のエラーを訂正する方法であって、
複数のバイトを含む前記フレームを提供するステップ
と、前記フレームの前記バイトに対応する第1のパリテ
ィを決定するステップと、前記複数のバイトを複数のコ
ード化バイトに変換するステップと、前記複数の各コー
ド化バイトに対応する平衡度を決定するステップと、前
記コード化バイトをコード化ワードにグループ化するス
テップであって、前記の各ワードが前記ワード内の前記
の各コード化バイトの前記平衡度から形成される平衡度
バイトを有する、前記グループ化ステップと、前記ワー
ドに対応する前記平衡度バイトから第2のパリティを決
定するステップと、前記フレーム、前記第1のパリティ
及び前記第2のパリティを、それぞれ伝送フレーム、伝
送第1パリティ及び伝送第2パリティとして、前記第2
の電子装置に伝送するステップと、を含む、方法。 (10)第1の電子装置から第2の電子装置に伝送され
るビットのエラーを訂正する方法であって、前記第1の
電子装置から、複数のコード化バイトを含む伝送フレー
ム、第1の伝送パリティ及び第2の伝送パリティを受信
するステップと、前記コード化バイトを復号化するステ
ップと、前記伝送フレームの前記バイトに対応する第1
の再決定パリティを決定するステップと、前記複数の各
コード化バイトに対応する平衡度を決定するステップ
と、前記コード化バイトをコード化ワードにグループ化
するステップであって、前記の各ワードが前記ワード内
の前記の各コード化バイトの前記平衡度から形成される
平衡度バイトを有する、前記グループ化ステップと、前
記ワードに対応する前記平衡度バイトから第2の再決定
パリティを決定するステップと、前記第2の電子装置
が、前記伝送第1パリティと前記再決定第1パリティと
を比較し、前記グループ内のエラーのビット位置を判断
するステップと、前記第2の電子装置が、前記伝送第2
パリティと前記再決定第2パリティとを比較し、前記エ
ラーを含む前記バイトを判断するステップと、前記エラ
ーを含む前記バイト内の前記ビット位置を変更するステ
ップと、を含む、方法。 (11)第1の電子装置から第2の電子装置に伝送され
るビットのエラーを訂正する方法であって、前記第1の
電子装置においてフレームを提供するステップであっ
て、前記フレームが複数のバイトを含み、前記ビットが
第1の値または第2の値のいずれかを有し、前記の各バ
イトが第1ビット乃至最終ビットを有する、前記提供ス
テップと、前記フレームに対応する第1のパリティを決
定するステップであって、前記第1のパリティが、各々
が前記複数の各バイトの前記第1ビット乃至最終ビット
にそれぞれ対応する第1ビット乃至最終ビットを有し、
前記複数バイトの前記の各対応ビットに偶数個の第1の
値が存在するとき、前記第1のパリティの前記の各ビッ
トが、前記第1の値及び第2の値の一方を有し、前記複
数バイトの前記の各対応ビットに奇数個の前記第1の値
が存在するとき、前記第1のパリティの前記の各ビット
が、前記第1及び前記第2の値の他方を有する、前記決
定ステップと、前記フレーム内の前記の各バイトを、コ
ード化フレームを形成するコード化バイトに変換するス
テップであって、前記コード化バイトが前記バイトより
も多くのビットを有し、前記コード化バイトが、前記の
各コード化バイトの前記第1ビットから前記最終ビット
へのディスパリティ変化を有する、前記変換ステップ
と、前記第1のパリティを、当該パリティよりも多くの
ビットを有する第1のコード化パリティに変換するステ
ップと、前記の各コード化バイトに対応する平衡度を決
定するステップであって、前記の各コード化バイト内に
等しい数の第1及び第2の値が存在するとき、前記平衡
度が前記第1の値を有し、前記の各コード化バイト内に
不等な数の前記第1及び前記第2の値が存在するとき、
前記平衡度が前記第2の値を有する、前記決定ステップ
と、複数の第1の平衡度バイトを形成するステップと、
前記複数のコード化バイトを、各々が第1コード化バイ
ト乃至最終コード化バイトを有するコード化ワードにグ
ループ化するステップであって、前記の各ワードが前記
複数の第1の平衡度バイトの1つに対応し、前記の各第
1の平衡度バイトが第1ビット乃至最終ビットを有し、
前記の各第1の平衡度バイトが、前記ワードの前記第1
バイト乃至最終バイトにそれぞれ対応する前記平衡度を
含み、前記第2パリティの前記の各第1ビット乃至最終
ビットが、前記複数の第1の平衡度バイトの前記第1ビ
ット乃至最終ビットにそれぞれ対応し、前記第1の平衡
度バイトが平衡度ワードにグループ化され、前記の各平
衡度ワードが第1平衡度バイト乃至最終平衡度バイトを
有し、前記平衡度ワード内の前記の各第1の平衡度バイ
トが平衡度を有する、前記グループ化ステップと、複数
の第2の平衡度バイトを形成するステップであって、前
記の各第2の平衡度バイトが、各々が前記平衡度ワード
の前記第1乃至最終の第1の平衡度バイトにそれぞれ対
応する前記平衡度を含む第1ビット乃至最終ビットを有
する、前記形成ステップと、前記複数の第2の平衡度バ
イトに対応する第3のパリティを決定するステップであ
って、前記第3のパリティが第1ビット乃至最終ビット
を有し、前記複数の第2の平衡度バイトの前記の各対応
ビットに偶数個の第1の値が存在するとき、前記第3の
パリティの前記の各ビットが、前記第1の値及び第2の
値の一方を有し、前記複数の前記第2の平衡度バイトの
前記の各対応ビットに奇数個の前記第1の値が存在する
とき、前記第3のパリティの前記の各ビットが、前記第
1及び前記第2の値の他方を有する、前記決定ステップ
と、前記コード化フレーム、前記第1のコード化パリテ
ィ、前記第2のパリティ及び前記第3のパリティをそれ
ぞれ伝送フレーム、伝送第1コード化パリティ、伝送第
2パリティ及び伝送第3パリティとして、前記第2の電
子装置に伝送するステップと、前記第2の電子装置が、
前記伝送フレームを形成する前記伝送コード化バイトを
復号化するステップと、前記第2の電子装置が、前記伝
送フレームから無効文字を含む前記グループから選択さ
れるコード違反、及びディスパリティ違反をチェックす
るステップと、前記無効文字が存在するとき、前記第2
の電子装置が前記エラーを訂正するステップと、前記デ
ィスパリティ違反が存在するとき、前記エラーが前記デ
ィスパリティ違反を有する前記伝送バイトで終了する一
連の事前設定バイト数内に存在すると想定し、前記第2
の装置が前記事前設定バイト数内のあるバイト内におい
て前記エラーを突き止めるステップと、前記第2の電子
装置が、前記第1のパリティを再決定第1パリティとし
て前記伝送フレームから再決定するステップと、前記第
2の電子装置が、前記第2のパリティ及び前記第3のパ
リティを、それぞれ再決定第2パリティ及び再決定第3
パリティとして、前記伝送フレームから再決定するステ
ップと、前記第2の電子装置が前記の各コード化グルー
プをチェックし、任意の前記コード化グループが無効ビ
ット・シーケンスを有するかどうかを判断するステップ
と、前記第2の電子装置が、前記の各伝送コード化グル
ープに対応してディスパリティを決定し、前記ディスパ
リティ違反が存在する場合、エラーが少なくとも1つの
前記伝送コード化グループ内に存在すると判断するステ
ップと、前記第2の電子装置が、前記伝送第1パリティ
の前記の各第1ビット乃至最終ビットを前記再決定第1
パリティの対応ビットと比較し、特定のビット位置に不
一致が存在する場合、前記伝送フレーム内の前記複数バ
イトのあるバイトの前記特定のビット位置にエラーが存
在すると判断するステップと、前記第2の電子装置が前
記伝送第3パリティと前記再決定第3パリティとを比較
し、前記エラーを突き止めるステップであって、前記伝
送第3パリティの各ビットを前記再決定第3パリティの
対応ビットと比較し、特定のビット位置に不一致が存在
する場合、前記特定のビット位置が前記第2の平衡度グ
ループ内のビット位置を識別し、前記ビット位置が前記
エラーを含む前記伝送フレーム内の平衡度ワードを識別
する前記ステップと、前記伝送第2パリティと前記再決
定第2パリティとを比較する前記ステップが、前記伝送
第2パリティの各ビットを前記再決定第2パリティの対
応ビットと比較し、特定のビット位置において不一致が
存在するとき、前記特定のビット位置が前記エラーを含
む前記伝送フレーム内の伝送バイトを識別するステップ
と、前記第2の電子装置が前記エラーを含む前記ビット
位置を変更するステップと、を含む、方法。 (12)前記第2の電子装置が、無効文字を含む前記グ
ループから選択されるコード違反及びディスパリティ違
反を識別するために、前記伝送フレームの各伝送バイト
をチェックするステップと、ある前記伝送バイト内に前
記無効文字が存在するとき、前記第2の電子装置が前記
エラーを訂正するステップと、ある前記伝送バイト内に
前記ディスパリティ違反が存在するとき、前記エラー
が、前記ディスパリティ違反を有する前記伝送バイトで
終了する一連の事前設定バイト数内に存在すると想定す
るステップと、前記第2の装置が、前記事前設定バイト
数内のあるバイト内において、前記エラーを突き止める
ステップと、を含む、前記(8)記載の方法。 (13)前記第2の電子装置が、無効文字を含む前記グ
ループから選択されるコード違反及びディスパリティ違
反を識別するために、前記伝送フレームの各伝送バイト
をチェックするステップと、ある前記伝送バイト内に前
記無効文字が存在するとき、前記第2の電子装置が前記
エラーを訂正するステップと、ある前記伝送バイト内に
前記ディスパリティ違反が存在するとき、前記エラー
が、前記ディスパリティ違反を有する前記伝送バイトで
終了する一連の事前設定バイト数内に存在すると想定す
るステップと、前記第2の装置が、前記事前設定バイト
数内のあるバイト内において、前記エラーを突き止める
ステップと、を含む、前記(9)記載の方法。 (14)前記第2の電子装置が、無効文字を含む前記グ
ループから選択されるコード違反及びディスパリティ違
反を識別するために、前記伝送フレームの各伝送バイト
をチェックするステップと、ある前記伝送バイト内に前
記無効文字が存在するとき、前記第2の電子装置が前記
エラーを訂正するステップと、ある前記伝送バイト内に
前記ディスパリティ違反が存在するとき、前記エラー
が、前記ディスパリティ違反を有する前記伝送バイトで
終了する一連の事前設定バイト数内に存在すると想定す
るステップと、前記第2の装置が、前記事前設定バイト
数内のあるバイト内において、前記エラーを突き止める
ステップと、を含む、前記(10)記載の方法。 (15)第1の電子装置から第2の電子装置に伝送され
るビットのエラーを訂正する装置であって、前記第1の
電子装置においてフレームを提供する手段であって、前
記フレームが複数のバイトを含み、前記ビットが第1の
値または第2の値を有し、前記の各バイトが第1ビット
乃至最終ビットを有する、前記提供手段と、前記フレー
ムに対応する第1のパリティを決定する手段であって、
前記第1のパリティが、各々が前記複数の各バイトの前
記第1ビット乃至最終ビットにそれぞれ対応する第1ビ
ット乃至最終ビットを有し、前記複数バイトの前記の各
対応ビットに偶数個の第1の値が存在するとき、前記第
1のパリティの前記の各ビットが、前記第1の値及び第
2の値の一方を有し、前記複数バイトの前記の各対応ビ
ットに奇数個の前記第1の値が存在するとき、前記第1
のパリティの前記の各ビットが、前記第1及び前記第2
の値の他方を有する、前記決定手段と、前記の各バイト
をコード化バイトに、及び前記フレームをコード化フレ
ームに変換する手段と、前記第1のパリティを第1のコ
ード化パリティに変換する手段と、前記の各コード化バ
イトに対応する平衡度を決定する手段であって、前記の
各コード化バイト内に等しい数の第1及び第2の値が存
在するとき、前記平衡度が前記第1の値を有し、前記の
各コード化バイト内に不等な数の前記第1及び前記第2
の値が存在するとき、前記平衡度が前記第2の値を有す
る、前記決定手段と、複数の平衡度バイトを形成する手
段と、前記複数のコード化バイトを、各々が第1バイト
乃至最終バイトを有するコード化ワードにグループ化す
る手段であって、前記の各ワードが前記複数の平衡度バ
イトの1つに対応し、前記の各平衡度バイトが第1ビッ
ト乃至最終ビットを有する、前記グループ化手段と、前
記複数の平衡度バイトに対応する第2のパリティを決定
する手段であって、前記第2のパリティが第1ビット乃
至最終ビットを有し、前記複数の平衡度バイトの前記の
各対応ビットに偶数個の第1の値が存在するとき、前記
第2のパリティの前記の各ビットが、前記第1の値及び
第2の値の一方を有し、前記複数の平衡度バイトの前記
の各対応ビットに奇数個の前記第1の値が存在すると
き、前記第2のパリティの前記の各ビットが、前記第1
及び前記第2の値の他方を有する、前記決定手段と、前
記コード化フレーム、前記第1のコード化パリティ及び
前記第2のパリティを、それぞれ伝送フレーム、伝送第
1パリティ及び伝送第2パリティとして、前記第2の電
子装置に伝送する手段と、前記第2の電子装置におい
て、前記第1のパリティを再決定第1パリティとして前
記伝送フレームから再決定する手段と、前記第2のパリ
ティを再決定第2パリティとして前記伝送フレームから
再決定する手段と、前記伝送第1パリティと前記再決定
第1パリティとを、及び前記伝送第2パリティと前記再
決定第2パリティとを比較し、前記伝送フレーム内にエ
ラーが存在するかどうかを判断する手段と、を含む、装
置。 (16)前記の各平衡度バイトが、前記ワードの前記第
1バイト乃至最終バイトにそれぞれ対応する前記平衡度
を含む、前記(15)記載の装置。 (17)前記第2のパリティの前記第1ビット乃至最終
ビットが、前記複数の平衡度バイトの前記第1ビット乃
至最終ビットにそれぞれ対応する、前記(15)記載の
装置。 (18)前記平衡度バイトを平衡度ワードにグループ化
する手段であって、前記の各平衡度ワードが第1平衡度
グループ乃至最終平衡度グループを有し、前記平衡度ワ
ード内の前記の各平衡度バイトが平衡度を有する、前記
グループ化手段と、複数の第2の平衡度バイトを形成す
る手段であって、前記の各第2の平衡度バイトが、各々
が前記平衡度ワードの前記第1平衡度バイト乃至最終平
衡度バイトにそれぞれ対応する前記平衡度を含む第1ビ
ット乃至最終ビットを有する、前記形成手段と、前記複
数の第2の平衡度バイトに対応する第3のパリティを決
定する手段であって、前記第3のパリティが第1ビット
乃至最終ビットを有し、前記複数の第2の平衡度バイト
の前記の各対応ビットに偶数個の第1の値が存在すると
き、前記第3のパリティの前記の各ビットが、前記第1
の値及び第2の値の一方を有し、前記複数の前記第2の
平衡度バイトの前記の各対応ビットに奇数個の前記第1
の値が存在するとき、前記第3のパリティの前記の各ビ
ットが、前記第1及び前記第2の値の他方を有する、前
記決定手段と、を含む、前記(15)記載の装置。 (19)前記伝送第1パリティと前記再決定第1パリテ
ィとを比較する前記手段が、前記伝送第1パリティの各
ビットを、前記再決定第1パリティの対応ビットと比較
し、特定のビット位置において不一致が存在するとき、
前記フレームが前記フレーム内の前記複数のバイトの少
なくとも1バイトの前記特定のビット位置にエラーを有
する、前記(15)記載の装置。 (20)前記伝送第2パリティと前記再決定第2パリテ
ィとを比較する前記手段が、前記伝送第2パリティの各
ビットを、前記再決定第2パリティの対応ビットと比較
し、特定のビット位置において不一致が存在するとき、
前記特定のビット位置が前記平衡度バイト内のビット位
置を識別し、前記ビット位置が前記エラーを含む前記伝
送フレーム内の伝送バイトを識別する、前記(15)記
載の装置。 (21)前記伝送第2パリティと前記再決定第2パリテ
ィとを比較する前記手段が、前記伝送第2パリティの各
ビットを、前記再決定第2パリティの対応ビットと比較
し、更に、前記第3のパリティを伝送第3パリティとし
て伝送する手段と、前記第2の電子装置において、前記
第3のパリティを再決定第3パリティとして前記伝送フ
レームから再決定する手段と、前記伝送フレーム内にエ
ラーが存在するとき、前記伝送第3パリティと前記再決
定第3パリティとを比較して、前記エラーを突き止める
手段であって、前記伝送第3パリティの各ビットを前記
再決定第3パリティの対応ビットと比較し、特定のビッ
ト位置に不一致が存在する場合、前記特定のビット位置
が前記第2の平衡度グループ内のビット位置を識別し、
前記ビット位置が前記エラーを含む前記伝送フレーム内
の平衡度バイトを識別する前記手段と、を含み、前記伝
送第2パリティと前記再決定第2パリティとを比較する
前記手段が、前記伝送第2パリティの各ビットを、前記
再決定第2パリティの対応ビットと比較し、特定のビッ
ト位置において不一致が存在するとき、前記特定のビッ
ト位置が前記平衡度グループ内のビット位置を識別し、
前記ビット位置が前記エラーを含む前記伝送フレーム内
の伝送グループを識別する、前記(18)記載の装置。 (22)第1の電子装置から第2の電子装置に伝送され
るビットのエラーを訂正する装置であって、複数のバイ
トを含むフレームを提供する手段と、前記フレームの前
記バイトに対応する第1のパリティを決定する手段と、
前記複数のバイトを複数のコード化バイトに変換する手
段と、前記複数の各コード化バイトに対応する平衡度を
決定する手段と、前記コード化バイトをコード化ワード
にグループ化する手段であって、前記の各ワードが前記
ワード内の前記の各コード化バイトの前記平衡度から形
成される平衡度バイトを有する、前記グループ化手段
と、前記ワードに対応する前記平衡度バイトから第2の
パリティを決定する手段と、前記フレーム、前記第1の
パリティ及び前記第2のパリティを、それぞれ伝送フレ
ーム、伝送第1パリティ及び伝送第2パリティとして、
前記第2の電子装置に伝送する手段と、前記第2の電子
装置において、前記伝送フレームから、再決定第1パリ
ティ及び再決定第2パリティを再決定する手段と、前記
伝送第1パリティと前記再決定第1パリティとを比較
し、前記グループ内のエラーのビット位置を判断する手
段と、前記伝送第2パリティと前記再決定第2パリティ
とを比較し、前記エラーを含む前記バイトを判断する手
段と、前記エラーを含む前記グループ内の前記ビット位
置を変更する手段と、を含む、装置。 (23)第1の電子装置から、第1及び第2のパリティ
を含むフレームを伝送する装置であって、前記パリティ
が前記フレームが第2の電子装置により受信されたとき
に、前記フレーム内のエラーを訂正するために使用され
るものにおいて、複数のバイトを含む前記フレームを提
供する手段と、前記フレームの前記バイトに対応する第
1のパリティを決定する手段と、前記複数のバイトを複
数のコード化バイトに変換する手段と、前記複数の各コ
ード化バイトに対応する平衡度を決定する手段と、前記
コード化バイトをコード化ワードにグループ化する手段
であって、前記の各ワードが前記ワード内の前記の各コ
ード化バイトの前記平衡度から形成される平衡度バイト
を有する、前記グループ化手段と、前記ワードに対応す
る前記平衡度バイトから第2のパリティを決定する手段
と、前記フレーム、前記第1のパリティ及び前記第2の
パリティを、それぞれ伝送フレーム、伝送第1パリティ
及び伝送第2パリティとして、前記第2の電子装置に伝
送する手段と、を含む、装置。 (24)第1の電子装置から第2の電子装置に伝送され
るビットのエラーを訂正する装置であって、前記第1の
電子装置から、複数のコード化バイトを含む伝送フレー
ム、第1の伝送パリティ及び第2の伝送パリティを受信
する手段と、前記コード化バイトを復号化する手段と、
前記伝送フレームの前記バイトに対応する第1の再決定
パリティを決定する手段と、前記複数の各コード化バイ
トに対応する平衡度を決定する手段と、前記コード化バ
イトをコード化ワードにグループ化する手段であって、
前記の各ワードが前記ワード内の前記の各コード化バイ
トの前記平衡度から形成される平衡度バイトを有する、
前記グループ化手段と、前記ワードに対応する前記平衡
度バイトから第2の再決定パリティを決定する手段と、
前記第2の電子装置において、前記伝送第1パリティと
前記再決定第1パリティとを比較し、前記グループ内の
エラーのビット位置を判断する手段と、前記伝送第2パ
リティと前記再決定第2パリティとを比較し、前記エラ
ーを含む前記バイトを判断する手段と、前記エラーを含
む前記バイト内の前記ビット位置を変更する手段と、を
含む、装置。 (25)第1の電子装置から第2の電子装置に伝送され
るビットのエラーを訂正する装置であって、前記第1の
電子装置においてフレームを提供する手段であって、前
記フレームが複数のバイトを含み、前記ビットが第1の
値または第2の値のいずれかを有し、前記の各バイトが
第1ビット乃至最終ビットを有する、前記提供手段と、
前記フレームに対応する第1のパリティを決定する手段
であって、前記第1のパリティが、各々が前記複数の各
バイトの前記第1ビット乃至最終ビットにそれぞれ対応
する第1ビット乃至最終ビットを有し、前記複数バイト
の前記の各対応ビットに偶数個の第1の値が存在すると
き、前記第1のパリティの前記の各ビットが、前記第1
の値及び第2の値の一方を有し、前記複数バイトの前記
の各対応ビットに奇数個の前記第1の値が存在すると
き、前記第1のパリティの前記の各ビットが、前記第1
及び前記第2の値の他方を有する、前記決定手段と、前
記フレーム内の前記の各バイトを、コード化フレームを
形成するコード化バイトに変換する手段であって、前記
コード化バイトが前記バイトよりも多くのビットを有
し、前記コード化バイトが、前記の各コード化バイトの
前記第1ビットから前記最終ビットへのディスパリティ
変化を有する、前記変換手段と、前記第1のパリティを
当該パリティよりも多くのビットを有する第1のコード
化パリティに変換する手段と、前記の各コード化バイト
に対応する平衡度を決定する手段であって、前記の各コ
ード化バイト内に等しい数の第1及び第2の値が存在す
るとき、前記平衡度が前記第1の値を有し、前記の各コ
ード化バイト内に不等な数の前記第1及び前記第2の値
が存在するとき、前記平衡度が前記第2の値を有する、
前記決定手段と、複数の第1の平衡度バイトを形成する
手段と、前記複数のコード化バイトを各々が第1コード
化バイト乃至最終コード化バイトを有するコード化ワー
ドにグループ化する手段であって、前記の各ワードが前
記複数の第1の平衡度バイトの1つに対応し、前記の各
第1の平衡度バイトが第1ビット乃至最終ビットを有
し、前記の各第1の平衡度バイトが、前記ワードの前記
第1バイト乃至最終バイトにそれぞれ対応する前記平衡
度を含み、前記第2パリティの前記の各第1ビット乃至
最終ビットが、前記複数の第1の平衡度バイトの前記第
1ビット乃至最終ビットにそれぞれ対応し、前記第1の
平衡度バイトが平衡度ワードにグループ化され、前記の
各平衡度ワードが第1平衡度バイト乃至最終平衡度バイ
トを有し、前記平衡度ワード内の前記の各第1の平衡度
バイトが平衡度を有する、前記グループ化手段と、複数
の第2の平衡度バイトを形成する手段であって、前記の
各第2の平衡度バイトが、各々が前記平衡度ワードの前
記第1乃至最終の第1の平衡度バイトにそれぞれ対応す
る前記平衡度を含む第1ビット乃至最終ビットを有す
る、前記形成手段と、前記複数の第2の平衡度バイトに
対応する第3のパリティを決定する手段であって、前記
第3のパリティが第1ビット乃至最終ビットを有し、前
記複数の第2の平衡度バイトの前記の各対応ビットに偶
数個の第1の値が存在するとき、前記第3のパリティの
前記の各ビットが、前記第1の値及び第2の値の一方を
有し、前記複数の前記第2の平衡度バイトの前記の各対
応ビットに奇数個の前記第1の値が存在するとき、前記
第3のパリティの前記の各ビットが、前記第1及び前記
第2の値の他方を有する、前記決定手段と、前記コード
化フレーム、前記第1のコード化パリティ、前記第2の
パリティ及び前記第3のパリティを、それぞれ伝送フレ
ーム、伝送第1コード化パリティ、伝送第2パリティ及
び伝送第3パリティとして、前記第2の電子装置に伝送
する手段と、前記第2の電子装置において、前記伝送フ
レームを形成する前記伝送コード化バイトを復号化する
手段と、前記伝送フレームから無効文字を含む前記グル
ープから選択されるコード違反、及びディスパリティ違
反をチェックする手段と、前記無効文字が存在すると
き、前記エラーを訂正する手段と、前記ディスパリティ
違反が存在するとき、前記エラーが前記ディスパリティ
違反を有する前記伝送バイトで終了する一連の事前設定
バイト数内に存在すると想定し、前記第2の装置が前記
事前設定バイト数内のあるバイト内において前記エラー
を突き止める手段と、前記第2の電子装置において、前
記第1のパリティを再決定第1パリティとして前記伝送
フレームから再決定する手段と、前記第2のパリティ及
び前記第3のパリティを、それぞれ再決定第2パリティ
及び再決定第3パリティとして、前記伝送フレームから
再決定する手段と、前記の各コード化グループをチェッ
クし、任意の前記コード化グループが無効ビット・シー
ケンスを有するかどうかを判断する手段と、前記の各伝
送コード化グループに対応してディスパリティを決定
し、前記ディスパリティ違反が存在する場合、エラーが
少なくとも1つの前記伝送コード化グループ内に存在す
ると判断する手段と、前記伝送第1パリティの前記の各
第1ビット乃至最終ビットを前記再決定第1パリティの
対応ビットと比較し、特定のビット位置に不一致が存在
する場合、前記伝送フレーム内の前記複数バイトのある
バイトの前記特定のビット位置にエラーが存在すると判
断する手段と、前記伝送第3パリティと前記再決定第3
パリティとを比較し、前記エラーを突き止める手段であ
って、前記伝送第3パリティの各ビットを前記再決定第
3パリティの対応ビットと比較し、特定のビット位置に
不一致が存在する場合、前記特定のビット位置が前記第
2の平衡度グループ内のビット位置を識別し、前記ビッ
ト位置が前記エラーを含む前記伝送フレーム内の平衡度
ワードを識別する前記手段と、前記伝送第2パリティと
前記再決定第2パリティとを比較する前記手段におい
て、前記伝送第2パリティの各ビットを前記再決定第2
パリティの対応ビットと比較し、特定のビット位置にお
いて不一致が存在するとき、前記特定のビット位置が前
記エラーを含む前記伝送フレーム内の伝送バイトを識別
する手段と、前記エラーを含む前記ビット位置を変更す
る手段と、を含む、装置。 (26)前記第2の電子装置において、無効文字を含む
前記グループから選択されるコード違反及びディスパリ
ティ違反を識別するために、前記伝送フレームの各伝送
バイトをチェックする手段と、ある前記伝送バイト内に
前記無効文字が存在するとき、前記エラーを訂正する手
段と、ある前記伝送バイト内に前記ディスパリティ違反
が存在するとき、前記エラーが、前記ディスパリティ違
反を有する前記伝送バイトで終了する一連の事前設定バ
イト数内に存在すると想定する手段と、前記事前設定バ
イト数内のあるバイト内において、前記エラーを突き止
める手段と、を含む、前記(22)記載の装置。 (27)前記第2の電子装置において、無効文字を含む
前記グループから選択されるコード違反及びディスパリ
ティ違反を識別するために、前記伝送フレームの各伝送
バイトをチェックする手段と、ある前記伝送バイト内に
前記無効文字が存在するとき、前記エラーを訂正する手
段と、ある前記伝送バイト内に前記ディスパリティ違反
が存在するとき、前記エラーが、前記ディスパリティ違
反を有する前記伝送バイトで終了する一連の事前設定バ
イト数内に存在すると想定する手段と、前記事前設定バ
イト数内のあるバイト内において、前記エラーを突き止
める手段と、を含む、前記(23)記載の装置。 (28)前記第2の電子装置において、無効文字を含む
前記グループから選択されるコード違反及びディスパリ
ティ違反を識別するために、前記伝送フレームの各伝送
バイトをチェックする手段と、ある前記伝送バイト内に
前記無効文字が存在するとき、前記第2の電子装置が前
記エラーを訂正する手段と、ある前記伝送バイト内に前
記ディスパリティ違反が存在するとき、前記エラーが、
前記ディスパリティ違反を有する前記伝送バイトで終了
する一連の事前設定バイト数内に存在すると想定する手
段と、前記事前設定バイト数内のあるバイト内におい
て、前記エラーを突き止める手段と、を含む、前記(2
4)記載の装置。 (29)アイドル・セグメントにより分離される可変長
のフレーム・セグメントにパッケージ化され、アイド
ル、複数タイプのフレーム開始及びフレーム終り条件を
識別するカンマ文字で開始する制御ワードを有するワー
ド構造データを伝送するシリアル通信システムであっ
て、エラー・バイトの存在において、前記アイドル・セ
グメントから前記フレーム・セグメントへの遷移、及び
前記フレーム・セグメントから前記アイドル・セグメン
トへの逆の遷移と、フレーム終りに続く最初のアイドル
・ワードの第2及び第3バイト、及びコード化第4バイ
トの7番目のビットがエラー訂正情報により任意に変更
されうることと、前記変更アイドルの最後のバイトが、
前記フレーム終りワードの最後のバイトと異なること
と、を認識する回路を含む、システム。 (30)ワードの少なくとも異なる2バイトの1ビット
乃至複数ビットが、複数のフレーム開始定義ワードの1
つと矛盾の無い変化を反映する場合、前記システムが前
記アイドル・セグメントから前記フレーム・セグメント
へ遷移する、前記(29)記載のシステム。 (31)下記条件、すなわち、ワードが複数のフレーム
終り定義ワードの全ての4バイトに合致し、且つ前記変
更アイドル・ワードの第1バイトまたは最終バイトのい
ずれかに合致するワードが後に続く場合、ワードが前記
複数のフレーム終り定義ワードの1つの少なくとも最初
の3バイトに合致し、且つ前記変更アイドル・ワードの
第1ワード及び最終バイトに合致するワードが後に続く
場合、ワードの第1バイトが前記アイドル・ワードのカ
ンマ・バイトに合致し、且つ余分なアイドル・ワード・
パターンが後に続く場合、の少なくとも1つが満足する
場合に、前記フレーム・セグメントから前記アイドル・
セグメントへの遷移をする、前記(30)記載のシステ
ム。 (32)ワード・ストリーム内にエラーが発生しうる状
況において、前記ワード・ストリーム内の現ワードがワ
ード・フレームのアイドル・ワード、フレーム終りワー
ド、またはフレーム開始ワードかを判断する方法であっ
て、前記ワード・フレームがフレーム開始ワードで開始
し、フレーム終りワードで終了し、その後に変更アイド
ル・ワードが続き、前記フレーム間に少なくとも1つの
アイドル・ワードが存在し、前記フレーム終りワード、
前記フレーム開始ワード、前記変更アイドル・ワード、
及び前記アイドル・ワードの各々が4バイトを含み、前
記4バイトの1バイトがカンマ文字に対応し、3バイト
が事前設定フレーム終りサブセット、事前設定フレーム
開始サブセット、事前設定アイドル・サブセットに対応
し、前記変更アイドル・バイトの1つが事前設定変更ア
イドル・サブセットに対応し、前記現ワードが前記アイ
ドル・ワードかどうかを判断するステップであって、前
記現ワードの4バイトの内の3バイトが前記アイドル・
ワードのバイトに合致し、且つフレーム開始定義ワード
の1つが後に続く場合、前記現ワードが前記アイドル・
ワードであると想定する、前記判断ステップと、前記現
ワードが前記アイドル・ワードでない場合、前記現ワー
ドが前記フレーム開始ワードかどうかを判断するステッ
プであって、前記現ワードの4バイトの内の3バイトが
前記フレーム開始ワードのバイトに合致し、且つ先行ワ
ードがアイドル・ワードの場合、前記現ワードが前記フ
レーム開始ワードであると想定する、前記判断ステップ
と、前記現ワードがフレーム開始ワードでない場合、前
記現ワードが前記フレーム終りワードかどうかを判断す
るステップであって、前記現ワードの全ての4バイトが
前記フレーム終りワードのバイトに合致し、且つ次のワ
ードの少なくとも1バイトが前記変更アイドル・ワード
のバイトに合致するか、或いは前記現ワードの4バイト
の内の少なくとも3バイトが前記フレーム終りワードの
バイトに合致し、且つ次のワードの少なくとも2バイト
が前記変更アイドル・ワードのバイトに合致する場合、
前記現ワードが前記フレーム終りワードであると想定す
る、前記判断ステップと、を含む、方法。 (33)ワード・ストリーム内にエラーが発生しうる状
況において、前記ワード・ストリーム内の現ワードがワ
ード・フレームのアイドル・ワード、フレーム終りワー
ド、またはフレーム開始ワードかを判断する装置であっ
て、前記ワード・フレームがアイドル・ワードにより先
行され、フレーム開始ワードで開始し、フレーム終りワ
ードで終了し、その後に変更アイドル・ワードが続き、
前記フレーム間に少なくとも1つの未変更アイドル・ワ
ードが存在し、前記フレーム終りワード、前記フレーム
開始ワード、前記変更アイドル・ワード、及び前記アイ
ドル・ワードの各々が4バイトを含み、前記4バイトの
1バイトがカンマ文字に対応し、3バイトが事前設定フ
レーム終りサブセット、事前設定フレーム開始サブセッ
ト、事前設定アイドル・サブセットに対応し、前記変更
アイドル・バイトの1つが事前設定変更アイドル・サブ
セットに対応し、前記現ワードが前記アイドル・ワード
かどうかを判断する手段であって、前記装置がアイドル
状態であり、且つ前記現ワードの4バイトの内の3バイ
トが前記アイドル・ワードのバイトに合致し、且つ前記
フレーム開始ワードの1つが後に続くか、正確な前記ア
イドル・ワードが先行する場合、前記現ワードが前記ア
イドル・ワードであると想定する、前記判断手段と、前
記現ワードが前記アイドル・ワードでない場合、前記現
ワードが前記フレーム開始ワードかどうかを判断する手
段であって、前記現ワードの4バイトの内の3バイトが
前記フレーム開始ワードのバイトに合致し、且つ正確な
前記アイドル・ワードが先行する場合、前記現ワードが
前記フレーム開始ワードであると想定する、前記判断手
段と、前記装置がフレーム状態の場合に、前記現ワード
が前記フレーム終りワードかどうかを判断する手段であ
って、前記現ワードの4バイトの内の3バイトが前記フ
レーム終りワードのバイトに合致し、且つ次のワードの
少なくとも2バイトが前記変更アイドル・ワードのバイ
トに合致するか、或いは前記現ワードが前記フレーム終
りワードの1つの全ての4バイトに合致し、且つ次のワ
ードの少なくとも1バイトが前記変更アイドル・ワード
の対応バイトに合致する場合、前記現ワードが前記フレ
ーム終りワードであると想定する、前記判断手段と、を
含む、装置。
【0123】
【発明の効果】以上説明したように、本発明によれば、
コード化バイト内のエラー位置を識別する改良された水
平パリティ技法を提供することができる。
【図面の簡単な説明】
【図1】エラー訂正のための従来の水平及び垂直パリテ
ィを示す図である。
【図2】コード化データに使用される本発明による改良
された水平及び垂直パリティ技法を示す図である。
【図3】本発明によるフレームの開始及び終りを検出す
る方法及び装置を示す図である。
【符号の説明】
5 ビット位置 50、100 フレーム 52 垂直パリティ・バイト 54 水平パリティ 101 ドット 102、104、106、108 ワード 110 垂直パリティ・ビット 212、214、216、218 平衡度 220、238、240、242 ワード平衡度

Claims (33)

    【特許請求の範囲】
  1. 【請求項1】第1の電子装置から第2の電子装置に伝送
    されるビットのエラーを訂正する方法であって、 前記第1の電子装置においてフレームを提供するステッ
    プであって、 前記フレームが複数のバイトを含み、 前記ビットが第1の値または第2の値を有し、 前記の各バイトが第1ビット乃至最終ビットを有する、
    前記提供ステップと、 前記フレームに対応する第1のパリティを決定するステ
    ップであって、 前記第1のパリティが、各々が前記複数の各バイトの前
    記第1ビット乃至最終ビットにそれぞれ対応する第1ビ
    ット乃至最終ビットを有し、 前記複数バイトの前記の各対応ビットに偶数個の第1の
    値が存在するとき、前記第1のパリティの前記の各ビッ
    トが前記第1の値及び第2の値の一方を有し、前記複数
    バイトの前記の各対応ビットに奇数個の前記第1の値が
    存在するとき、前記第1のパリティの前記の各ビットが
    前記第1及び前記第2の値の他方を有する、前記決定ス
    テップと、 前記の各バイトをコード化バイトに、及び前記フレーム
    をコード化フレームに変換するステップと、 前記第1のパリティを第1のコード化パリティに変換す
    るステップと、 前記の各コード化バイトに対応する平衡度を決定するス
    テップであって、 前記の各コード化バイト内に等しい数の第1及び第2の
    値が存在するとき、前記平衡度が前記第1の値を有し、 前記の各コード化バイト内に不等な数の前記第1及び前
    記第2の値が存在するとき、前記平衡度が前記第2の値
    を有する、前記決定ステップと、 複数の平衡度バイトを形成するステップと、 前記複数のコード化バイトを各々が第1バイト乃至最終
    バイトを有するコード化ワードにグループ化するステッ
    プであって、 前記の各ワードが前記複数の平衡度バイトの1つに対応
    し、 前記の各平衡度バイトが第1ビット乃至最終ビットを有
    する、前記グループ化ステップと、 前記複数の平衡度バイトに対応する第2のパリティを決
    定するステップであって、 前記第2のパリティが第1ビット乃至最終ビットを有
    し、 前記複数の平衡度バイトの前記の各対応ビットに偶数個
    の第1の値が存在するとき、前記第2のパリティの前記
    の各ビットが、前記第1の値及び第2の値の一方を有
    し、前記複数の平衡度バイトの前記の各対応ビットに奇
    数個の前記第1の値が存在するとき、前記第2のパリテ
    ィの前記の各ビットが、前記第1及び前記第2の値の他
    方を有する、前記決定ステップと、 前記コード化フレーム、前記第1のコード化パリティ及
    び前記第2のパリティをそれぞれ伝送フレーム、伝送第
    1パリティ及び伝送第2パリティとして、前記第2の電
    子装置に伝送するステップと、 前記第2の電子装置が、前記第1のパリティを再決定第
    1パリティとして前記伝送フレームから再決定するステ
    ップと、 前記第2の電子装置が、前記第2のパリティを再決定第
    2パリティとして前記伝送フレームから再決定するステ
    ップと、 前記第2の電子装置が、前記伝送第1パリティと前記再
    決定第1パリティとを、及び前記伝送第2パリティと前
    記再決定第2パリティとを比較し、前記伝送フレーム内
    にエラーが存在するかどうかを判断するステップと、 を含む、方法。
  2. 【請求項2】前記の各平衡度バイトが、前記ワードの前
    記第1バイト乃至最終バイトにそれぞれ対応する前記平
    衡度を含む、請求項1記載の方法。
  3. 【請求項3】前記第2のパリティの前記第1ビット乃至
    最終ビットが、前記複数の平衡度バイトの前記第1ビッ
    ト乃至最終ビットにそれぞれ対応する、請求項1記載の
    方法。
  4. 【請求項4】前記平衡度バイトを平衡度ワードにグルー
    プ化するステップであって、 前記の各平衡度ワードが第1平衡度グループ乃至最終平
    衡度グループを有し、 前記平衡度ワード内の前記の各平衡度バイトが平衡度を
    有する、前記グループ化ステップと、 複数の第2の平衡度バイトを形成するステップであっ
    て、 前記の各第2の平衡度バイトが、各々が前記平衡度ワー
    ドの前記第1平衡度バイト乃至最終平衡度バイトにそれ
    ぞれ対応する前記平衡度を含む第1ビット乃至最終ビッ
    トを有する、前記形成ステップと、 前記複数の第2の平衡度バイトに対応する第3のパリテ
    ィを決定するステップであって、 前記第3のパリティが第1ビット乃至最終ビットを有
    し、 前記複数の第2の平衡度バイトの前記の各対応ビットに
    偶数個の第1の値が存在するとき、前記第3のパリティ
    の前記の各ビットが、前記第1の値及び第2の値の一方
    を有し、前記複数の前記第2の平衡度バイトの前記の各
    対応ビットに奇数個の前記第1の値が存在するとき、前
    記第3のパリティの前記の各ビットが、前記第1及び前
    記第2の値の他方を有する、前記決定ステップと、 を含む、請求項1記載の方法。
  5. 【請求項5】前記伝送第1パリティと前記再決定第1パ
    リティとを比較する前記ステップが、前記伝送第1パリ
    ティの各ビットを前記再決定第1パリティの対応ビット
    と比較し、特定のビット位置において不一致が存在する
    とき、前記フレームが、前記フレーム内の前記複数のバ
    イトの少なくとも1バイトの前記特定のビット位置にエ
    ラーを有する、請求項1記載の方法。
  6. 【請求項6】前記伝送第2パリティと前記再決定第2パ
    リティとを比較する前記ステップが、前記伝送第2パリ
    ティの各ビットを前記再決定第2パリティの対応ビット
    と比較し、特定のビット位置において不一致が存在する
    とき、前記特定のビット位置が前記平衡度バイト内のビ
    ット位置を識別し、前記ビット位置が前記エラーを含む
    前記伝送フレーム内の伝送バイトを識別する、 請求項1記載の方法。
  7. 【請求項7】前記伝送第2パリティと前記再決定第2パ
    リティとを比較する前記ステップが、前記伝送第2パリ
    ティの各ビットを、前記再決定第2パリティの対応ビッ
    トと比較し、更に、 前記第3のパリティを伝送第3パリティとして伝送する
    ステップと、 前記第2の電子装置が、前記第3のパリティを再決定第
    3パリティとして前記伝送フレームから再決定するステ
    ップと、 前記伝送フレーム内にエラーが存在するとき、前記伝送
    第3パリティと前記再決定第3パリティとを比較して、
    前記エラーを突き止めるステップであって、前記伝送第
    3パリティの各ビットを前記再決定第3パリティの対応
    ビットと比較し、特定のビット位置に不一致が存在する
    場合、前記特定のビット位置が前記第2の平衡度グルー
    プ内のビット位置を識別し、前記ビット位置が前記エラ
    ーを含む前記伝送フレーム内の平衡度バイトを識別する
    前記ステップと、 前記伝送第2パリティと前記再決定第2パリティとを比
    較する前記ステップが、前記伝送第2パリティの各ビッ
    トを前記再決定第2パリティの対応ビットと比較し、特
    定のビット位置において不一致が存在するとき、前記特
    定のビット位置が前記平衡度グループ内のビット位置を
    識別し、前記ビット位置が前記エラーを含む前記伝送フ
    レーム内の伝送グループを識別するステップと、 を含む、請求項4記載の方法。
  8. 【請求項8】第1の電子装置から第2の電子装置に伝送
    されるビットのエラーを訂正する方法であって、 複数のバイトを含むフレームを提供するステップと、 前記フレームの前記バイトに対応する第1のパリティを
    決定するステップと、 前記複数のバイトを複数のコード化バイトに変換するス
    テップと、 前記複数の各コード化バイトに対応する平衡度を決定す
    るステップと、 前記コード化バイトをコード化ワードにグループ化する
    ステップであって、前記の各ワードが前記ワード内の前
    記の各コード化バイトの前記平衡度から形成される平衡
    度バイトを有する、前記グループ化ステップと、 前記ワードに対応する前記平衡度バイトから第2のパリ
    ティを決定するステップと、 前記フレーム、前記第1のパリティ及び前記第2のパリ
    ティを、それぞれ伝送フレーム、伝送第1パリティ及び
    伝送第2パリティとして、前記第2の電子装置に伝送す
    るステップと、 前記第2の電子装置が前記伝送フレームから、再決定第
    1パリティ及び再決定第2パリティを再決定するステッ
    プと、 前記第2の電子装置が、前記伝送第1パリティと前記再
    決定第1パリティとを比較し、前記グループ内のエラー
    のビット位置を判断するステップと、 前記第2の電子装置が、前記伝送第2パリティと前記再
    決定第2パリティとを比較し、前記エラーを含む前記バ
    イトを判断するステップと、 前記エラーを含む前記グループ内の前記ビット位置を変
    更するステップと、 を含む、方法。
  9. 【請求項9】第1の電子装置から、第1及び第2のパリ
    ティを含むフレームを伝送する場合であって、前記パリ
    ティが前記フレームが第2の電子装置により受信された
    ときに、前記フレーム内のエラーを訂正する方法であっ
    て、 複数のバイトを含む前記フレームを提供するステップ
    と、 前記フレームの前記バイトに対応する第1のパリティを
    決定するステップと、 前記複数のバイトを複数のコード化バイトに変換するス
    テップと、 前記複数の各コード化バイトに対応する平衡度を決定す
    るステップと、 前記コード化バイトをコード化ワードにグループ化する
    ステップであって、前記の各ワードが前記ワード内の前
    記の各コード化バイトの前記平衡度から形成される平衡
    度バイトを有する、前記グループ化ステップと、 前記ワードに対応する前記平衡度バイトから第2のパリ
    ティを決定するステップと、 前記フレーム、前記第1のパリティ及び前記第2のパリ
    ティを、それぞれ伝送フレーム、伝送第1パリティ及び
    伝送第2パリティとして、前記第2の電子装置に伝送す
    るステップと、 を含む、方法。
  10. 【請求項10】第1の電子装置から第2の電子装置に伝
    送されるビットのエラーを訂正する方法であって、 前記第1の電子装置から、複数のコード化バイトを含む
    伝送フレーム、第1の伝送パリティ及び第2の伝送パリ
    ティを受信するステップと、 前記コード化バイトを復号化するステップと、 前記伝送フレームの前記バイトに対応する第1の再決定
    パリティを決定するステップと、 前記複数の各コード化バイトに対応する平衡度を決定す
    るステップと、 前記コード化バイトをコード化ワードにグループ化する
    ステップであって、前記の各ワードが前記ワード内の前
    記の各コード化バイトの前記平衡度から形成される平衡
    度バイトを有する、前記グループ化ステップと、 前記ワードに対応する前記平衡度バイトから第2の再決
    定パリティを決定するステップと、 前記第2の電子装置が、前記伝送第1パリティと前記再
    決定第1パリティとを比較し、前記グループ内のエラー
    のビット位置を判断するステップと、 前記第2の電子装置が、前記伝送第2パリティと前記再
    決定第2パリティとを比較し、前記エラーを含む前記バ
    イトを判断するステップと、 前記エラーを含む前記バイト内の前記ビット位置を変更
    するステップと、 を含む、方法。
  11. 【請求項11】第1の電子装置から第2の電子装置に伝
    送されるビットのエラーを訂正する方法であって、 前記第1の電子装置においてフレームを提供するステッ
    プであって、 前記フレームが複数のバイトを含み、 前記ビットが第1の値または第2の値のいずれかを有
    し、 前記の各バイトが第1ビット乃至最終ビットを有する、
    前記提供ステップと、 前記フレームに対応する第1のパリティを決定するステ
    ップであって、 前記第1のパリティが、各々が前記複数の各バイトの前
    記第1ビット乃至最終ビットにそれぞれ対応する第1ビ
    ット乃至最終ビットを有し、 前記複数バイトの前記の各対応ビットに偶数個の第1の
    値が存在するとき、前記第1のパリティの前記の各ビッ
    トが、前記第1の値及び第2の値の一方を有し、前記複
    数バイトの前記の各対応ビットに奇数個の前記第1の値
    が存在するとき、前記第1のパリティの前記の各ビット
    が、前記第1及び前記第2の値の他方を有する、前記決
    定ステップと、 前記フレーム内の前記の各バイトを、コード化フレーム
    を形成するコード化バイトに変換するステップであっ
    て、 前記コード化バイトが前記バイトよりも多くのビットを
    有し、 前記コード化バイトが、前記の各コード化バイトの前記
    第1ビットから前記最終ビットへのディスパリティ変化
    を有する、前記変換ステップと、 前記第1のパリティを、当該パリティよりも多くのビッ
    トを有する第1のコード化パリティに変換するステップ
    と、 前記の各コード化バイトに対応する平衡度を決定するス
    テップであって、 前記の各コード化バイト内に等しい数の第1及び第2の
    値が存在するとき、前記平衡度が前記第1の値を有し、 前記の各コード化バイト内に不等な数の前記第1及び前
    記第2の値が存在するとき、前記平衡度が前記第2の値
    を有する、前記決定ステップと、 複数の第1の平衡度バイトを形成するステップと、 前記複数のコード化バイトを、各々が第1コード化バイ
    ト乃至最終コード化バイトを有するコード化ワードにグ
    ループ化するステップであって、 前記の各ワードが前記複数の第1の平衡度バイトの1つ
    に対応し、 前記の各第1の平衡度バイトが第1ビット乃至最終ビッ
    トを有し、 前記の各第1の平衡度バイトが、前記ワードの前記第1
    バイト乃至最終バイトにそれぞれ対応する前記平衡度を
    含み、 前記第2パリティの前記の各第1ビット乃至最終ビット
    が、前記複数の第1の平衡度バイトの前記第1ビット乃
    至最終ビットにそれぞれ対応し、 前記第1の平衡度バイトが平衡度ワードにグループ化さ
    れ、 前記の各平衡度ワードが第1平衡度バイト乃至最終平衡
    度バイトを有し、 前記平衡度ワード内の前記の各第1の平衡度バイトが平
    衡度を有する、前記グループ化ステップと、 複数の第2の平衡度バイトを形成するステップであっ
    て、 前記の各第2の平衡度バイトが、各々が前記平衡度ワー
    ドの前記第1乃至最終の第1の平衡度バイトにそれぞれ
    対応する前記平衡度を含む第1ビット乃至最終ビットを
    有する、前記形成ステップと、 前記複数の第2の平衡度バイトに対応する第3のパリテ
    ィを決定するステップであって、 前記第3のパリティが第1ビット乃至最終ビットを有
    し、 前記複数の第2の平衡度バイトの前記の各対応ビットに
    偶数個の第1の値が存在するとき、前記第3のパリティ
    の前記の各ビットが、前記第1の値及び第2の値の一方
    を有し、前記複数の前記第2の平衡度バイトの前記の各
    対応ビットに奇数個の前記第1の値が存在するとき、前
    記第3のパリティの前記の各ビットが、前記第1及び前
    記第2の値の他方を有する、前記決定ステップと、 前記コード化フレーム、前記第1のコード化パリティ、
    前記第2のパリティ及び前記第3のパリティをそれぞれ
    伝送フレーム、伝送第1コード化パリティ、伝送第2パ
    リティ及び伝送第3パリティとして、前記第2の電子装
    置に伝送するステップと、 前記第2の電子装置が、前記伝送フレームを形成する前
    記伝送コード化バイトを復号化するステップと、 前記第2の電子装置が、前記伝送フレームから無効文字
    を含む前記グループから選択されるコード違反、及びデ
    ィスパリティ違反をチェックするステップと、 前記無効文字が存在するとき、前記第2の電子装置が前
    記エラーを訂正するステップと、 前記ディスパリティ違反が存在するとき、前記エラーが
    前記ディスパリティ違反を有する前記伝送バイトで終了
    する一連の事前設定バイト数内に存在すると想定し、前
    記第2の装置が前記事前設定バイト数内のあるバイト内
    において前記エラーを突き止めるステップと、 前記第2の電子装置が、前記第1のパリティを再決定第
    1パリティとして前記伝送フレームから再決定するステ
    ップと、 前記第2の電子装置が、前記第2のパリティ及び前記第
    3のパリティを、それぞれ再決定第2パリティ及び再決
    定第3パリティとして、前記伝送フレームから再決定す
    るステップと、 前記第2の電子装置が前記の各コード化グループをチェ
    ックし、任意の前記コード化グループが無効ビット・シ
    ーケンスを有するかどうかを判断するステップと、 前記第2の電子装置が、前記の各伝送コード化グループ
    に対応してディスパリティを決定し、前記ディスパリテ
    ィ違反が存在する場合、エラーが少なくとも1つの前記
    伝送コード化グループ内に存在すると判断するステップ
    と、 前記第2の電子装置が、前記伝送第1パリティの前記の
    各第1ビット乃至最終ビットを前記再決定第1パリティ
    の対応ビットと比較し、特定のビット位置に不一致が存
    在する場合、前記伝送フレーム内の前記複数バイトのあ
    るバイトの前記特定のビット位置にエラーが存在すると
    判断するステップと、 前記第2の電子装置が前記伝送第3パリティと前記再決
    定第3パリティとを比較し、前記エラーを突き止めるス
    テップであって、前記伝送第3パリティの各ビットを前
    記再決定第3パリティの対応ビットと比較し、特定のビ
    ット位置に不一致が存在する場合、前記特定のビット位
    置が前記第2の平衡度グループ内のビット位置を識別
    し、前記ビット位置が前記エラーを含む前記伝送フレー
    ム内の平衡度ワードを識別する前記ステップと、 前記伝送第2パリティと前記再決定第2パリティとを比
    較する前記ステップが、前記伝送第2パリティの各ビッ
    トを前記再決定第2パリティの対応ビットと比較し、特
    定のビット位置において不一致が存在するとき、前記特
    定のビット位置が前記エラーを含む前記伝送フレーム内
    の伝送バイトを識別するステップと、 前記第2の電子装置が前記エラーを含む前記ビット位置
    を変更するステップと、 を含む、方法。
  12. 【請求項12】前記第2の電子装置が、無効文字を含む
    前記グループから選択されるコード違反及びディスパリ
    ティ違反を識別するために、前記伝送フレームの各伝送
    バイトをチェックするステップと、 ある前記伝送バイト内に前記無効文字が存在するとき、
    前記第2の電子装置が前記エラーを訂正するステップ
    と、 ある前記伝送バイト内に前記ディスパリティ違反が存在
    するとき、前記エラーが、前記ディスパリティ違反を有
    する前記伝送バイトで終了する一連の事前設定バイト数
    内に存在すると想定するステップと、 前記第2の装置が、前記事前設定バイト数内のあるバイ
    ト内において、前記エラーを突き止めるステップと、 を含む、請求項8記載の方法。
  13. 【請求項13】前記第2の電子装置が、無効文字を含む
    前記グループから選択されるコード違反及びディスパリ
    ティ違反を識別するために、前記伝送フレームの各伝送
    バイトをチェックするステップと、 ある前記伝送バイト内に前記無効文字が存在するとき、
    前記第2の電子装置が前記エラーを訂正するステップ
    と、 ある前記伝送バイト内に前記ディスパリティ違反が存在
    するとき、前記エラーが、前記ディスパリティ違反を有
    する前記伝送バイトで終了する一連の事前設定バイト数
    内に存在すると想定するステップと、 前記第2の装置が、前記事前設定バイト数内のあるバイ
    ト内において、前記エラーを突き止めるステップと、 を含む、請求項9記載の方法。
  14. 【請求項14】前記第2の電子装置が、無効文字を含む
    前記グループから選択されるコード違反及びディスパリ
    ティ違反を識別するために、前記伝送フレームの各伝送
    バイトをチェックするステップと、 ある前記伝送バイト内に前記無効文字が存在するとき、
    前記第2の電子装置が前記エラーを訂正するステップ
    と、 ある前記伝送バイト内に前記ディスパリティ違反が存在
    するとき、前記エラーが、前記ディスパリティ違反を有
    する前記伝送バイトで終了する一連の事前設定バイト数
    内に存在すると想定するステップと、 前記第2の装置が、前記事前設定バイト数内のあるバイ
    ト内において、前記エラーを突き止めるステップと、 を含む、請求項10記載の方法。
  15. 【請求項15】第1の電子装置から第2の電子装置に伝
    送されるビットのエラーを訂正する装置であって、 前記第1の電子装置においてフレームを提供する手段で
    あって、 前記フレームが複数のバイトを含み、 前記ビットが第1の値または第2の値を有し、 前記の各バイトが第1ビット乃至最終ビットを有する、
    前記提供手段と、 前記フレームに対応する第1のパリティを決定する手段
    であって、 前記第1のパリティが、各々が前記複数の各バイトの前
    記第1ビット乃至最終ビットにそれぞれ対応する第1ビ
    ット乃至最終ビットを有し、 前記複数バイトの前記の各対応ビットに偶数個の第1の
    値が存在するとき、前記第1のパリティの前記の各ビッ
    トが、前記第1の値及び第2の値の一方を有し、前記複
    数バイトの前記の各対応ビットに奇数個の前記第1の値
    が存在するとき、前記第1のパリティの前記の各ビット
    が、前記第1及び前記第2の値の他方を有する、前記決
    定手段と、 前記の各バイトをコード化バイトに、及び前記フレーム
    をコード化フレームに変換する手段と、 前記第1のパリティを第1のコード化パリティに変換す
    る手段と、 前記の各コード化バイトに対応する平衡度を決定する手
    段であって、 前記の各コード化バイト内に等しい数の第1及び第2の
    値が存在するとき、前記平衡度が前記第1の値を有し、 前記の各コード化バイト内に不等な数の前記第1及び前
    記第2の値が存在するとき、前記平衡度が前記第2の値
    を有する、前記決定手段と、 複数の平衡度バイトを形成する手段と、 前記複数のコード化バイトを、各々が第1バイト乃至最
    終バイトを有するコード化ワードにグループ化する手段
    であって、 前記の各ワードが前記複数の平衡度バイトの1つに対応
    し、 前記の各平衡度バイトが第1ビット乃至最終ビットを有
    する、前記グループ化手段と、 前記複数の平衡度バイトに対応する第2のパリティを決
    定する手段であって、 前記第2のパリティが第1ビット乃至最終ビットを有
    し、 前記複数の平衡度バイトの前記の各対応ビットに偶数個
    の第1の値が存在するとき、前記第2のパリティの前記
    の各ビットが、前記第1の値及び第2の値の一方を有
    し、前記複数の平衡度バイトの前記の各対応ビットに奇
    数個の前記第1の値が存在するとき、前記第2のパリテ
    ィの前記の各ビットが、前記第1及び前記第2の値の他
    方を有する、前記決定手段と、 前記コード化フレーム、前記第1のコード化パリティ及
    び前記第2のパリティを、それぞれ伝送フレーム、伝送
    第1パリティ及び伝送第2パリティとして、前記第2の
    電子装置に伝送する手段と、 前記第2の電子装置において、 前記第1のパリティを再決定第1パリティとして前記伝
    送フレームから再決定する手段と、 前記第2のパリティを再決定第2パリティとして前記伝
    送フレームから再決定する手段と、 前記伝送第1パリティと前記再決定第1パリティとを、
    及び前記伝送第2パリティと前記再決定第2パリティと
    を比較し、前記伝送フレーム内にエラーが存在するかど
    うかを判断する手段と、 を含む、装置。
  16. 【請求項16】前記の各平衡度バイトが、前記ワードの
    前記第1バイト乃至最終バイトにそれぞれ対応する前記
    平衡度を含む、請求項15記載の装置。
  17. 【請求項17】前記第2のパリティの前記第1ビット乃
    至最終ビットが、前記複数の平衡度バイトの前記第1ビ
    ット乃至最終ビットにそれぞれ対応する、請求項15記
    載の装置。
  18. 【請求項18】前記平衡度バイトを平衡度ワードにグル
    ープ化する手段であって、 前記の各平衡度ワードが第1平衡度グループ乃至最終平
    衡度グループを有し、 前記平衡度ワード内の前記の各平衡度バイトが平衡度を
    有する、前記グループ化手段と、 複数の第2の平衡度バイトを形成する手段であって、 前記の各第2の平衡度バイトが、各々が前記平衡度ワー
    ドの前記第1平衡度バイト乃至最終平衡度バイトにそれ
    ぞれ対応する前記平衡度を含む第1ビット乃至最終ビッ
    トを有する、前記形成手段と、 前記複数の第2の平衡度バイトに対応する第3のパリテ
    ィを決定する手段であって、 前記第3のパリティが第1ビット乃至最終ビットを有
    し、 前記複数の第2の平衡度バイトの前記の各対応ビットに
    偶数個の第1の値が存在するとき、前記第3のパリティ
    の前記の各ビットが、前記第1の値及び第2の値の一方
    を有し、前記複数の前記第2の平衡度バイトの前記の各
    対応ビットに奇数個の前記第1の値が存在するとき、前
    記第3のパリティの前記の各ビットが、前記第1及び前
    記第2の値の他方を有する、前記決定手段と、 を含む、請求項15記載の装置。
  19. 【請求項19】前記伝送第1パリティと前記再決定第1
    パリティとを比較する前記手段が、前記伝送第1パリテ
    ィの各ビットを、前記再決定第1パリティの対応ビット
    と比較し、特定のビット位置において不一致が存在する
    とき、前記フレームが前記フレーム内の前記複数のバイ
    トの少なくとも1バイトの前記特定のビット位置にエラ
    ーを有する、請求項15記載の装置。
  20. 【請求項20】前記伝送第2パリティと前記再決定第2
    パリティとを比較する前記手段が、前記伝送第2パリテ
    ィの各ビットを、前記再決定第2パリティの対応ビット
    と比較し、特定のビット位置において不一致が存在する
    とき、前記特定のビット位置が前記平衡度バイト内のビ
    ット位置を識別し、前記ビット位置が前記エラーを含む
    前記伝送フレーム内の伝送バイトを識別する、 請求項15記載の装置。
  21. 【請求項21】前記伝送第2パリティと前記再決定第2
    パリティとを比較する前記手段が、前記伝送第2パリテ
    ィの各ビットを、前記再決定第2パリティの対応ビット
    と比較し、更に、 前記第3のパリティを伝送第3パリティとして伝送する
    手段と、 前記第2の電子装置において、前記第3のパリティを再
    決定第3パリティとして前記伝送フレームから再決定す
    る手段と、 前記伝送フレーム内にエラーが存在するとき、前記伝送
    第3パリティと前記再決定第3パリティとを比較して、
    前記エラーを突き止める手段であって、前記伝送第3パ
    リティの各ビットを前記再決定第3パリティの対応ビッ
    トと比較し、特定のビット位置に不一致が存在する場
    合、前記特定のビット位置が前記第2の平衡度グループ
    内のビット位置を識別し、前記ビット位置が前記エラー
    を含む前記伝送フレーム内の平衡度バイトを識別する前
    記手段と、 を含み、 前記伝送第2パリティと前記再決定第2パリティとを比
    較する前記手段が、前記伝送第2パリティの各ビット
    を、前記再決定第2パリティの対応ビットと比較し、特
    定のビット位置において不一致が存在するとき、前記特
    定のビット位置が前記平衡度グループ内のビット位置を
    識別し、前記ビット位置が前記エラーを含む前記伝送フ
    レーム内の伝送グループを識別する、 請求項18記載の装置。
  22. 【請求項22】第1の電子装置から第2の電子装置に伝
    送されるビットのエラーを訂正する装置であって、 複数のバイトを含むフレームを提供する手段と、 前記フレームの前記バイトに対応する第1のパリティを
    決定する手段と、 前記複数のバイトを複数のコード化バイトに変換する手
    段と、 前記複数の各コード化バイトに対応する平衡度を決定す
    る手段と、 前記コード化バイトをコード化ワードにグループ化する
    手段であって、前記の各ワードが前記ワード内の前記の
    各コード化バイトの前記平衡度から形成される平衡度バ
    イトを有する、前記グループ化手段と、 前記ワードに対応する前記平衡度バイトから第2のパリ
    ティを決定する手段と、 前記フレーム、前記第1のパリティ及び前記第2のパリ
    ティを、それぞれ伝送フレーム、伝送第1パリティ及び
    伝送第2パリティとして、前記第2の電子装置に伝送す
    る手段と、 前記第2の電子装置において、 前記伝送フレームから、再決定第1パリティ及び再決定
    第2パリティを再決定する手段と、 前記伝送第1パリティと前記再決定第1パリティとを比
    較し、前記グループ内のエラーのビット位置を判断する
    手段と、 前記伝送第2パリティと前記再決定第2パリティとを比
    較し、前記エラーを含む前記バイトを判断する手段と、 前記エラーを含む前記グループ内の前記ビット位置を変
    更する手段と、 を含む、装置。
  23. 【請求項23】第1の電子装置から、第1及び第2のパ
    リティを含むフレームを伝送する装置であって、前記パ
    リティが前記フレームが第2の電子装置により受信され
    たときに、前記フレーム内のエラーを訂正するために使
    用されるものにおいて、 複数のバイトを含む前記フレームを提供する手段と、 前記フレームの前記バイトに対応する第1のパリティを
    決定する手段と、 前記複数のバイトを複数のコード化バイトに変換する手
    段と、 前記複数の各コード化バイトに対応する平衡度を決定す
    る手段と、 前記コード化バイトをコード化ワードにグループ化する
    手段であって、前記の各ワードが前記ワード内の前記の
    各コード化バイトの前記平衡度から形成される平衡度バ
    イトを有する、前記グループ化手段と、 前記ワードに対応する前記平衡度バイトから第2のパリ
    ティを決定する手段と、 前記フレーム、前記第1のパリティ及び前記第2のパリ
    ティを、それぞれ伝送フレーム、伝送第1パリティ及び
    伝送第2パリティとして、前記第2の電子装置に伝送す
    る手段と、 を含む、装置。
  24. 【請求項24】第1の電子装置から第2の電子装置に伝
    送されるビットのエラーを訂正する装置であって、 前記第1の電子装置から、複数のコード化バイトを含む
    伝送フレーム、第1の伝送パリティ及び第2の伝送パリ
    ティを受信する手段と、 前記コード化バイトを復号化する手段と、 前記伝送フレームの前記バイトに対応する第1の再決定
    パリティを決定する手段と、 前記複数の各コード化バイトに対応する平衡度を決定す
    る手段と、 前記コード化バイトをコード化ワードにグループ化する
    手段であって、前記の各ワードが前記ワード内の前記の
    各コード化バイトの前記平衡度から形成される平衡度バ
    イトを有する、前記グループ化手段と、 前記ワードに対応する前記平衡度バイトから第2の再決
    定パリティを決定する手段と、 前記第2の電子装置において、 前記伝送第1パリティと前記再決定第1パリティとを比
    較し、前記グループ内のエラーのビット位置を判断する
    手段と、 前記伝送第2パリティと前記再決定第2パリティとを比
    較し、前記エラーを含む前記バイトを判断する手段と、 前記エラーを含む前記バイト内の前記ビット位置を変更
    する手段と、 を含む、装置。
  25. 【請求項25】第1の電子装置から第2の電子装置に伝
    送されるビットのエラーを訂正する装置であって、 前記第1の電子装置においてフレームを提供する手段で
    あって、 前記フレームが複数のバイトを含み、 前記ビットが第1の値または第2の値のいずれかを有
    し、 前記の各バイトが第1ビット乃至最終ビットを有する、
    前記提供手段と、 前記フレームに対応する第1のパリティを決定する手段
    であって、 前記第1のパリティが、各々が前記複数の各バイトの前
    記第1ビット乃至最終ビットにそれぞれ対応する第1ビ
    ット乃至最終ビットを有し、 前記複数バイトの前記の各対応ビットに偶数個の第1の
    値が存在するとき、前記第1のパリティの前記の各ビッ
    トが、前記第1の値及び第2の値の一方を有し、前記複
    数バイトの前記の各対応ビットに奇数個の前記第1の値
    が存在するとき、前記第1のパリティの前記の各ビット
    が、前記第1及び前記第2の値の他方を有する、前記決
    定手段と、 前記フレーム内の前記の各バイトを、コード化フレーム
    を形成するコード化バイトに変換する手段であって、 前記コード化バイトが前記バイトよりも多くのビットを
    有し、 前記コード化バイトが、前記の各コード化バイトの前記
    第1ビットから前記最終ビットへのディスパリティ変化
    を有する、前記変換手段と、 前記第1のパリティを当該パリティよりも多くのビット
    を有する第1のコード化パリティに変換する手段と、 前記の各コード化バイトに対応する平衡度を決定する手
    段であって、 前記の各コード化バイト内に等しい数の第1及び第2の
    値が存在するとき、前記平衡度が前記第1の値を有し、 前記の各コード化バイト内に不等な数の前記第1及び前
    記第2の値が存在するとき、前記平衡度が前記第2の値
    を有する、前記決定手段と、 複数の第1の平衡度バイトを形成する手段と、 前記複数のコード化バイトを各々が第1コード化バイト
    乃至最終コード化バイトを有するコード化ワードにグル
    ープ化する手段であって、 前記の各ワードが前記複数の第1の平衡度バイトの1つ
    に対応し、 前記の各第1の平衡度バイトが第1ビット乃至最終ビッ
    トを有し、 前記の各第1の平衡度バイトが、前記ワードの前記第1
    バイト乃至最終バイトにそれぞれ対応する前記平衡度を
    含み、 前記第2パリティの前記の各第1ビット乃至最終ビット
    が、前記複数の第1の平衡度バイトの前記第1ビット乃
    至最終ビットにそれぞれ対応し、 前記第1の平衡度バイトが平衡度ワードにグループ化さ
    れ、 前記の各平衡度ワードが第1平衡度バイト乃至最終平衡
    度バイトを有し、 前記平衡度ワード内の前記の各第1の平衡度バイトが平
    衡度を有する、前記グループ化手段と、 複数の第2の平衡度バイトを形成する手段であって、 前記の各第2の平衡度バイトが、各々が前記平衡度ワー
    ドの前記第1乃至最終の第1の平衡度バイトにそれぞれ
    対応する前記平衡度を含む第1ビット乃至最終ビットを
    有する、前記形成手段と、 前記複数の第2の平衡度バイトに対応する第3のパリテ
    ィを決定する手段であって、 前記第3のパリティが第1ビット乃至最終ビットを有
    し、 前記複数の第2の平衡度バイトの前記の各対応ビットに
    偶数個の第1の値が存在するとき、前記第3のパリティ
    の前記の各ビットが、前記第1の値及び第2の値の一方
    を有し、前記複数の前記第2の平衡度バイトの前記の各
    対応ビットに奇数個の前記第1の値が存在するとき、前
    記第3のパリティの前記の各ビットが、前記第1及び前
    記第2の値の他方を有する、前記決定手段と、 前記コード化フレーム、前記第1のコード化パリティ、
    前記第2のパリティ及び前記第3のパリティを、それぞ
    れ伝送フレーム、伝送第1コード化パリティ、伝送第2
    パリティ及び伝送第3パリティとして、前記第2の電子
    装置に伝送する手段と、 前記第2の電子装置において、 前記伝送フレームを形成する前記伝送コード化バイトを
    復号化する手段と、 前記伝送フレームから無効文字を含む前記グループから
    選択されるコード違反、及びディスパリティ違反をチェ
    ックする手段と、 前記無効文字が存在するとき、前記エラーを訂正する手
    段と、 前記ディスパリティ違反が存在するとき、前記エラーが
    前記ディスパリティ違反を有する前記伝送バイトで終了
    する一連の事前設定バイト数内に存在すると想定し、前
    記第2の装置が前記事前設定バイト数内のあるバイト内
    において前記エラーを突き止める手段と、 前記第2の電子装置において、 前記第1のパリティを再決定第1パリティとして前記伝
    送フレームから再決定する手段と、 前記第2のパリティ及び前記第3のパリティを、それぞ
    れ再決定第2パリティ及び再決定第3パリティとして、
    前記伝送フレームから再決定する手段と、 前記の各コード化グループをチェックし、任意の前記コ
    ード化グループが無効ビット・シーケンスを有するかど
    うかを判断する手段と、 前記の各伝送コード化グループに対応してディスパリテ
    ィを決定し、前記ディスパリティ違反が存在する場合、
    エラーが少なくとも1つの前記伝送コード化グループ内
    に存在すると判断する手段と、 前記伝送第1パリティの前記の各第1ビット乃至最終ビ
    ットを前記再決定第1パリティの対応ビットと比較し、
    特定のビット位置に不一致が存在する場合、前記伝送フ
    レーム内の前記複数バイトのあるバイトの前記特定のビ
    ット位置にエラーが存在すると判断する手段と、 前記伝送第3パリティと前記再決定第3パリティとを比
    較し、前記エラーを突き止める手段であって、前記伝送
    第3パリティの各ビットを前記再決定第3パリティの対
    応ビットと比較し、特定のビット位置に不一致が存在す
    る場合、前記特定のビット位置が前記第2の平衡度グル
    ープ内のビット位置を識別し、前記ビット位置が前記エ
    ラーを含む前記伝送フレーム内の平衡度ワードを識別す
    る前記手段と、 前記伝送第2パリティと前記再決定第2パリティとを比
    較する前記手段において、前記伝送第2パリティの各ビ
    ットを前記再決定第2パリティの対応ビットと比較し、
    特定のビット位置において不一致が存在するとき、前記
    特定のビット位置が前記エラーを含む前記伝送フレーム
    内の伝送バイトを識別する手段と、 前記エラーを含む前記ビット位置を変更する手段と、 を含む、装置。
  26. 【請求項26】前記第2の電子装置において、 無効文字を含む前記グループから選択されるコード違反
    及びディスパリティ違反を識別するために、前記伝送フ
    レームの各伝送バイトをチェックする手段と、 ある前記伝送バイト内に前記無効文字が存在するとき、
    前記エラーを訂正する手段と、 ある前記伝送バイト内に前記ディスパリティ違反が存在
    するとき、前記エラーが、前記ディスパリティ違反を有
    する前記伝送バイトで終了する一連の事前設定バイト数
    内に存在すると想定する手段と、 前記事前設定バイト数内のあるバイト内において、前記
    エラーを突き止める手段と、 を含む、請求項22記載の装置。
  27. 【請求項27】前記第2の電子装置において、 無効文字を含む前記グループから選択されるコード違反
    及びディスパリティ違反を識別するために、前記伝送フ
    レームの各伝送バイトをチェックする手段と、 ある前記伝送バイト内に前記無効文字が存在するとき、
    前記エラーを訂正する手段と、 ある前記伝送バイト内に前記ディスパリティ違反が存在
    するとき、前記エラーが、前記ディスパリティ違反を有
    する前記伝送バイトで終了する一連の事前設定バイト数
    内に存在すると想定する手段と、 前記事前設定バイト数内のあるバイト内において、前記
    エラーを突き止める手段と、 を含む、請求項23記載の装置。
  28. 【請求項28】前記第2の電子装置において、 無効文字を含む前記グループから選択されるコード違反
    及びディスパリティ違反を識別するために、前記伝送フ
    レームの各伝送バイトをチェックする手段と、 ある前記伝送バイト内に前記無効文字が存在するとき、
    前記第2の電子装置が前記エラーを訂正する手段と、 ある前記伝送バイト内に前記ディスパリティ違反が存在
    するとき、前記エラーが、前記ディスパリティ違反を有
    する前記伝送バイトで終了する一連の事前設定バイト数
    内に存在すると想定する手段と、 前記事前設定バイト数内のあるバイト内において、前記
    エラーを突き止める手段と、 を含む、請求項24記載の装置。
  29. 【請求項29】アイドル・セグメントにより分離される
    可変長のフレーム・セグメントにパッケージ化され、ア
    イドル、複数タイプのフレーム開始及びフレーム終り条
    件を識別するカンマ文字で開始する制御ワードを有する
    ワード構造データを伝送するシリアル通信システムであ
    って、 エラー・バイトの存在において、前記アイドル・セグメ
    ントから前記フレーム・セグメントへの遷移、及び前記
    フレーム・セグメントから前記アイドル・セグメントへ
    の逆の遷移と、 フレーム終りに続く最初のアイドル・ワードの第2及び
    第3バイト、及びコード化第4バイトの7番目のビット
    がエラー訂正情報により任意に変更されうることと、 前記変更アイドルの最後のバイトが、前記フレーム終り
    ワードの最後のバイトと異なることと、 を認識する回路を含む、システム。
  30. 【請求項30】ワードの少なくとも異なる2バイトの1
    ビット乃至複数ビットが、複数のフレーム開始定義ワー
    ドの1つと矛盾の無い変化を反映する場合、前記システ
    ムが前記アイドル・セグメントから前記フレーム・セグ
    メントへ遷移する、請求項29記載のシステム。
  31. 【請求項31】下記条件、すなわち、 ワードが複数のフレーム終り定義ワードの全ての4バイ
    トに合致し、且つ前記変更アイドル・ワードの第1バイ
    トまたは最終バイトのいずれかに合致するワードが後に
    続く場合、 ワードが前記複数のフレーム終り定義ワードの1つの少
    なくとも最初の3バイトに合致し、且つ前記変更アイド
    ル・ワードの第1ワード及び最終バイトに合致するワー
    ドが後に続く場合、 ワードの第1バイトが前記アイドル・ワードのカンマ・
    バイトに合致し、且つ余分なアイドル・ワード・パター
    ンが後に続く場合、 の少なくとも1つが満足する場合に、前記フレーム・セ
    グメントから前記アイドル・セグメントへの遷移をす
    る、請求項30記載のシステム。
  32. 【請求項32】ワード・ストリーム内にエラーが発生し
    うる状況において、前記ワード・ストリーム内の現ワー
    ドがワード・フレームのアイドル・ワード、フレーム終
    りワード、またはフレーム開始ワードかを判断する方法
    であって、 前記ワード・フレームがフレーム開始ワードで開始し、
    フレーム終りワードで終了し、その後に変更アイドル・
    ワードが続き、前記フレーム間に少なくとも1つのアイ
    ドル・ワードが存在し、前記フレーム終りワード、前記
    フレーム開始ワード、前記変更アイドル・ワード、及び
    前記アイドル・ワードの各々が4バイトを含み、前記4
    バイトの1バイトがカンマ文字に対応し、3バイトが事
    前設定フレーム終りサブセット、事前設定フレーム開始
    サブセット、事前設定アイドル・サブセットに対応し、
    前記変更アイドル・バイトの1つが事前設定変更アイド
    ル・サブセットに対応し、 前記現ワードが前記アイドル・ワードかどうかを判断す
    るステップであって、前記現ワードの4バイトの内の3
    バイトが前記アイドル・ワードのバイトに合致し、且つ
    フレーム開始定義ワードの1つが後に続く場合、前記現
    ワードが前記アイドル・ワードであると想定する、前記
    判断ステップと、 前記現ワードが前記アイドル・ワードでない場合、前記
    現ワードが前記フレーム開始ワードかどうかを判断する
    ステップであって、前記現ワードの4バイトの内の3バ
    イトが前記フレーム開始ワードのバイトに合致し、且つ
    先行ワードがアイドル・ワードの場合、前記現ワードが
    前記フレーム開始ワードであると想定する、前記判断ス
    テップと、 前記現ワードがフレーム開始ワードでない場合、前記現
    ワードが前記フレーム終りワードかどうかを判断するス
    テップであって、前記現ワードの全ての4バイトが前記
    フレーム終りワードのバイトに合致し、且つ次のワード
    の少なくとも1バイトが前記変更アイドル・ワードのバ
    イトに合致するか、或いは前記現ワードの4バイトの内
    の少なくとも3バイトが前記フレーム終りワードのバイ
    トに合致し、且つ次のワードの少なくとも2バイトが前
    記変更アイドル・ワードのバイトに合致する場合、前記
    現ワードが前記フレーム終りワードであると想定する、
    前記判断ステップと、 を含む、方法。
  33. 【請求項33】ワード・ストリーム内にエラーが発生し
    うる状況において、前記ワード・ストリーム内の現ワー
    ドがワード・フレームのアイドル・ワード、フレーム終
    りワード、またはフレーム開始ワードかを判断する装置
    であって、 前記ワード・フレームがアイドル・ワードにより先行さ
    れ、フレーム開始ワードで開始し、フレーム終りワード
    で終了し、その後に変更アイドル・ワードが続き、前記
    フレーム間に少なくとも1つの未変更アイドル・ワード
    が存在し、前記フレーム終りワード、前記フレーム開始
    ワード、前記変更アイドル・ワード、及び前記アイドル
    ・ワードの各々が4バイトを含み、前記4バイトの1バ
    イトがカンマ文字に対応し、3バイトが事前設定フレー
    ム終りサブセット、事前設定フレーム開始サブセット、
    事前設定アイドル・サブセットに対応し、前記変更アイ
    ドル・バイトの1つが事前設定変更アイドル・サブセッ
    トに対応し、 前記現ワードが前記アイドル・ワードかどうかを判断す
    る手段であって、前記装置がアイドル状態であり、且つ
    前記現ワードの4バイトの内の3バイトが前記アイドル
    ・ワードのバイトに合致し、且つ前記フレーム開始ワー
    ドの1つが後に続くか、正確な前記アイドル・ワードが
    先行する場合、前記現ワードが前記アイドル・ワードで
    あると想定する、前記判断手段と、 前記現ワードが前記アイドル・ワードでない場合、前記
    現ワードが前記フレーム開始ワードかどうかを判断する
    手段であって、前記現ワードの4バイトの内の3バイト
    が前記フレーム開始ワードのバイトに合致し、且つ正確
    な前記アイドル・ワードが先行する場合、前記現ワード
    が前記フレーム開始ワードであると想定する、前記判断
    手段と、 前記装置がフレーム状態の場合に、前記現ワードが前記
    フレーム終りワードかどうかを判断する手段であって、
    前記現ワードの4バイトの内の3バイトが前記フレーム
    終りワードのバイトに合致し、且つ次のワードの少なく
    とも2バイトが前記変更アイドル・ワードのバイトに合
    致するか、或いは前記現ワードが前記フレーム終りワー
    ドの1つの全ての4バイトに合致し、且つ次のワードの
    少なくとも1バイトが前記変更アイドル・ワードの対応
    バイトに合致する場合、前記現ワードが前記フレーム終
    りワードであると想定する、前記判断手段と、 を含む、装置。
JP28396995A 1994-10-31 1995-10-31 伝送されるビットのエラーを訂正する方法 Expired - Fee Related JP3254357B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/332,327 US5784387A (en) 1994-10-31 1994-10-31 Method for detecting start-of-frame, end of frame and idle words in a data stream
US332327 1994-10-31

Publications (2)

Publication Number Publication Date
JPH08213969A true JPH08213969A (ja) 1996-08-20
JP3254357B2 JP3254357B2 (ja) 2002-02-04

Family

ID=23297738

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28396995A Expired - Fee Related JP3254357B2 (ja) 1994-10-31 1995-10-31 伝送されるビットのエラーを訂正する方法

Country Status (3)

Country Link
US (2) US5784387A (ja)
EP (1) EP0709979A2 (ja)
JP (1) JP3254357B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005531212A (ja) * 2002-06-21 2005-10-13 トムソン ライセンシング 順方向誤り訂正方法
JP2009510923A (ja) * 2005-09-29 2009-03-12 ドルビー・ラボラトリーズ・ライセンシング・コーポレーション データ整合性検査を用いたパケット通信ネットワークにおける誤り訂正
JP5290474B2 (ja) * 2011-04-18 2013-09-18 オリンパスメディカルシステムズ株式会社 内視鏡装置

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996038922A1 (fr) * 1995-05-30 1996-12-05 Ryuzo Imazu Procede de detection et de correction d'une erreur de transmission dans les signaux numeriques
FR2751810B1 (fr) * 1996-07-23 1998-10-23 Sgs Thomson Microelectronics Systeme de correction d'erreurs dans des trames de donnees ayant des codes de parite horizontaux et verticaux
US5983383A (en) * 1997-01-17 1999-11-09 Qualcom Incorporated Method and apparatus for transmitting and receiving concatenated code data
EP0988730A4 (en) * 1997-05-30 2005-07-20 Crossroads Sys Inc ERROR DETECTION AND ELIMINATION FOR DEVICES WITH SEQUENTIAL ACCESS IN A FIBER CHANNEL PROTOCOL
US6226299B1 (en) * 1999-01-20 2001-05-01 Emulex Corporation Sanitizing fibre channel frames
US6918070B1 (en) * 1999-05-27 2005-07-12 Ciena Corporation Network performance monitoring and restoration based on transmission code violations
US6198413B1 (en) 1999-07-01 2001-03-06 International Business Machines Corporation Partitioned DC balanced (0,6) 16B/18B transmission code with error correction
US6775274B1 (en) 2000-01-27 2004-08-10 International Business Machines Corporation Circuit and method for providing secure communication over data communication interconnects
US6892336B1 (en) * 2000-03-17 2005-05-10 Applied Micro Circuits Corporation Gigabit ethernet performance monitoring
US7031371B1 (en) * 2000-09-25 2006-04-18 Lakkis Ismail A CDMA/TDMA communication method and apparatus for wireless communication using cyclic spreading codes
US7064489B2 (en) * 2000-09-28 2006-06-20 Roke Manor Research Limited Huffman data compression method
US7142566B1 (en) 2001-02-15 2006-11-28 Cisco Systems Canada Co. Jitterless processing of bitstreams
US6748567B1 (en) * 2001-05-01 2004-06-08 Zettacom, Inc. Method and system for error correction over serial link
JP3851274B2 (ja) * 2001-05-08 2006-11-29 インターナショナル・ビジネス・マシーンズ・コーポレーション 高速アプリケーションのための8b/10b符号化および復号化
US6980567B1 (en) * 2001-05-10 2005-12-27 Cisco Technology, Inc. Method of encoding a data packet
US7406647B2 (en) * 2001-12-06 2008-07-29 Pulse-Link, Inc. Systems and methods for forward error correction in a wireless communication network
US7483483B2 (en) 2001-12-06 2009-01-27 Pulse-Link, Inc. Ultra-wideband communication apparatus and methods
US7317756B2 (en) 2001-12-06 2008-01-08 Pulse-Link, Inc. Ultra-wideband communication apparatus and methods
US8045935B2 (en) 2001-12-06 2011-10-25 Pulse-Link, Inc. High data rate transmitter and receiver
US7391815B2 (en) 2001-12-06 2008-06-24 Pulse-Link, Inc. Systems and methods to recover bandwidth in a communication system
US7450637B2 (en) 2001-12-06 2008-11-11 Pulse-Link, Inc. Ultra-wideband communication apparatus and methods
US7403576B2 (en) 2001-12-06 2008-07-22 Pulse-Link, Inc. Systems and methods for receiving data in a wireless communication network
ATE408931T1 (de) * 2002-04-05 2008-10-15 Koninkl Philips Electronics Nv Verfahren und vorrichtung zur einbettung einer zusätzlichen schicht der fehlerkorrektur in einen fehlerkorrekturcode
US6617985B1 (en) * 2002-04-15 2003-09-09 Lsi Logic Corporation Method and/or apparatus for implementing constraint codes with low error propagation
US7391723B2 (en) * 2002-04-22 2008-06-24 Computer Network Technology Corporation Frame-level fibre channel CRC on switching platform
US7499446B1 (en) 2002-04-29 2009-03-03 Cisco Technology, Inc. Removing jitter in RTP streaming media streams
AU2003210605A1 (en) * 2002-06-25 2004-01-06 Lockheed Martin Corporation Method to increase the hamming distance between frame delimiter symbol and data symbols of a mbnb line code
US6978416B2 (en) * 2002-12-19 2005-12-20 International Business Machines Corporation Error correction with low latency for bus structures
US7187650B2 (en) * 2003-06-10 2007-03-06 Cisco Technology, Inc. Fibre channel frame-mode GFP with distributed delimiter
US6747580B1 (en) 2003-06-12 2004-06-08 Silicon Image, Inc. Method and apparatus for encoding or decoding data in accordance with an NB/(N+1)B block code, and method for determining such a block code
US7187307B1 (en) 2003-06-12 2007-03-06 Silicon Image, Inc. Method and system for encapsulation of multiple levels of communication protocol functionality within line codes
US7415658B2 (en) 2003-09-10 2008-08-19 Intel Corporation Forward error correction mapping and de-mapping techniques
US7535844B1 (en) * 2004-01-28 2009-05-19 Xilinx, Inc. Method and apparatus for digital signal communication
US20050169170A1 (en) * 2004-01-30 2005-08-04 Copan Systems, Inc. Space-efficient storage command and data routing system and method
US6876315B1 (en) 2004-03-12 2005-04-05 International Business Machines Corporation DC-balanced 6B/8B transmission code with local parity
US7865803B2 (en) * 2004-04-30 2011-01-04 Mediatek Inc. Method for processing noise interference in data accessing device with serial advanced technology attachment (SATA) interface
TWI242716B (en) * 2004-04-30 2005-11-01 Mediatek Inc Method for processing interference of noise
EP1766867B1 (en) * 2004-06-28 2013-05-08 Telecom Italia S.p.A. A method and an apparatus for preventing traffic interruptions between client ports exchanging information through a communication network
US7262648B2 (en) * 2004-08-03 2007-08-28 Marvell International Ltd. Two-latch clocked-LSSD flip-flop
US7281193B2 (en) * 2004-09-27 2007-10-09 Mediatek Inc. Method and apparatus for decoding multiword information
CN101076963B (zh) * 2004-12-13 2012-06-20 飞思卡尔半导体公司 检测信息帧的端点的装置和方法
US7292161B2 (en) * 2005-05-31 2007-11-06 International Business Machines Corporation NB/MB coding apparatus and method using both disparity independent and disparity dependent encoded vectors
US7480847B2 (en) * 2005-08-29 2009-01-20 Sun Microsystems, Inc. Error correction code transformation technique
CN1937468B (zh) * 2005-09-19 2010-04-07 联发科技股份有限公司 一种处理噪声干扰的方法
US20070283223A1 (en) * 2006-06-01 2007-12-06 International Business Machines Corporation Systems, methods, and computer program products for providing a two-bit symbol bus error correcting code with all checkbits transferred last
US20070283208A1 (en) * 2006-06-01 2007-12-06 International Business Machines Corporation Systems, methods, and computer program products for providing a two-bit symbol bus error correcting code with bus diagnostic features
US7721178B2 (en) * 2006-06-01 2010-05-18 International Business Machines Corporation Systems, methods, and computer program products for providing a two-bit symbol bus error correcting code
US20070283207A1 (en) * 2006-06-01 2007-12-06 International Business Machines Corporation Systems, methods, and computer program products for providing a two-bit symbol bus error correcting code with bus timing improvements
CN101193093B (zh) * 2007-01-30 2011-04-20 中兴通讯股份有限公司 双向串行通信断链的自动恢复方法和装置及使用系统
US7405679B1 (en) 2007-01-30 2008-07-29 International Business Machines Corporation Techniques for 9B10B and 7B8B coding and decoding
US8121116B1 (en) 2008-05-30 2012-02-21 Cisco Technology, Inc. Intra channel video stream scheduling
US7995621B2 (en) * 2008-10-01 2011-08-09 Nortel Netwoeks Limited Techniques for time transfer via signal encoding
EP2246984B1 (de) * 2009-04-28 2013-07-03 VEGA Grieshaber KG Diagnoseschaltung zur Überwachung einer Analog-Digital-Wandlungsschaltung
CN102844988B (zh) * 2009-05-21 2015-08-19 华为技术有限公司 线路编码的方法及装置
US8077063B2 (en) * 2010-01-18 2011-12-13 Freescale Semiconductor, Inc. Method and system for determining bit stream zone statistics
US8850293B2 (en) * 2011-12-06 2014-09-30 Welch Allyn, Inc. Wireless transmission reliability
US9594719B2 (en) 2014-02-03 2017-03-14 Valens Semiconductor Ltd. Seamless addition of high bandwidth lanes
US9270403B2 (en) * 2014-02-03 2016-02-23 Valens Semiconductor Ltd. Indicating end of idle sequence by replacing expected code words while maintaining running disparity
US9270411B2 (en) * 2014-02-03 2016-02-23 Valens Semiconductor Ltd. Indicating end of idle sequence by replacing certain code words with alternative code words
US20150222384A1 (en) 2014-02-03 2015-08-06 Valens Semiconductor Ltd. Changing receiver configuration by replacing certain idle words with bitwise complement words
US9621445B2 (en) 2015-01-25 2017-04-11 Valens Semiconductor Ltd. Utilizing known data for status signaling
US10256920B2 (en) 2015-01-25 2019-04-09 Valens Semiconductor Ltd. Mode-conversion digital canceller for high bandwidth differential signaling
CN107210980B (zh) 2015-01-25 2020-06-02 瓦伦斯半导体有限责任公司 收发器、以及从收发器的操作点的质量劣化恢复的方法
US9685991B2 (en) 2015-01-25 2017-06-20 Valens Semiconductor Ltd. Reducing transmission rate to support fast convergence
US10171182B2 (en) 2015-01-25 2019-01-01 Valens Semiconductor Ltd. Sending known data to support fast convergence
US9813192B2 (en) 2015-03-26 2017-11-07 Cisco Technology, Inc. Coding scheme and multiframe transmission in optical networks
CN110120819B (zh) * 2019-04-26 2023-07-21 矩阵元技术(深圳)有限公司 一种布尔电路编码方法、装置及系统

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4241446A (en) * 1978-10-16 1980-12-23 Honeywell Information Systems Inc. Apparatus for performing single error correction and double error detection
DE3069679D1 (en) * 1980-12-08 1985-01-03 Ibm Method of transmitting information between stations attached to a unidirectional transmission ring
US4486739A (en) * 1982-06-30 1984-12-04 International Business Machines Corporation Byte oriented DC balanced (0,4) 8B/10B partitioned block transmission code
US4665517A (en) * 1983-12-30 1987-05-12 International Business Machines Corporation Method of coding to minimize delay at a communication node
JPS6279530A (ja) * 1985-10-03 1987-04-11 Fujitsu Ltd 誤り訂正・検出装置
US4719624A (en) * 1986-05-16 1988-01-12 Bell Communications Research, Inc. Multilevel multiplexing
NL8603164A (nl) * 1986-12-12 1988-07-01 Optical Storage Int Werkwijze voor het overdragen van n-bit informatiewoorden, informatieoverdrachtsysteem voor het uitvoeren van de werkwijze, alsmede een kodeerinrichting en dekodeerinrichting voor toepassing in het informatieoverdrachtsysteem.
US4856003A (en) * 1987-05-07 1989-08-08 Digital Equipment Corporation Error correction code encoder
GB8912471D0 (en) * 1989-05-31 1989-07-19 Int Computers Ltd Data transmission code
US5144304A (en) * 1989-07-17 1992-09-01 Digital Equipment Corporation Data and forward error control coding techniques for digital signals
US5048062A (en) * 1989-10-30 1991-09-10 International Business Machines Corp. Transmitting commands over a serial link

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005531212A (ja) * 2002-06-21 2005-10-13 トムソン ライセンシング 順方向誤り訂正方法
JP2009510923A (ja) * 2005-09-29 2009-03-12 ドルビー・ラボラトリーズ・ライセンシング・コーポレーション データ整合性検査を用いたパケット通信ネットワークにおける誤り訂正
JP5290474B2 (ja) * 2011-04-18 2013-09-18 オリンパスメディカルシステムズ株式会社 内視鏡装置
US8638361B2 (en) 2011-04-18 2014-01-28 Olympus Medical Systems Corp. Endoscope apparatus

Also Published As

Publication number Publication date
US5740186A (en) 1998-04-14
JP3254357B2 (ja) 2002-02-04
EP0709979A2 (en) 1996-05-01
US5784387A (en) 1998-07-21

Similar Documents

Publication Publication Date Title
JPH08213969A (ja) 伝送コード違反及びパリティにもとづくエラー訂正装置及び方法
US6198413B1 (en) Partitioned DC balanced (0,6) 16B/18B transmission code with error correction
US7890840B2 (en) Enhancing the Ethernet FEC state machine to strengthen correlator performance
KR101115440B1 (ko) Fec 코드 이더넷 프레임을 구분하는 방법 및 장치
EP0725486B1 (en) Transmission code having local parity
US6931581B1 (en) Method for superimposing a sequence number in an error detection code in a data network
US5862160A (en) Secondary channel for communication networks
EP2101415B1 (en) Data encoding/decoding and receiving/sending method and apparatus
US7426679B2 (en) Cyclic redundancy check circuit for use with self-synchronous scramblers
EP1628402B1 (en) Correction of error propagation caused by scrambling with subsequent forward error correction
EP0977411B1 (en) Block code with limited disparity
KR101023463B1 (ko) 데이터 에러 보고를 수행하는 방법 및 장치
WO2000069105A1 (en) Method for processing transmission errors in a digital communication system
EP1517450A1 (en) Error correction on M-BIT encoded links
JP2002353936A (ja) 通信システムの制御チャネルを介してシグナリング情報を送信する方法
US5878061A (en) Providing serial data clock signal transitions with parity bits
US5938773A (en) Sideband signaling with parity bit schemes
US6415412B2 (en) Signal used in the transmission of data in a communication system
JP3497435B2 (ja) データ伝送誤り監視システム、データ送信装置、データ受信装置およびデータ伝送誤り監視方法
WO2021017890A1 (zh) 一种通信方法和通信设备
JP3014309B2 (ja) コード化装置および方法
Gorshe CRC-16 polynomials optimized for applications using self-synchronous scramblers
JPH10290216A (ja) 誤り訂正復号方法およびその装置
CN112543080B (zh) 误码率检测的方法和装置
WO2002047340A1 (en) Balanced mbnb coding

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071122

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees