JPH0749670A - 液晶駆動回路 - Google Patents

液晶駆動回路

Info

Publication number
JPH0749670A
JPH0749670A JP19735693A JP19735693A JPH0749670A JP H0749670 A JPH0749670 A JP H0749670A JP 19735693 A JP19735693 A JP 19735693A JP 19735693 A JP19735693 A JP 19735693A JP H0749670 A JPH0749670 A JP H0749670A
Authority
JP
Japan
Prior art keywords
circuit
liquid crystal
voltage
error
circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19735693A
Other languages
English (en)
Inventor
Akiyo Konishi
昭世 小西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP19735693A priority Critical patent/JPH0749670A/ja
Publication of JPH0749670A publication Critical patent/JPH0749670A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 【目的】 各チャンネルの映像出力信号から増幅率の誤
差成分を除去し得る液晶駆動回路を提供することにあ
る。 【構成】 液晶パネルを水平方向に複数チャンネルに分
割して液晶を駆動する液晶駆動回路であって、鋸歯状波
形を補正する鋸歯補正電圧及び振幅設定電圧を加算して
加算結果を出力する加算回路(9)と、映像出力信号の
誤差を示す誤差電圧を保持するサンプルホ−ルド回路
(6a、6b、6c)と、加算回路(9)から供給され
る加算結果とサンプルホ−ルド回路(6a、6b、6
c)に保持された誤差電圧とを乗算して乗算結果を出力
する第1乗算回路(11a、11b、11c)と、複数
チャンネルの映像出力信号の振幅を制御すべく映像入力
信号と第1乗算回路(11a、11b、11c)から供
給される乗算結果とを乗算する第2乗算回路(10a、
10b、10c)とを含むことを特徴とする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は液晶駆動回路に係り、詳
細には液晶パネルを水平方向に複数チャネルに分割して
液晶を駆動する液晶駆動回路に係る。
【0002】
【従来の技術】液晶パネルの水平方向の画素数をA個、
水平周波数をB(Hz)とすると、ブランキング期間を考慮
して計算するとソ−スドライバの動作周波数はA×B(H
z)となり画素数に比例して高速化が必要となる。これに
対してソ−スドライバをNチャネルに分割するとソ−ス
ドライバ1チャネルの動作速度はA×B/N(Hz)とな
り、動作速度の面から考えると駆動が容易となる。
【0003】しかし、このような構成にすると、映像出
力回路は各チャネルのソ−スドライバa1 〜aN ごとに
必要となり、各映像出力回路の特性に差があり出力レベ
ルが異なる場合、表示画像の明暗の差となって画面に現
れる。これを改善するため、従来図2に示すような映像
出力回路が提案されている。
【0004】図2は従来の液晶駆動回路のブロック図で
ある。図2において、1a〜1cはソ−スドライバ2a
〜2cに対応するチャンネル1〜チャンネル3の映像出
力回路である。映像出力回路1a〜1cは夫々D/A変
換器3a〜3c、及び液晶を駆動するためのアナログ処
理回路4a〜4cを備えている。映像出力回路1a〜1
cの夫々には切換スイッチ5a〜5cを介して基準信号
と映像信号とが択一的に入力されている。液晶駆動回路
は基準値が設定されている基準値回路8を備えており、
該基準値とアナログ処理回路4a〜4cの出力は電圧比
較器7a〜7cに夫々入力されている。電圧比較器7a
〜7cの出力は夫々サンプルホ−ルド回路6a〜6cに
入力されている。サンプルホ−ルド回路6a〜6cの出
力は加算回路9a〜9cに供給されている。該加算回路
9a〜9cはまた振幅設定電圧及び鋸歯補正電圧が供給
されており、これらの加算を行い、その結果を夫々のD
/A変換器3a〜3cに基準電圧として供給するもので
ある。切換スイッチ5a〜5c及びサンプルホ−ルド回
路6a〜6cには、その制御のために切り替え信号が供
給されている。
【0005】図2において、D/A変換器3a〜3cへ
の入力信号は、それぞれ切換スイッチ5a〜5cにより
切換えられる。映像期間中は、切換スイッチ5a〜5c
はb側に接続されている。これにより、映像信号1〜3
がD/A変換器3a〜3c、アナログ処理回路4a〜4
cを介してソ−スドライバ2a〜2cに供給され、液晶
が駆動される。
【0006】このとき、サンプルホ−ルド回路6a〜6
cはホ−ルドモ−ドとなっている。垂直帰線期間になる
と、切換スイッチ5a〜5cはa側に接続され、予め形
成された一定の基準信号がD/A変換器3a〜3cに入
力され、アナログ処理回路4a〜4cより出力される。
このときサンプルホ−ルド回路6a〜6cはサンプルモ
−ドとなり、
【0007】
【表1】
【0008】上記表1に示されるようにル−プが閉じ、
アナログ処理回路4a〜4cから出力される基準信号レ
ベルと、基準値回路8に予め設定された基準値を電圧比
較器7a〜7cにより比較し、誤差電圧をD/A変換器
3a〜3cの基準電圧に負帰還をかけ、基準値とアナロ
グ処理回路4a〜4cから出力される基準信号レベルの
誤差を補正している。このとき電圧比較器7a〜7cの
誤差補正電圧は、映像期間中はサンプルホ−ルド回路6
a〜6cがホ−ルドモ−ドとなり、次の垂直帰線期間ま
で保持され、各チャネル間の出力レベル差は非常に小さ
くなり、表示画面の明暗の差がなくなる。
【0009】一方、光源から液晶パネルに入射する光線
の角度の差によって画面の上、中、下におけるコントラ
ストが変化することが知られている。この特性を補正す
るため、1フィ−ルド周期の鋸歯電圧により出力信号を
変調している。
【0010】図2において、鋸歯補正電圧と振幅設定電
圧とを加算回路9a〜9cにより加算しD/A変換器3
a〜3cの基準電圧とすることにより映像出力は鋸歯状
に変調され、画面の上、中、下の特性が一定に保たれ
る。
【0011】
【発明が解決しようとする課題】図2における誤差補正
では鋸歯補正が作用しない期間において、チャンネル間
の誤差電圧と振幅制御電圧と鋸歯補正電圧を加算し、そ
の加算出力をD/A変換器の基準電圧とすることにより
誤差補正を行っているため、鋸歯成分に対しては、チャ
ンネル間誤差補正が有効に作用しない。図2において、
D/A変換器3a〜3cに入力される基準信号デ−タを
アナログ値に換算した値をVI 、映像出力回路1a〜1
cの増幅率をA=A0 +△Aとする。ここでA0 は誤差
が全くないと仮定した場合の増幅率、△Aは増幅率の誤
差成分である。サンプルホ−ルド回路6a〜6cの出力
をVc 、振幅制御電圧をVFS、鋸歯補正電圧をVR 、映
像出力回路1a〜1cの出力をVO とすると、 VO =VI ・(A0 +△A)・(VFS+VR +Vc ) (1) ここで各チャンネル共通の基準値をVREF とすると、こ
の閉ル−プは VO =VREF (2) となるように働き、基準信号期間はVR =0であるか
ら、 VO =VI ・(A0 +△A)(VFS+VC )=VREF (3) したがって、 VC ={VREF /VI ・(A0 +△A)}−VFS (4) となり、この電圧がサンプルホ−ルド回路6a〜6cに
保持される。信号期間の場合を考えると、D/A変換器
3a〜3cの入力デ−タ及び鋸歯補正電圧は時間の関数
となり、それぞれVi (t) 、VR (t) とおくと、 VO (t) =Vi (t) ・(A0 +△A)・(VFS+VR (t) +VC ) (5) (4) を代入すると、 VO (t) =Vi (t) ・(A0 +△A)〔VFS+VR (t) −VFS+ VREF /{VI ・(A0 +△A)}〕 =Vi (t) ・VREF /VI +Vi (t) ・A0 ・VR (t) + Vi (t) ・△A・VR (t) (6) したがって、Vi (t) ・△A・VR (t) の誤差が生じ
る。
【0012】図3は従来例の各部の波形例を示す図であ
る。図3(a) は鋸歯補正、チャンネル間誤差補正が作用
していない場合の各出力波形を示す図であって、チャン
ネル1は△A=0、チャンネル2は△A>0、チャンネ
ル3は△A<0としている。図3(b) は鋸歯補正電圧波
形を示す図、図3(c) は振幅設定電圧波形を示す図、図
3(d) は鋸歯補正電圧と振幅設定電圧とを加算した波形
を示す図である。図3(e) は図3(d) の電圧がD/A変
換器3a〜3cの基準電圧となるために図3(a) の波形
が図3(d) の波形によって変調をかけられた場合の映像
出力波形を示す図、図3(f) はチャンネル間誤差補正が
作用すると、基準信号期間に振幅を基準値と等しくする
ように作用し、誤差検出電圧が図3(d) に加算されるた
め、D/A変換器3a〜3cの基準波形が直流的に平行
移動した波形となることを示す図、図3(g) は映像出力
波形を示す図であって、鋸歯補正が作用しない期間では
各チャンネルが一致するが、鋸歯補正が作用すると誤差
が生じ、画面上に明暗の差があらわれる恐れがあること
を示している。
【0013】本発明の目的は、各チャンネルの映像出力
信号から増幅率の誤差成分を除去し得る液晶駆動回路を
提供することにある。
【0014】
【課題を解決するための手段】液晶パネルを水平方向に
複数チャンネルに分割して液晶を駆動する液晶駆動回路
であって、鋸歯状波形を補正する鋸歯補正電圧及び振幅
設定電圧を加算して加算結果を出力する加算回路と、映
像出力信号の誤差を示す誤差電圧を保持するサンプルホ
−ルド回路と、加算回路から供給される加算結果とサン
プルホ−ルド回路に保持された誤差電圧とを乗算して乗
算結果を出力する第1乗算回路と、複数チャンネルの映
像出力信号の振幅を制御すべく映像入力信号と第1乗算
回路から供給される乗算結果とを乗算する第2乗算回路
とを含むことを特徴とする。
【0015】本発明の実施例においては、各チャンネル
の出力レベルが予め設定されている基準値と異なる場
合、誤差検出回路からの出力に応じて係数を振幅設定電
圧と鋸歯補正電圧の加算出力に乗算し、各チャンネルの
出力振幅を基準値に近付くように制御される。したがっ
て、各チャネルの映像出力信号から増幅率の誤差成分を
除去し得るとともに高精密な映像を液晶パネルに表示し
得る。
【0016】
【作用】加算回路が鋸歯状波形を補正する鋸歯補正電圧
及び振幅設定電圧を加算して加算結果を出力し、サンプ
ルホ−ルド回路が映像出力信号の誤差を示す誤差電圧を
保持し、第1乗算回路が加算回路から供給される加算結
果とサンプルホ−ルド回路に保持された誤差電圧とを乗
算して乗算結果を出力し、第2乗算回路が複数チャンネ
ルの映像出力信号の振幅を制御すべく映像入力信号と第
1乗算回路から供給される乗算結果とを乗算するので、
各チャンネルの映像出力信号から増幅率の誤差成分を除
去し得るとともに高精密な映像を液晶パネルに表示し得
る。
【0017】本発明の実施例においては、各チャンネル
の出力レベルが予め設定されている基準値と異なる場
合、誤差検出回路からの出力に応じて係数を振幅設定電
圧と鋸歯補正電圧の加算出力に乗算し、各チャンネルの
出力振幅を基準値に近付くように制御される。したがっ
て、各チャネルの映像出力信号から増幅率の誤差成分を
除去し得るとともに高精密な映像を液晶パネルに表示し
できる。
【0018】
【実施例】以下、本発明の好適な一実施例を詳述する。
本発明の実施例は、液晶パネルの画面上、中、下におけ
る特性の変化を補正する手段を備え、水平方向に複数の
チャネルに分割して駆動する液晶ディスプレイの映像出
力回路において、補正のための補正電圧と、振幅設定電
圧とを加算する加算回路と、映像出力の各チャンネルの
誤差検出回路から出力される電圧を保持するサンプルホ
−ルド回路と、加算出力と映像出力の誤差検出電圧を乗
算する乗算回路と、映像信号の振幅を制御する乗算回路
とを含み、誤差検出電圧を乗算する乗算回路の出力と映
像入力信号とを映像信号の振幅を制御する乗算回路で乗
算することにより、複数チャンネルの映像出力振幅を制
御することを特徴とする液晶駆動回路である。すなわ
ち、液晶パネルの画面上、中、下における特性を補正す
る電圧と映像振幅を設定する電圧とを加算しその加算出
力に、各チャンネルの映像出力の誤差に応じた係数を乗
算し、その出力をさらに映像入力信号と乗算することに
より各チャンネルの誤差を補正し得る液晶駆動回路であ
る。以下本実施例を詳細に説明する。
【0019】図1は本発明の液晶駆動装置の実施例のブ
ロック図である。
【0020】図1において、1a〜1cはソ−スドライ
バ2a〜2cに対応するチャンネル1〜チャンネル3の
映像出力回路である。映像出力回路1a〜1cは夫々D
/A変換器3a〜3c、映像信号の振幅を制御する乗算
回路10a〜10c、及び液晶を駆動するためのアナロ
グ処理回路4a〜4cを備えている。映像出力回路1a
〜1cの夫々には切換スイッチ5a〜5cを介して基準
信号と映像信号とが択一的に入力されている。液晶駆動
回路は基準値が設定されている基準値回路8を備えてお
り、該基準値とアナログ処理回路4a〜4cの出力は電
圧比較器7a〜7cに夫々入力されている。電圧比較器
7a〜7cの出力は夫々サンプルホ−ルド回路6a〜6
cに入力されている。一方、振幅設定電圧と鋸歯補正電
圧は加算器9に入力されており、該加算器9からの加算
出力及びサンプルホ−ルド回路6a〜6cからの映像出
力信号の誤差電圧は、これらを乗算するための他の乗算
回路11a〜11cに供給されている。乗算回路11a
〜11cは、サンプルホ−ルド回路6a〜6cからの誤
差電圧に1を加えて、その結果と加算器9からの加算出
力を乗算するように構成されている。これらの乗算回路
11a〜11cからの出力が各映像出力回路1a〜1c
に備えられた乗算回路10a〜10cに供給されてい
る。乗算回路10a〜10cは、乗算回路11a〜11
cからの乗算結果とD/A変換器3a〜3cからの出力
を乗算して、その結果をアナログ処理回路4a〜4cに
供給するように構成されている。切換スイッチ5a〜5
c及びサンプルホ−ルド回路6a〜6cには、その制御
のために切り替え信号が供給されている。
【0021】D/A変換器3a〜3cへの入力信号は、
それぞれ切換スイッチ5a〜5cにより切り換えられ
る。
【0022】映像期間中は、切換スイッチ5a〜5cは
b側に接続される。これにより映像信号1〜3がD/A
変換器3a〜3c、乗算回路10a〜10c、アナログ
処理回路4a〜4cを介してソ−スドライバ2a〜2c
に供給され、液晶が駆動される。このとき、サンプルホ
−ルド回路6a〜6cはホ−ルドモ−ドとなっており、
一定の電圧を出力している。垂直帰線期間になると、切
換えスイッチ5a〜5cはa側に接続され、予め形成さ
れた一定の基準信号がD/A変換器3a〜3cに入力さ
れ、アナログ処理回路4a〜4cにより出力される。こ
のとき、サンプルホ−ルド回路6a〜6cはサンプルモ
−ドとなり、下記の表2に示されるル−プが閉じる。
【0023】
【表2】
【0024】ついで、アナログ処理回路4a〜4cから
出力される基準信号振幅と、基準値回路8に予め設定さ
れた基準値を電圧比較器7a〜7cにより比較し、その
誤差電圧を乗算回路11a〜11cに負帰還をかけ、フ
ルスケ−ル電圧と鋸歯補正電圧を加算した電圧と乗算す
る。乗算回路11a〜11cの出力は乗算回路10a〜
10cへ入力され、アナログ処理回路4a〜4cへ出力
される基準信号レベルが基準値と等しくなるように補正
される。
【0025】D/A変換器3a〜3cに入力される基準
信号デ−タをアナログ値に変換した値をVI (0≦VI
≦1)、D/A変換器3a〜3cと乗算回路10a〜1
0cの増幅率をA=A0 +△Aとする。ここでA0 は誤
差が全くないと仮定した場合の増幅率、△Aは増幅率の
誤差成分である。サンプルホ−ルド回路6a〜6cの出
力をVC 、振幅制御電圧をVFS、鋸歯補正電圧をVR
アナログ処理回路4a〜4cの出力をVO とすると、基
準信号期間はVR =0だから、 VO =VI ・(A0 +△A)・(1+VC )・VFS (7) ここで各チャンネル共通の基準値をVREF とすると、こ
の閉ル−プは VO =VREF (8) となるように働くから、 VO =VI ・(A0 +△A)・(1+VC )・VFS=VREF (9) したがって、 1+VC =VREF /{VI・(A0 +△A)・VFS} (10) となり、VC =−1+VREF /{VI ・(A0 +△A)
・VFS}がサンプルホ−ルド回路6a〜6cに保持され
る。信号期間の場合を考えると、D/A変換器3a〜3
cの入力デ−タ及び鋸歯補正電圧は時間の関数となり、
それぞれVi (t) 、VR (t) とおくと、 VO(t) =Vi (t) ・(A0 +△A)・(1+VC )・(VFS+VR (t) )(11) ここで(10)式を代入すると VO (t) =Vi (t) ・(A0 +△A)・(VFS+VR (t) )・VREF / {VI ・(A0 +△A)・VFS} =Vi (t) ・(VFS+VR (t) )・VREF /(VI ・VFS) (12) となり、増幅率の誤差△Aの影響がなくなる。
【0026】
【発明の効果】加算回路が鋸歯状波形を補正する鋸歯補
正電圧及び振幅設定電圧を加算して加算結果を出力し、
サンプルホ−ルド回路が映像出力信号の誤差を示す誤差
電圧を保持し、第1乗算回路が加算回路から供給される
加算結果とサンプルホ−ルド回路に保持された誤差電圧
とを乗算して乗算結果を出力し、第2乗算回路が複数チ
ャンネルの映像出力信号の振幅を制御すべく映像入力信
号と第1乗算回路から供給される乗算結果とを乗算する
ので、各チャンネルの映像出力信号から増幅率の誤差成
分を除去し得るとともに高精密な映像を液晶パネルに表
示し得る。
【図面の簡単な説明】
【図1】本発明の液晶駆動装置の実施例のブロック図で
ある。
【図2】従来の液晶駆動回路のブロック図である。
【図3】従来の液晶駆動回路の各部の波形例を示す図で
ある。
【符号の説明】
1a、1b、1c 映像出力回路 2a、2b、2c ソ−スドライバ 3a、3b、3c D/A変換器 4a、4b、4c アナログ処理回路 5a、5b、5c 切換スイッチ 6a、6b、6c サンプルホ−ルド回路 7a、7b、7c 電圧比較器 8 基準値回路 9 加算回路 10a、10b、10c、11a、11b、11c 乗
算回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 液晶パネルを水平方向に複数チャンネル
    に分割して液晶を駆動する液晶駆動回路であって、鋸歯
    状波形を補正する鋸歯補正電圧及び振幅設定電圧を加算
    して加算結果を出力する加算回路と、映像出力信号の誤
    差を示す誤差電圧を保持するサンプルホ−ルド回路と、
    加算回路から供給される加算結果とサンプルホ−ルド回
    路に保持された誤差電圧とを乗算して乗算結果を出力す
    る第1乗算回路と、複数チャンネルの映像出力信号の振
    幅を制御すべく映像入力信号と第1乗算回路から供給さ
    れる乗算結果とを乗算する第2乗算回路とを含むことを
    特徴とする液晶駆動回路。
JP19735693A 1993-08-09 1993-08-09 液晶駆動回路 Pending JPH0749670A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19735693A JPH0749670A (ja) 1993-08-09 1993-08-09 液晶駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19735693A JPH0749670A (ja) 1993-08-09 1993-08-09 液晶駆動回路

Publications (1)

Publication Number Publication Date
JPH0749670A true JPH0749670A (ja) 1995-02-21

Family

ID=16373129

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19735693A Pending JPH0749670A (ja) 1993-08-09 1993-08-09 液晶駆動回路

Country Status (1)

Country Link
JP (1) JPH0749670A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5995075A (en) * 1994-08-02 1999-11-30 Thomson - Lcd Optimized method of addressing a liquid-crystal screen and device for implementing it

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5995075A (en) * 1994-08-02 1999-11-30 Thomson - Lcd Optimized method of addressing a liquid-crystal screen and device for implementing it

Similar Documents

Publication Publication Date Title
JP3199978B2 (ja) 液晶表示装置
US5089812A (en) Liquid-crystal display
EP1449194B1 (en) Method of improving the luminous efficiency of a sequential-colour matrix display
US5103218A (en) Source electrode driving circuit for matrix type liquid crystal display apparatus
US5625424A (en) Digital motor controller for color wheel
JPH11271710A (ja) 画像表示装置
WO2005096263A2 (en) Pixel brightness correction method for a colour matrix display with overdrive
KR0147939B1 (ko) 투사형 화상표시장치의 화소보정장치
US6281944B1 (en) Apparatus and method for correcting non-linear characteristics in display device
JPH10133174A (ja) 液晶ディスプレイの駆動装置
US6483496B2 (en) Drive circuit for display apparatus
JPS63107380A (ja) 液晶表示装置用駆動回路
JPH0749670A (ja) 液晶駆動回路
JP2598327B2 (ja) 映像信号処理装置
KR100298966B1 (ko) 평면표시장치
EP0665684A2 (en) An apparatus and method for driving a liquid crystal display
MY100505A (en) Digital video signal processing system
JP3219970B2 (ja) 液晶駆動回路
JP3271286B2 (ja) 画像表示装置
JPH0777951A (ja) 画素同期装置
JPH07143505A (ja) 液晶信号処理装置
JP2010026364A (ja) 映像出力装置およびプロジェクタ並びに映像出力装置の制御方法
JP3219940B2 (ja) 液晶表示装置の映像出力回路
JP3422021B2 (ja) 画像表示装置
JPH10150619A (ja) ディスプレイ駆動回路