JPH0744716B2 - デジタル・キー電話システム - Google Patents

デジタル・キー電話システム

Info

Publication number
JPH0744716B2
JPH0744716B2 JP63296412A JP29641288A JPH0744716B2 JP H0744716 B2 JPH0744716 B2 JP H0744716B2 JP 63296412 A JP63296412 A JP 63296412A JP 29641288 A JP29641288 A JP 29641288A JP H0744716 B2 JPH0744716 B2 JP H0744716B2
Authority
JP
Japan
Prior art keywords
message
port
ports
central processor
telephone system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP63296412A
Other languages
English (en)
Other versions
JPH01241294A (ja
Inventor
デビツド・ジヨセフ・ロバートソン
ロナルド・ジエイムズ・マジンレイ
アラン・スタンレイ・ジヨン・チヤプマン
テレンス・ニール・トマス
ナデイール・ニザムツデイン
ジヨン・ウイリアム・ジヨセフ・ウイリアムス
アラン・モリス・レドモンド
ロバート・サミユエル・モーレイ
Original Assignee
ノーザン・テレコム・リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=22602888&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JPH0744716(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Priority claimed from US07/166,345 external-priority patent/US4893310A/en
Application filed by ノーザン・テレコム・リミテッド filed Critical ノーザン・テレコム・リミテッド
Publication of JPH01241294A publication Critical patent/JPH01241294A/ja
Publication of JPH0744716B2 publication Critical patent/JPH0744716B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M9/00Arrangements for interconnection not involving centralised switching
    • H04M9/002Arrangements for interconnection not involving centralised switching with subscriber controlled access to a line, i.e. key telephone systems
    • H04M9/008Multiplex systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Sub-Exchange Stations And Push- Button Telephones (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Telephonic Communication Services (AREA)
  • Closed-Circuit Television Systems (AREA)
  • Input From Keyboards Or The Like (AREA)
  • Interconnected Communication Systems, Intercoms, And Interphones (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Switches With Compound Operations (AREA)
  • Communication Control (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、しばしばキー電話システムと呼ばれる小電話
システム及び同等物の分野である。さらに具体的には、
発明は、デジタル・キー電話システムにおける信号及び
監視メッセージ機能に関し、1つの例が、George Irwi
n他により1987年11月30日提出された[デジタル・キー
電話システム」と題する同時係属出願第126710号におい
て開示される。
従来技術及びその課題 小電話システムの幾つかの例は、一般にキー電話システ
ムと呼ばれた。伝統的に、キー電話システムは、キー電
話機の間の拡張電話線と制御リード線によって提供され
る。各キー電話線は、電話交換機に延びる。電話機の各
々は、複数の押しボタン・スイッチ又はキーを含み、各
々は、キー電話機に経路をとる複数の電話線の中で、特
定の電話線に電話機を結合する。回線選択の交換機能
は、機械的に提供され、そしてキー電話機の間に分散さ
れる。簡易一般電話サービス(POTS)のほかに、機構
が、回線当たりのベースにおいて追加されなければなら
ない。これらのシステムの主要な利点は、小サイズで経
済的であることである。しかし、そのようなシステム
が、サービスを行う組織と共に拡張することを必要とさ
れるならば、時間とともに、それは、最終的に、構内交
換機よりも一回線及び機構ベースにおいてより高価にな
る。キー電話システムはまた、アナログ信号形式を特徴
とし、そしてこのため近い将来に事業顧客によって望ま
れる見込みがあるISDNにインターフェースすることは非
実際的である。
課題を解決するための手段 電話システムを提供することが、発明の目的であり、こ
の場合キー電話システムとデジタル信号通信の機能的利
点は、システムに結合された局装置により共存する。
本質において、キー電話システムの例は、中央ユニット
(KSU)の多数の局を含む。局は、制限されるわけでは
ないが、電話機である。他の形式の局は、データ・セッ
トと中央局中継線へのインターフェース・ユニットを含
む。汎用コンピュータ、例えばパーソナル・コンピュー
タは、適切なインターフェース・ユニットにより局とし
て作用する。局は、ツイスト電線ペアでデジタル信号を
使用してKSUポートに結合される。幾つかの局は、物理
的に、KSUの部分であり、そしてツイスト・ペア以外の
手段によって結合される。KSU自身は、2つ以上の物理
ユニットを含む。
キー電話システムの主要機能は、交換、双方向、64kb/s
チャネルの形式において、局の間に二地点間通信を提供
することである。1つの例において、各局は、2つのそ
のようなチャネルにアクセスを有する。各局はまた、信
号化と監視の如く、システム目的のために使用された16
kb/sのSとSチャネル(S and S channel)へのア
クセスを有する。各局とKSUは、ある形式の処理装置、
例えばソフトウェア制御マイクロプロセッサー又は論理
網を含む。SとSチャネルは、一度に1つの局が、KSU
にデジタル符号化メッセージを送信することを可能にす
る。さらに具体的には、それは、局における処理装置
が、KSUにおける処理装置にそのようなメッセージを送
信することを可能にする。処理装置へのこの参照は、局
又はKSUの作用が言及される場合に仮定されるべきであ
る。SとSチャネルは、同様に、KSUが1つ以上の局に
メッセージを送信することを可能にする。
各メッセージは、規定フォーマットである。この例にお
いて、2つのフォーマットがあり、各々は制御情報を必
要とする。KSUへの入りメッセージにおける制御情報に
より、KSUは、上記の局にメッセージを再送信する。こ
うして、局は、このKSU動作により、他の局又は総ての
局にメッセージを間接に送信する。KSUは、メッセージ
に包含された情報により動作し、局間の64kb/s回路結合
を設定及び切断する。局は、PCM音声又はデータのため
に、又は交換メッセージへの別の手段として、そのよう
な結合を使用する。
局の動作は、その局における処理要素によって直接に制
御される。処理要素は、低レベル・プログラムを実行
し、そして高レベル・プログラムを実行するかもしれな
い。低レベル・プログラムは、局における指示器と他の
装置を制御し、入力装置の状態を検出し、そしてメッセ
ージの生成と解釈を取り扱う。高レベルのプログラム
は、局の動作シーケンスを制御し、そして他の局又はKS
Uにおける他の高レベル・プログラムと協同し、全体と
してキー電話システムの所望の動作を提供する。局の動
作は、その局において実行されるプログラムか、又はKS
Uにおいて実行されプログラムから受信されたメッセー
ジによって決定される。動作は、全体的に又は部分的
に、他の局において実行されるプログラムによって決定
され、その局が、汎用デジタル・コンピュータに接続さ
れる、又は組み込む場合を含む。
局の動作は、別の局において実行されるプログラムによ
って決定されるために、利用可能な新しい形式の局を追
加するか、又は以前に結合された局の動作に影響を与え
るために新しいソフトウェアを現存の局に設置すること
が、可能である。こうして、追加された局は、新機構を
提供し、多分キーストロークの新シーケンスと表示及び
指示器動作を必要とする。新しい機構は、それらの局又
はKSUを再プログラミングすることなしに現存の局にお
いて利用可能となる、又はなりうる。
新機構を提供する付加局は、事実、パーソナル・コンピ
ュータの如く、再プログラミング可能な装置である。こ
うして、新機構は、キー電話システム製造業者又はベン
ダーの参加なしに、一般に利用可能な技術により、接続
されたコンピュータ・システムにおけるソフトウェア変
更又は追加によって単独に追加される。もちろん、通信
機能及び機構へのアクセスと制御の極端な自由度の総て
は、典型的な保全及び優先の束縛を受ける。
発明は、キー電話システムにおいて具体化され、複数の
ポートの間のデジタル信号通信経路を提供し、かつキー
電話システムにおける該ポートの任意と処理装置の間の
信号及び監視リンクを提供する。キー電話システムは、
n対の時分割多重送信(TDMT)と時分割多重受信(TDM
R)チャネルを提供するために動作する通信経路を含
み、各チャネルは、複数のビット位置を含む。少なくと
も1つのTDMT、TDMR対は、排他的に各ポートに関連す
る。各々の該TDMTチャネルと該TDMRチャネルは、該複数
のビット位置において、信号及び監視(SとS)ビット
位置を含む。交換手段は、処理装置によって命令された
時、該SとSビット位置を除いて、TDMT及びTDMRチャネ
ルの間に通信経路を提供するために動作する。処理装置
に応答するインターフェース手段は、選択されたTDMTチ
ャネルのSとSビット位置から処理装置に情報を転送
し、そして交換手段によって提供さえた通信経路とは独
立に、処理装置からTDMRチャネルの少なくとも1つのS
とSビット位置に情報を転送する。
発明によりキー電話システムは、局装置とインターフェ
ース装置の任意の結合のために複数のポートを具備し、
各装置は、その機能を制御するための処理装置を含む。
同期通信媒体は、少なくとも1つの双方向通信チャネル
と、各ポートにおけるメッセージ・チャネルを提供す
る。同期交換手段は、制御信号に応答して双方向チャネ
ルの選択されたものの間で情報を転送する。中央プロセ
ッサーは、該処理装置の1つからのメッセージが受信さ
れるメッセージ・チャネルを規則的に識別し、そして、
受信メッセージに応答して、制御信号の1つと、該処理
装置の対応するものに対するメッセージが予定されたメ
ッセージ・チャネルを規定するための少なくとも1つの
アドレスとを生成する。インターフェース手段は、該メ
ッセージを請求かつ受信するために、中央プロセッサー
によって以前識別されたメッセージ・チャネルの1つを
特性とする第1所定信号に応答して、送信要求を識別す
る。インターフェース手段はまた、中央プロセッサーに
よって命令された時、予定メッセージをメッセージ・チ
ャネルに転送する。
発明はまた、中央プロセッサーと複数の局装置を有する
キー電話システムを動作させる方法であり、該局装置の
各々は、使用者起点のキー制御作用に応答して、かつ中
央プロセッサーを経て受信されたメッセージに応答し
て、局装置の機能を制御するための処理を有する。方法
は、 a)局装置の各々に関連した少なくとも1つの双方向時
分割多重チャネルを提供する段階と、 b)局装置の各々に関連した少なくとも1つの時分割多
重メッセージ・チャネルを提供する段階と、 c)関連メッセージ・チャネルを経たメッセージの送信
のために該局装置の1つを規則的に選択する段階と、 d)中央プロセッサーと、起呼局装置と被呼局装置との
間でコール設定メッセージを交換する段階と、 e)被呼局装置からの所定メッセージの応答して、起呼
局及び被呼局装置に関連した双方向時分割多重チャネル
の間で情報を同期して交換する段階とを含む。
発明はまた、中央プロセッサーと、各々が装置の結合の
ために利用される複数のポートとを有する電話システム
における信号及び監視通信の方法であり、各々の装置
は、装置の機能を制御するための処理装置と、ポートの
動作信号フォーマットにおいて信号を交換するためのイ
ンターフェース装置とを含む。方法は、 a)ポートの各々に関連した少なくとも1つの時多重メ
ッセージ・チャネルを提供する段階と、 b)ポート関連メッセージ・チャネルを経た信号及び/
又は監視メッセージの送信のために該装置の1つを規則
的に選択する段階と、 c)中央プロセッサーと該装置との間で複数のメッセー
ジ・プロトコルの所定の1つにおいてメッセージを交換
する段階とを含む。
発明はまた、中央プロセッサーと複数のポートとを有す
る電話システムにおける刺激及び機能的プロトコルにお
いて信号及び監視メッセージを通信する方法であり、ポ
ートの各々は、装置の結合のために利用され、各装置
は、該刺激及び機能的プロトコルの1つにおいて信号及
び監視メッセージの受信に応答して装置の機能を制御す
るための処理装置と、ポートの動作信号フォーマットに
おいて信号を交換するためのインターフェース装置とを
含む。方法は、 a)各ポートに関連した少なくとも1つの時多重メッセ
ージ・チャネルを提供する段階と、 b)関連装置からのメッセージの送信のために該ポート
の1つを規則的に選択し、そして中央プロセッサーにお
いて、選択された装置からメッセージを受信し、該メッ
セージは、該刺激及び機能的プロトコルの1つである段
階と、 c)中央プロセッサーにおいて、刺激メッセージと機能
的メッセージとを生成する段階と、 d)刺激メッセージが予定された装置に関連したメッセ
ージ・チャネルを経て該刺激メッセージの各々に送信す
る段階と、 e)複数のメッセージ・チャネルを経て該機能的メッセ
ージの各々を送信し、メッセージ・チャネルの少なくと
も1つは、機能的メッセージがアドレス指定された装置
に関連する段階とを含む。
本発明はまた、電話システムを動作させる方法であり、
この場合プロトコルの高レベルと低レベルの信号及び監
視メッセージは、それぞれ、機能的端末装置と刺激端末
装置に排他的に互換性がある。方法は、 a)電話システムに結合された各刺激端末装置のために
機能的端末をエミュレートする段階と、 b)段階a)と刺激端末装置の起呼又は被呼の間で排他
的に低レベル・プロトコルの信号及び監視メッセージを
交換する段階と、 c)該高レベル・プロトコル信号及び監視メッセージが
情報を含む刺激端末のための段階a)の実行を除いて、
端末装置の各々に高レベル・プロトコルの入り信号及び
監視メッセージを中継する段階とを含む。
さらに、発明は、中央プロセッサーと複数のポートとを
有する電話システムにおける機構装置を使用する方法で
あり、ポートの各々は、装置の結合のために利用され、
各装置は、装置の機能を制御するための処理装置と、ポ
ートの動作信号フォーマットにおいて信号を交換するた
めのインターフェース装置とを含む。方法は、 a)対応する複数の該ポートにおいて結合された複数の
該装置を提供し、該装置の少なくとも1つは、電話局装
置であり、そして別の装置は、該機構装置である段階
と、 b)ポートの各々に関連した少なくとも1つの時多重メ
ッセージ・チャネルを提供する段階と、 c)ポート関連メッセージ・チャネルを経て信号及び/
又は監視メッセージの送信のために該装置の1つを規則
的に選択する段階と、 d)該電話局装置における使用者の機構要求作用に応答
して、該電話局装置と、該機構装置と該中央プロセッサ
ーとの間で信号及び監視メッセージを交換する段階とを
含み、これにより該機構は、該電話局装置のために該機
構装置によって提供される。
さらに、発明は、電話システムにおいて1つのポートに
おいて別のポートに結合された装置を再配置する方法で
あり、電話システムは、中央プロセッサーと複数の該ポ
ートとを有し、ポートの各々は、装置の結合のために利
用され、各装置は、装置の機能を制御するための処理装
置と、ポートの動作信号フォーマットにおいて信号を交
換するためのインターフェース装置とを含む。方法は、 a)ポートの各々に関連した少なくとも1つの時多重メ
ッセージ・チャネルを提供する段階と、 b)結合された該装置の任意の信号及び監視メッセージ
の送信のために該ポートの各々を規則的に選択する段階
と、 c)各ポート結合装置において、段階b)の第1発生に
応答して、該装置の一意的な識別子を含む信号及び監視
メッセージを送信する段階と、 d)電話システムにおける少なくとも1つの位置におい
て、かつ該メッセージ・チャネルを経て、ポート位置
と、該ポート結合装置の各々に関連する該一意的識別子
とのレコードを生成かつ維持する段階と、 e)段階c)の発生に応答して、かつ該一意的識別子が
段階d)におけるレコードである場合において、該装置
が再結合される現ポート位置を記録する段階とを含み、
これにより該装置は、物理的結合に応答して電話システ
ムにおける任意のポートにおいて自動的に再配置され
る。
さらに、発明は、電話システムの1つのポートにおい
て、装置を別の装置と置き換える方法であり、電話シス
テムは、中央プロセッサーと複数の該ポートとを有し、
ポートの各々は、装置の結合のために利用され、各装置
は、装置の機能を制御するための処理装置と、ポートの
動作信号フォーマットにおいて信号を交換するためのイ
ンターフェース装置とを含む。方法は、 a)ポートの各々に関連した少なくとも1つの時多重メ
ッセージ・チャネルを提供する段階と、 b)結合された該装置の任意から信号及び監視メッセー
ジの送信のために該ポートの各々を規則的に選択する段
階と、 c)各ポート結合装置において、段階b)の第1発生に
応答して、該結合された装置の一意的な識別子と、該結
合された装置の所定形式の一意的な識別子とを含む信号
及び監視メッセージを送信する段階と、 d)電話システムにおける少なくとも1つの位置におい
て、電話システムのポートにおいて結合される装置の複
数の所定形式のディフォルト機構と特性のレコードを維
持する段階と、 e)電話システムにおける少なくとも1つの位置におい
て、かつ該メッセージ・チャネルを経て、ポート位置、
機構と特性のレコードを維持し、該一意的識別子と該形
式識別子は、各該ポート結合装置に関連する段階と、 f)段階c)の発生に応答して、かつ該一意的識別子
が、該ポートの任意に関連したものとは異なる場合に、 i)該形式識別子が、段階e)におけるレコードのモー
ドであった形式識別子に対応する場合に、現ポート結合
装置に該特性と機構をダウンロードし、そして段階e)
において、現ポート結合装置の一意的識別子に対応する
ために、一意的識別子のレコードを変更することと、 ii)形式識別子が、段階e)におけるレコードから作成
されたものと異なる場合に、段階e)において維持さ
れ、かつ現ポート結合装置の形式識別子に対応する形式
ディフォルト機構と特性をダウンロードし、そして段階
e)において、現ポート結合装置の識別子に対応するた
めに、一意的識別子と形式識別子のレコードを変更する
こととの一方を実行する段階とを含み、これにより1つ
のポート結合装置は、別の装置によって置き換えられ、
かつ電話システムにおいて自動的に動作する。
さらに、発明は、中央プロセッサーと複数のポートとを
有する電話システムにおいて刺激及び機能的プロトコル
において信号及び監視メッセージを通信する方法であ
り、ポートの各々は、装置の結合のために利用され、各
装置は、該刺激及び機能的プロトコルの一つにおける信
号及び監視メッセージの受信の応答して装置の機能を制
御するための処理装置と、ポートの動作信号フォーマッ
トにおいて信号を交換するためのインターフェース装置
とを含む。方法は、 a)各ポートに関連した少なくとも1つの時多重メッセ
ージ・チャネルを提供する段階と、 b)関連装置からのメッセージの送信のために該ポート
の1つを規則的に選択し、そして中央プロセッサーにお
いて、選択された装置からメッセージを受信し、該メッ
セージは、該刺激及び機能的プロトコルの1つである段
階と、 c)中央プロセッサーにおいて、刺激メッセージと機能
的メッセージを生成する段階と、 d)刺激メッセージが予定された装置に関連したメッセ
ージ・チャネルを経て該刺激メッセージの各々に送信す
る段階と、 e)中央プロセッサーからメッセージ・チャネルの各々
を経て該機能的メッセージの各々を送信する段階とを含
む。
実施態様 例示の実施態様が、添付の図面を参照して記載される。
第1図において、デジタル・キー電話システムは、13と
と14で例示された如く多様なデジタル電話機器と、15と
17で例示された如く多様なデジタル・データ端末、パー
ソナル・コンピューター又は同等物との結合を提供し、
システムにより、互いに適切に、かつ回線又は中継回路
23を経て他の装置と通信することできる。回路及び/又
は中継線は、デジタル・キー電話システムを他の電話機
構、例えば、図示されないが中央局又は構内交換に結合
するために役立つ。デジタル・キー電話システムのバッ
クボーンは、最大9つの64チャネル回路交換モジュール
100、中央プロセッサー・インターフェース回路8、及
びトーン・ソース26の間の広帯域通信経路を提供する短
いパラレル時分割多重(TDM)バス10によって提供され
る。トーン・ソース26のいづれかがアナログ信号を提供
するならば、それは、引き込み線27を経てシステムに結
合される。バス10は、一次バスと呼ばれ、そして一次バ
ス10に類似する、二次バス20は、インターフェース回路
8からの単向通信を提供する。回路交換モジュール100
の各々は、64の10ビット送信シリアル・チャネルをバス
10における所定の対応時間スロットに結合して、そして
バス10又は20のいづれかにおける最大64のパラレル選択
TDM時間スロットを64の10ビット受信シリアル・チャネ
ルに結合する。32のシリアル送信及び受信チャネルは、
シリアルTDM経路11を経て内部ポート回路12に結合され
る。残りの32のシリアル送信及び受信チャネルは、シリ
アルTDM経路21を経て外部ポート回路22に結合される。
チャネルの各々は、毎秒80キロビットのレートにおいて
バイナリ信号のパルス・ストリームを送信することがで
き、毎秒少なくとも64キロビットは、パルス符号変調
(PCM)音声情報又はデータ情報のためのチャネルとし
て利用される。残りの16キロビットは、PCM又はデータ
情報に関連して、監視及び信号通信に委ねられる。この
例において、内部ポート回路12は、16のTDM時圧縮多重
(TMC)インターフェースを含む。信号送信のTMC方法
は、時々、「ピンポン」送信と呼ばれる。これらのイン
ターフェースの各々は、TCMリンク19の各々と、シリア
ルTDM経路11における2つの所定及び固定シリアルTDMチ
ャネルの間に送信経路を提供する。同様の方法により、
アナログ信号は、シリアルTDM経路21と、CODEC回路によ
って提供された外部ポートとを経て、23、24、25で例示
された多様な回路にインターフェースされる。代替的
に、例えばT1又はDS30のデジタル信号送信リンクを経
て、別の電話機構にインターフェースするために、外部
TDMポートを提供することが都合が良い。しかし、この
場合、各CODEC回路は、シリアルTDM経路21の所定及び固
定送信及び受信チャネル対とインターフェースする。こ
うして、各々かつ総てのポート(即ち、デジタル電話機
器又は他のデジタル装置又はデジタル・インターフェー
スされた又は互換の回線、中継線及び同等物が、デジタ
ル・キー電話システムに結合される箇所)に対して、回
線出現から情報を受信するために割り当てられた一次バ
ス10において、少なくとも1つの所定の10ビット・パラ
レル時間スロットがある。代替的な例において、バス10
における時間スロットは、情報を送信する目的のための
回線出現に対応する。しかし、そのような代替例は、さ
らには議論されない。中央プロセッサー7は、所定の32
の10ビット・パラレル時間スロットを経た通信のため
に、インターフェース回路8を経て一次バス10に結合さ
れる。インターフェース回路8は、バス10における各時
間スロットの総ての10ビットを受信する。通常、16キロ
ビット・サブチャネルに対応する2ビットのみが、コー
ル制御な目的のために、バス10から中央プロセッサー7
にインターフェース回路8によって転送される。インタ
ーフェース回路8は、適切な回路交換モジュール100を
経て意図された回線出現宛に先に対応する時間スロット
発生において、中央プロセッサー7から二次バス20を経
て信号と監視を提供する。このため、各回路交換モジュ
ール100は、一次バス10に10ビットを送信するが、一次
バス10から8ビットのみを受信かつ交換する。他の2ビ
ットは、二次バス20を経て適切な時間に受信される。
この例において、各ポート関連通信経路は、125マイク
ロ秒毎に交換される各々10ビットの2ワードにより、全
二重動作を提供する。これらのワードの少なくとも1つ
において、ビット位置0−7は、データ又は音声の一方
に専用され、ビット位置8は、信号と監視に専用され、
そしてビット位置9は、信号と監視の有効性に専用され
る。信号及び監視情報は、中央プロセッサー7の命令の
下でインターフェース回路8を経て、ポート関連チャネ
ルから収集され、かつ分散される。収集された情報は、
中央プロセッサー7への転送のためにインターフェース
回路8と、相補的機能とによってバイト群に集められ、
情報は、選択されたチャネル又は総てのチャネルのビッ
ト位置8へのインターフェース回路8を経て、中央プロ
セッサーから分散される。
キー電話システムは、局装置の2つの一般に異なる形式
をサポートすることを意図される。一方は、以後STIMUL
USセット又はSセットと呼ばれる非常に基本的な電話局
セットであり、ビット・ストリーム・インターフェース
装置、簡易処理装置、及びCODECを含む。そして他方
は、専用キー電話機、インターフェース装置、又は専有
表示電話又はデータ端末の形式を取るより複雑な機構の
自律局装置である。そのような機器は、FUNCTIONALセッ
トと呼ばれ、そしてそのような参照は、装置が、ソフト
ウェア又はファームウェアの形式において幾つかのコー
ル処理命令を含むことを指示することを意図される。便
宜上、Sセットではない局装置は、以後FUNCTIONALセッ
ト又はFセットと呼ばれる。
Sセットにおいて、動作状態における変化、例えばON
HOOKからOFF HOOK又はキー押下は、Sセット処理装
置、ビット位置8とインターフェース装置を経て、中央
プロセッサーに通信される。これは、有効送信可(CT
S)が、入りチャネルのビット位置8と9において受信
されるまで、出チャネルのビット位置8と9における
“00"の連続肯定(送信要求RST)によって、Sセットに
おいて達成される。CTSがSセットにおいて認識される
時、OFF HOOKを指示するSTIMULUSプロトコル・メッセ
ージが、SとSビット位置8を経て送信される。以後、
一般コール進行は、STIMULUSプロトコル・メッセージの
交換により行われる。
Fセットにおける例示の対照により、送信要求(RTS)
は、OFF HOOKが、電話使用者によって打鍵された十分
な電話コール・ダイアル情報によって従われた後、生成
される。この場合において、処理装置と動作プログラミ
ングは、基本コール処理を行い、そして適切な瞬時にお
いて発信音を提供するほかに、呼び出し音と話中音を生
成する。Fセットは、SとSビット位置8を使用して、
Sセットに類似して通信する。CTSが中央プロセッサー
から受信された後、Fセットは、FUNCTIONALプロトコル
・メッセージを送信する。
表1は、STIMULUSプロトコルとFUNCTIONALプロトコルの
メッセージの構造的配置を示す。
ベッダーにおいて、ビット位置左から右は、7乃至0で
ある。特に、ビット位置5と4は、メッセージのプロト
コルを指示する。この配置におけるFUNCTIONALメッセー
ジは、ビット位置5と4の両方が“1"と主張されること
により指示される。S STIMULUS MESSAGESは、ビット
位置5と4の少なくとも一方が“0"で主張されることに
より指示される。ヘッダーにおけるビット位置の各々の
目的が、表2において示される。
ヘッダーが40H−5FHの範囲である場合において、ヘッダ
ーは、実メッセージであり、要旨は、ビット位置3−0
において保持される。2バイト以上のメッセージにおい
て、第2以降のバイトが、情報を保持する。メッセージ
内の情報バイトの量又は数は、ヘッダーの下位のビット
位置において指定される。
CTSビット位置は、送信可メッセージを指示し、そして
Fセット又はSセットによって受信された時のみ重要で
ある。
SとSビット位置を経て通信された、複数のプロトコル
とメッセージの中央プロセッサーの流れ制御は、第2図
と第3図に示された如く、都合の良いソフトウェア・ア
ーキテクチャーが、第1図に示された如く、キー電話シ
ステムに常駐することを許容する。第2図において、キ
ー・システム・ユニット(KSU)40は、ソフトフェア要
素を経て、即ち、網コントローラ42とデータベース・マ
ネージャー43を経て、SとSチャネル50と結合された共
通装置41を含む。共通装置41は、実際、第1図のバス10
と20とのハードフェア・インターフェースを表すが、ま
た中央プロセッサー7に常駐するファームウェアとソフ
トウェアを含む。この例において、中央プロセッサー7
は、Motorola社、1303 East Algonquin Road、Rosel
le、Illinois、60196、U.S.A.から市販される68008マイ
クロプロセッサーによって提供される。中央プロセッサ
ー7は、、要素42と43の如く、モジュラー化ソフトウェ
ア要素をサポートするように配置される。
SとSチャネルは、メッセージ・チャネルであり、動作
効果においてシステムの総てのFUNCTION局装置に共通で
ある。Fセット51と52、自動コール分散(ACD)端末5
3、システム管理データ検察(SMDR)端末54、及び中央
局(図示されていない)への結合のための外部中継ユニ
ット55が示される。これらの各々は、それ自身の処理装
置とコール処理ソフトウェアを含むFUNCTION装置であ
る。
第3図は、第2図に類似して構成されたアーキテクチャ
ーの実施例を示すが、FUNCTIONALセットのほかにSTIMUL
USセットをサポートする。この場合、共通装置41はま
た、FUNCTIONALエミュレータ45、46と47の形式において
付加的なモジュラー・ソフトウェアをサポートする。こ
れらのFUNCTIONALエミュレータは、それぞれのSTIMULUS
セット61と62と、STIMULUS中継ユニット63に代わって、
キー電話システムの残りにこれらがFUNCTIONALセットで
あるように見えさせるために機能する。こうして、幾つ
かのシステム構成において、一ポート・ベースにおいて
経済が達成される。FUNCTIONAL要素52−54はまた、第3
図に存在するが、例示の目的のために省略されたことが
注目される。
第2図又は第3図によるキー電話システムの動作におい
て、CTSメッセージを受信するFセットは、これらの装
置又はエミュレータである総てのFUNCTIONALエンティテ
ィに送信することができる。同様に、Fエミュレータ
は、総てのFUNCTIONALエンティティに送信することがで
きるが、FエミュレータがKSUにおいてソフトウェア・
ベースであるために、RTSとCTSの以前議論された仲裁機
能は必要とされない。こうしてそれ自身のプログラミン
グにより応答又は作用するFUNCTIONALエンティティは、
送信されたFUNCTIONALメッセージの内容によって保証さ
れる。STIMULUSセットに関与するそのようなFUNCTIONAL
メッセージは、遮断され、そして続いて、対応するFUNC
TIONALエミュレータ・ソフトウェア・モジュールによっ
て作用される。これは、有効にSとSチャネルを経て、
FUNCTIONALエミュレータと関連STIMULUSセットの間で交
換される一連のSTIMULUSメッセージに結果する。例え
ば、Sセット61とエミュレータ45は、SとSチャネル61
aを経てメッセージを交換する。
FUNCTIONALメッセージにおいて、メッセージ・ビット
は、各フレームにおける総てのチャネル発生に分散又は
中継される。こうしてSTIMULUSセット又はユニットはFU
NCTIONALメッセージにさらされるが、STIMULUSプロセッ
サー装置は、前記の表1と2において示された如く、明
確なヘッダーによって認識されたFUNCTIONALメッセージ
を無視するように配置される。他方、STIMULUSメッセー
ジは単向である。STIMULUSメッセージの分散は、STIMUL
USメッセージが予定されたSTIMULUSセットに対応するチ
ャネル発生に制限される。
FUNCTIONAL及びSTIMULUSメッセージの流れ制御は、第4
〜10図を参照したモジュラー回路交換モジュール100の
構造と動作の次の議論の後に、ハードフェアの観点から
議論される。
1つ以上の回路交換モジュール100の各々が、シリアルT
DM経路11と21からパラレルTDMバス10に競合なしに情報
を転送することができるために、第5図に示された如
く、位相合わせされたタイミング・シーケンサーが、モ
ジュールの機能を調整するためにモジュール100の各々
内に常駐する。第4図に示された波形は、1Khzのレート
において発生するマスター・フレーム・タイミング・パ
ルス、5.1MHzのレートにおいて発生する0−27と番号付
けされたクロック・パルス、及び状態機械タイミング・
パルスSM0−SM10を示す。交換モジュール100がシステム
に設置され、プリセット開始解読器が、図示されていな
いハード配線位置に結合され、識別、即ち、固定ビット
・バイナリ・ワード、ID0−ID3を提供する。ビットID0
−ID3の信号状態を組み合わせは、デジタル・キー電話
システムにおける各可能な交換モジュール位置に対して
一意的である。プリセット開始解読器101は、表1に示
された如く、ビット状態の組み合わせに応答して、バス
102における5ビット・バイナリ・ワードを生成する。
5ビット・カウンター103は、マスター・フレーム・パ
ルスの各発生によってプリセットされ、バス102におけ
るワードに対応し、そして以後、クロック・パルスの各
発生により増分される。カウンター103の出力104は、カ
ウンター103における19のカウントの各発生により、リ
ード線106においてリセット信号を生成する解読器105に
よって解読される。こうして、次のクロック・パルスの
発生により、カウンター103は、ゼロのカウントにリセ
ットされる。こうして、モジューロ20のカウント機能が
提供され、表1に示された如く、位相合わせされる。
表により、例えば回路交換モジュール0に対して、シリ
アルTDM経路11におけるチャネル・ゼロが、時間スロッ
ト・ゼロにおけるパラレルTDMバス10に挿入され、チャ
ネル1が、時間スロット20に挿入され、そして以後、シ
リアルTDMフレームの最終チャネルのチャネル31が、時
間スロット620に挿入されるまで、同様に行われる。
言い換えれば、各TDM経路は、一次バス10において割り
当てられた32のパラレル10ビット受信チャネルを有し、
そしてこれらのチャネルの各々は、19の他のチャネル発
生によって他のチャネルから分離される。
解読器105はまた、カウンター103において発生する19の
カウントと一致したSM0タイミング・パルスを生成す
る。シフト・レジスター109は、第4図に示された如
く、付加的なタイミング・パルスSM1−SM10を生成する
ために、SM0タイミング・パルスとクロック・パルスに
応答する。
第6図を参照すると、パラレルTDMバス10における時間
スロット発生は、モジューロ20カウンター111とモジュ
ーロ32カウンター112を含むパラレル・スロット・カウ
ンターによって追跡される。カウンター111は、5.12MHz
クロック・パルスに応答し、5つの時間スロット・カウ
ント・リード線TSC0−4において0〜19の反復カウント
を提供する。カウンター112は、カウンター111における
各リセット発生により増分され、5つの時間ブロック・
カウント・リード線TBF0−4において0〜31の反復カウ
ントを提供し、これにより組み合わせにおいて、TSC及
びTBCリード線におけるバイナリ信号は、フレーム当た
りの640のパラレル時間スロット・アドレスを規定す
る。シリアル・チャネル・カウンター機能はシリアル・
チャネル・カウント・リード線SCC0−4において32のチ
ャネル・カウンター・アドレスを提供するカウンター11
3によって提供され、シリアルTDM経路11と21においてチ
ャネル発生を規定する。カウンター113は、タイミング
・パルスSM6によって示された如く、各時間ブロック発
生により増分される。カウンター111、112と113の総て
は、マスター・フレーム・パルスの各発生によってリセ
ットされる。
第7図に示された変換器回路は、回路交換モジュール10
0内にあり、そしてTDM経路11と21における64のTDMT及び
64のTDMRチャネルの各々に対して、シリアル対パラレル
とパラレル対シリアルの両変換を行う。前述の如く、TD
MTチャネルは、入りであり、そしてデータ又は音声と、
端末機器において生ずる信号ビットを保持し、一方対応
するTDMRチャネルは、出であり、各々は起点端末機器に
つながる。各入り時間スロットは、10のバイナリ・ビッ
トを含み、直接にパラレル形式に変換され、かつ一次バ
ス10における所定時間スロット間隔中主張される。各出
時間スロットは、10のバイナリ・ビットを含み、2つの
ソースの一方から獲得される。一方のソースは、二次バ
ス20における対応する時間スロット間隔であり、他方の
ソースは、一次バス10における任意の時間スロット間隔
からの時間スイッチに交差する8ビットと、TDMRチャネ
ル発生に対応する二次バス20における時間スロット間隔
からの2ビットである。
変換器回路が、第8図に示されたタイミング信号を参照
してさらに詳細に議論される。第8図の頂部に示された
システム・クロック波形と、第8図における他の波形の
幾つかは、垂直な立ち上がり及び立ち下がり部分を有
し、便宜上理想的に示される。実際に、これらの波形
は、さらに現実的に描かれた第4図の波形に類似した傾
斜した立ち上がり及び立ち下がり部分を有する。第7図
の変換器回路は、それぞれ、501、502と503で示された
3つの直交するシフト・レジスターを含む。これらの3
つのレジスターは、必要なシリアル対パラレルとパラレ
ル対シリアル変換を行う。直交シフト・レジスター50
1、502と503の各々は、図示されていないクロック発生
器に関連し、クロック発生器は、シフト及び方向制御の
ために、第8図に示された非重複タイミング信号を生成
する。垂直方向制御信号V1、V2とV3は、それぞれ、レジ
スター502、501と503のシフト機能を垂直に指向させる
ために使用される。水平方向制御信号H1、H2とH3は、レ
ジスター502、501と503のシフト機能を水平に指向する
ために使用される、レジスター502、501と503における
D形フリップフロップ要素の実際のロードは、信号パル
スS1、S2とS3によってクロックを取られる。制御信号V2
とV3は、破線で示され、これらの信号パルスが、各々40
システム・クロック間隔において開始する如く、隣接す
るH2とH3信号パルスから移動された20システム・クロッ
ク周期であることを示す、TDMRシリアル・ビット・スト
リームのビットは、シリアル・デジタル・ループ・クロ
ック信号C690の立ち上がり縁と一致するようにタイミン
グを取られる。経路11と21におけるTDMTシリアル・ビッ
ト・ストリームのビットは、サンプルされ、そしてラッ
チ511と521によって、同様に一致するように再タイミン
グが取られる。シリアル・デジタル・ループ・クロック
信号C690の立ち上がり縁に先行したシステム・クロック
の半サイクルで、(2x8)出レジスター502の内容は、11
と21においてTDMRチャネルの各々の第1ビットを提供す
るために、受信マルチプレクサー535によって選択され
る。受信マルチプレクサー選択は、第6図に示されたMU
L SEL OUTGING制御信号に応答する。出ビットは、10
ビット時間スロットの送信を開始するために、クロック
信号C690の立ち上がり縁によってタイミングを取られ
る。以後、簡単に、対応するTDMTチャネルの開始ビット
は、同一クロック信号C690の立ち下がり縁を使用して、
ラッチ511と521によってサンプルされる。それからサン
プルされたビットは、(2x2)入りレジスター501に適用
される。該同一クロック信号C690内、レジスター502と
入りレジスター501の内容は、一次バス10のリード線に
おいてマルチプレクサー532によってパラレルに主張さ
れる、第6図において解読器18の立ち上がり縁によって
示された時間スロット(TS)19の発生の事例においての
み、マルチプレクサー532は、Zバス信号状態をPバス1
0にゲートする。該同一C690クロック信号の立ち下がり
縁の後の同一システム・クロック信号の半サイクルで、
3つの直交レジスター501、502と503は、クロックを取
られ、その結果入りレジスター503は、該開始ビットを
受け取り、出レジスター503は、第2出ビットをマルチ
プレクサー535に移動させ、そしてレジスター502は、TD
MT経路21の8ビットをマルチプレクサー532の方に移動
させる。同時に、入りレジスター501は、残りの2ビッ
トをマルチプレクサー533を経てマルチプレクサー532の
方に移動させる。次に2つの出パラレル情報バイトは、
タイミング信号SM2とSM6の制御の下で、データ保持レジ
スター504と505により、レジスター502に移動される。
同時に、前述の如く、レジスター501は、各入りTDMTチ
ャネルの最初の2ビットを記憶する。一旦最初の2ビッ
トが発生したならば、レジスター501と503は、総ての10
レジスター・ビットがPバス10の方にパラレルにシフト
される次の出時間スロット・シーケンスの開始まで、ク
ロック信号をもはや受信しない。
次の時間スロット・シーケンスの開始において、レジス
ター501と503は、それぞれの内容(2ビット)を垂直
に、即ち、第5図において上方に、移動させられる。そ
の後、次の8つのTDMTビットは、垂直にレジスター502
にシフトされ、そして前の内容も同様にシフトされ、マ
ルチプレクサー535とTDMR経路11と21を経て送信され
る。水平方向制御信号と垂直方向制御信号は、交互に主
張され、これによりTDM経路11と21における各TDMチャネ
ルに対して、パラレル対シリアルとシリアル対パラレル
のサイクルを繰り返す。
第9図の時間スイッチ回路は、一次バス10における640
の時間スロットの1つから、第7図の変換回路のパラレ
ル入力マルチプレクサー506のパラレルTバス入力に、
そしてこれにより最終的に、中央プロセッサー7によっ
て命令された時、TDM経路(11又は21)時間スロットに
8情報ビットのタイムリーな転送を提供する。Pバス10
における各時間スロットの情報ビットは、データ入力ラ
ッチ回路710によって一時的に捕獲され、そしてその後
デュアルポート・ランダム・アクセス・メモリ(RAM)7
01の入力702において適用される。デュアルポートRAM70
1は、リード・アクセス・アドレス・ポート704において
適用された6ビット・アドレスに応答して、Tバス770
を駆動する出力703を含む。RAM701は、一般デュアルポ
ート記憶装置とは異なり、入力702において受信された
情報を記憶する目的のために、一般アドレス解読回路を
含まない。代わりに、各ライト・アドレスが解読され、
そして64のライト・イネーブル・リード線706の個々に
適用される。解読されたライト・アドレスは、ライト・
イネーブル・ラッチ及びストローブ回路720によりタイ
ミングを取られる。任意の数のライト・イネーブル・リ
ード線が、回路720によって同時に主張される。デュア
ルポートRAM701は、場合に応じて対応する1つ又は複数
の記憶装置において該8情報ビットの信号状態を記憶す
ることにより、64のライト・イネーブル・リード線706
の任意又は総てにおける1つ又は複数の信号主張に応答
する。例えば、リード線706がいづれも主張されないな
らば、記憶位置は書き込まれない。リード線706の1つ
以上が主張されるならば、1つ以上の対応する記憶位置
が書き込まれる。64のデュアルポートRAM記憶装置の読
み出しは、信号SM2とSM6と、第6図のカウンター113に
よって生成された32のシーケンシャルに生成されたTDM
チャネル・アドレスとによってトグルされたラッチ711
において、図示されていないフリップフロップの制御下
により、規則的かつ周期的ベースにおいてシーケンシャ
ルに行われる。
結合メモリ730は、情報ビット状態がデュアルポートRAM
701に記憶される640のPバス10時間スロットに実時間ス
ロットに関する情報を含む。結合メモリ730は、11ビッ
ト・データ入力ポート731、6ビット・アドレス・ポー
ト732、及び10ビット比較アドレス・ポートオー733を含
む内容アドレス可能メモリによって提供される。内容ア
ドレス可能メモリの一般構造及び動作は、公知である。
この例において、情報が記憶されるPバス・アドレス
は、結合メモリ730における記憶位置に収容される。図
示されていない64の記憶位置の各々は、64の出力リード
線736の別個のものに対応する。図示されていないデジ
タル比較器は、比較ポート733に出現するアドレスが各
々、64の記憶位置に各々において記憶された情報と比較
される如く、64の記憶装置の各々に関連される。比較ポ
ート733におけるアドレスと記憶位置における情報が、
同一であり、そして記憶位置がまた、主張された妥当ビ
ットを含む総ての瞬間において、736における64の出力
リード線の対応するのもが、主張される。主張された状
態は、最終的に、回路720を経て、デュアルポートRAM70
1に転送され、前述の如く応答する。
回路交換モジュール100の動作は、中央プロセッサー7
によって命令され、中央プロセッサー7は、データ・ラ
ッチ回路740とアドレス・ラッチ回路750を経て、結合メ
モリ730の記憶位置に情報を収容するために、インター
フェース回路8とPバス10における32の専用時間スロッ
トを使用する。情報は、4バイトの形式においてインタ
ーフェース回路8から送り出され、4バイトの各々は、
Pバス10における4つのシーケンシャルに発生する時間
ブロックの時間スロット19を占有する。4バイトは、コ
マンド・バイトと、続いてアドレス・バイト、下位デー
タ・バイト、及び高位データ・バイトを含む。これらの
バイトの各々は、バイトが事実中央プロセッサー8から
の命令であることを指示するPバス10の2つの残りのリ
ード線の一方における妥当信号と共に、主張される。コ
マンド・バイトの部分は、結合メモリ、ソース結合メモ
リ又は宛て先結合メモリの1つに対して意図されたライ
ト又はリード機能のいづれかを指定する。比較器は、ア
ドレス・ラッチに次のバイト、即ち、アドレス・バイト
を記憶させることにより、妥当信号と、コマンド信号の
残りの部分とID0−3の間の一致とに応答する。その
後、第9図のデータ・ラッチ740は、低位及び高位バイ
トの11のビット状態を捕獲し、これらは、アドレス・ラ
ッチ750によって主張された6つのアドレス・ビットに
よって指示された如く、結合メモリ730の記憶位置にシ
ーケンシャルに記憶される。準備はまた、結合メモリに
おけるアドレスの情報内容を確認するために、中央プロ
セッサー7に対して行われる。この場合コマンド・バイ
トは、リード機能を指示し、そしてアドレス・バイト
は、読み出される記憶位置を指示する。続く低位及び高
位バイトは、結合メモリ730のデータ出力738から、出力
ラッチ712とバッファー713を経てZバスに、そしてこの
ため第7図のマルチプレクサー532を経てPバス10に、
記憶情報によって駆動され、この場合記憶情報は、イン
ターフェース回路8によって選び取られる。
第10図の時間スイッチ会議回路は、デジタル・キー電話
システムにおいて3当事者会議機能を提供する。時間ス
イッチ会議回路は、Pバス10における640の時間スロッ
トの別のものから、最終的に、例えば第9図の議論の最
初において以前参照された該TDM経路時間スロットに、
8情報ビットのタイムリーな転送の能力を追加する。導
入により、非常に簡単には、バイトは、第9図のTバス
770出力と会議Cバス991を経て、第10図のマルチプレク
サー992に提出される。各バイトの(符号ビットを含ま
ない)4つの最上位ビットは、比較器993において比較
され、比較器993は、Cバス991からの4ビットの値が、
Tバス995からの4ビットの値以上である場合に、Tバ
ス540においてCバス991からの8ビットを主張するよう
にマルチプレクサー992に命令する。Tバス995の値がよ
り大きい場合に、Tバス995からの8ビットは、マルチ
プレクサー992によってTバス540において主張される。
こうして、3当事者会議コールが実現され、この場合各
当事者は、他の2つの当事者の現拡声当事者のみを聞
く。
第10図の時間スイッチ会議回路をさらに詳細に考察する
と、Pバス10における各時間スロットの情報ビットは、
PCM入力ラッチ910によって一時的に捕獲され、そしてそ
の後デュアルポートRAM901の入力902において適用され
る。デュアルポートRAM901は、PCM出力ラッチ回路990を
経てCバス991にバッファされる出力903を含む。同様
に、Tバス770は、ラッチ回路994を経てTバス995にバ
ッファされる。デュアルポートRAM901は、デュアルポー
トRAM701とは異なり、それは、単に16の記憶位置を有
し、そしてこれらの記憶位置において記憶された情報を
読み出す目的のための一般アドレス解読回路を欠く。各
ライト・アドレスは、解読され、そして16のライト・イ
ネーブル・リード線906の個々に適用され、そして同様
に各リード・アドレスは、解読され、そして16のリード
・イネーブル・リード線907の個々において適用され
る。解読されたライト・アドレスは、ライト・イネーブ
ル・ラッチ及びストローブ回路920を経てタイミングを
取られる。同様に、解読されたリード・アドレスは、リ
ード・イネーブル・ラッチ及びストロープ回路970を経
てタイミングを取られる。リード・イネーブル・ラッチ
及びストローブ回路97はまた、図示されていなEXCLUSIX
E OR論理回路を含み、リード線971において比較イネー
ブル信号を主張することにより、単一解読化リード・ア
ドレス発生を応答する。比較イネーブル信号は、比較器
回路993の選択機能を起動するために使用され、これ
は、比較イネーブル信号の不在において、Tバス540へ
のTバス995ビット状態をマルチプレクサー992に排他的
に主張させる。このため、解読されたリード・アドレス
が、リード・イネーブル・ラッチ及びストロープ回路97
0に入力において主張されない、又は2つ以上の解読さ
れたリード・アドレスが主張されるならば、会議機能は
行われない。デュアルポートRAM901は、対応する記憶位
置において該8情報ビットの信号状態を記憶することに
より、ライト・イネーブル・リード線906における単一
主張に応答する。同様に、デュアルポートRAM901におけ
る記憶位置の読み出しは、主張される対応リード・イネ
ーブル・リード線907に応答して行われる。
ソース結合メモリ930は、情報ビット状態がデュアルポ
ートRAM901に記憶される実Pバス時間スロットに関する
情報を含む。ソース結合メモリ930は、図示されていな
い16の記憶位置を有する内容アドレス可能メモリによっ
て提供され、記憶位置は各々、16の出力リード線936の
別個のものに対応する。ソース結合メモリ930は、11ビ
ット・データ・ポート931、6ビット・アドレス・ポー
ト932、及び10ビット比較アドレス・ポート933を含む。
図示されていないデジタル比較器は、比較ポート933に
出現するアドレスが各々、16の記憶位置の各々において
記憶された情報と比較される如く、16の記憶位置の各々
に関連する。比較ポート933におけるアドレスと、記憶
位置における情報が同一であり、かつ記憶位置がまた、
主張された妥当ビットを含む瞬間において、16の出力リ
ード線936の対応するものが主張される。主張された状
態は、解読されたライト・アドレスを表現し、このライ
ト・アドレスは、続いて、前述の如く応答するデュアル
ポートRAM901に回路920を経て転送される。
宛て先結合メモリ980は、TDM経路11と21において実TDMR
時間スロットに関する情報を含み、デュアルポートRAM9
01に記憶された情報ビット状態は、マルチプレクサー99
2とTバス540を経て、TDM経路11と21に向けられる。宛
て先結合メモリ980は、前述のソース結合メモリ930に類
似した構造である。比較ポート983に出現するアドレス
は各々、16の記憶位置の各々において記憶された情報と
比較される。比較ポート983における情報と記憶位置に
おける情報が同一であり、かつ記憶位置がまた、主張さ
れた妥当ビットを含む瞬間において、16の出力リード線
986に対応するものが主張される。リード・イネーブル
・ラッチ及びストローブ回路970におけるEXCLUSIVE OR
の論理回路は、対応するリード・イネーブル・リード線
907を主張させ、これは、デュアルポートRAM901に前述
の対応記憶位置から8情報ビット状態を読み出させる。
比較ポート983に出現する情報は、チャネル・カウンタ
ーラッチ回路911によって、チャネル・カウンター・バ
ス・リード線SSC0−4から主張される。ラッチ回路911
はまた、図示されていないが、タイミング信号SM2とSM6
によってトグルされるフリップフロップを含み、これに
よりラッチ回路711に関した前述の議論に類似したフレ
ーユ当たり64のアドレスを提供する。
デジタル・キー電話システムにおける会議機能の動作
は、中央プロセッサー7によって命令され、中央プロセ
ッサー7は、結合メモリ730に関した前述の議論に類似
した方法により、データ・ラッチ回路940とアドレス・
ラッチ950を経て、ソース結合メモリ930と宛て先結合メ
モリ980の記憶位置に情報を収容するために、Pバス10
において32の専用時間スロットと通信するために、イン
ターフェース回路8を使用する。同様に、中央プロセッ
サー7は、第8図に示された如く結合された、データ出
力ラッチ回路912、バッファ回路913とZバスにより、ソ
ー結合メモリ930の情報内容を確認する。宛て先結合メ
モリの情報内容はまた、第10図に示された如く結合され
た、データ出力988、データ出力ラッチ回路914、バッフ
ァ回路915とZバスにより、中央プロセッサー7に利用
される。
第11図と第12図に示された如く、インターフェース回路
7の主要機能は、SとSメッセージを受信し、かつSと
Sメッセージを分散することである。SとSメッセージ
は、SとS受信バッファ・レジスター810によって、任
意の一時点において、1つのポート関連時間スロットに
おける一次バス10から受信される。SとSメッセージ
は、SとS送信バッファ・レジスター820によって、二
次バス20の時間スロットの総てか、又は二次バス20の時
間スロットの選択されたものに送信される。SとSメッ
セージは、バス・バッファ回路801によって、一次及び
二次バス10と20に物理的に結合される。インターフェー
ス回路は、同様に、プロセッサー・バッファ805によっ
て、中央プロセッサー・アドレス及びデータ・バス898
と899に結合される。バッファ801と805の主要機能は、
多様な潜在的な信号源と宛て先の総ての間で信号を中継
することであり、一方バスと、図示されていないタイミ
ング及び制御リード線に物理的に付着された受信ゲート
と駆動ゲートの実際数を最小にする。そのようなバッフ
ァの準備は、デジタル電子システムにおいて使用され、
そして詳細な議論を請け合わない。
インターフェース回路の別の主要機能は、SとSメッセ
ージの送信要求(RTS)を捕獲することである。前述の
如く、RTS発生は、時間スロットのビット位置8と9に
おける「ゼロ」発生によって示される。妥当信号検出器
は、各ビット9時間スロット状態を受信し、そして
「1」状態を検出し、かつ短時間ラッチする。送信要求
の検出器816は、同様に、各ビッド8時間スロット状態
を受信する。妥当信号検出器815がラッチされず、かつ
ビット8状態が「ゼロ」であるならば、RTS検出器816
は、RTSリード線816aにおいて送信要求信号指示を主張
する。送信要求が、時間スロットの選択されたグループ
内からであるならば、受信シフト・クロック(RSCL)
は、バッファ・レジスター810のシフト・レジスター部
分により、RTS指示をバッファ・レジスター818にシフト
させる。16のRSCLパルスの後、受信ロード・クロック
(RLCL)は、中間の2バイト・シフト・レジスターの内
容を2バイト出力レジスターに転送される。出力バイト
・レジスターの内容は、SとSメッセージ・バス812を
経て、プロセッサー・バッファ805において利用可能で
ある。こうして、レジスター818は、RTS発生に対して、
キー電話システムの16の指定ポートのグループを監視す
るためにクロックを取られる。16の指定ポートの任意か
らの入力中のRTSの発生は、中央プロセッサーに情報の
存在を警告するために、低レベル割り込みを生成するよ
うに配置される。しかし、各ポート結合装置は、送信可
(CTS)が受信されるまで、連続的にRTSであることが意
図されるために、任意の1つのRTS発生に付随された特
定緊急度は存在しない。結局、中央プロセッサーは、適
切なCTSの送信を指定し、そして同時に、期待されたS
とSメッセージの供給源としてポート関連時間スロット
を選択する。
CTSメッセージが、意図された局装置において検出され
る時、少なくとも1つのバイト・メッセージの形式にお
ける応答が、送信される。メッセージの第1ビットは、
ビット8位置おいて「1」であり、そしてビット9位置
において有効な「1」である。この組み合わせは、選択
された時間スロットと一致した、続く非中断妥当信号検
出発生の持続時間に、開始ビット検出器817に開始ビッ
ト(SB)信号を提出させる。SB信号の存在において、RS
CLパルス(フレーム当たり1つ)は、選択された時間ス
ロットのビット8状態をSとS受信バッファ・レジスタ
ー810にシフトさせる。割り込み信号は、中央プロセッ
サーが、入りSとSメッセージを受信することができ、
かつ必要ならば内部で指示する如く、そのように収集さ
れた総てのバイトにより生成される。
出SとSメッセージは、送信ロード(TL)パルスによっ
てタイミングを取られる如く、バス822を経てプロセッ
サー・バッファ805から受信される。レジスター820にお
けるシフト・レジスターは、送信シフト・クロック(TS
CL)パルスに応答してフレーム当たり1ビットのレート
において、バス・バッファ801の方に1ビットずつ受信
されたバイトをシフトする。シフト・レジスターの出力
段階の状態は、送信ゲート823に連続的に適用される。
送信ゲート823とアイドル・ビット・ドライバーは両方
共、この動作に対する時間スロット選択(TSS)信号に
応答する。Fメッセージの場合に、TSSは、メッセージ
の長さ全体で連続的にフレーム毎に主張される。Sメッ
セージの場合に、TSSは、Sメッセージの宛て先ポート
に関連した時間スロットの持続時間に対して主張され
る。アイドル・ビット・ドライバーは、TSSが主張され
ない時、リード線829において「1」を主張する。妥当
信号ドライバー825は、リード線826において「1」を主
張することにより、TSS主張の応答し、これによりリー
ド線829におけるSとSビット主張は、リード線826にお
ける妥当信号ビット主張によって伴われる。
インターフェース回路8の別のケイパビリディは、ポー
ト関連64Kbsチャネルの任意と中央プロセッサー7の間
に広帯域データ経路を提供することである。入力は、リ
ード・バス(RB)ストローブの制御の下でデータ受信バ
ッファ830を経て指定チャネルから受信され、リード・
バス(RB)ストローブは、受信が必要とされる一次バス
時間スロットの発生と同時に生成される。この発生は、
好ましくは、高レベル割り込みを提起し、結果としてプ
ロセッサー書き込み(WP)ストローブが、生成され、中
央プロセッサー7による使用のためにバス831において
バッファされたバイトを提供することが意図される。同
様に、情報のバイトは、一次バス10における所定時間ス
ロット中の主張のために、中央プロセッサー8から、デ
ータ送信バッファ840を経てバス841に転送される。
バッファ830と840は、都合の良いデータ輸送インターフ
ェースを提供するが、この形式のインターフェースは、
そのような転送が頻繁に発生するならば、不当に時間を
消費する。例えば、頻繁なデータ転送は、交換モジュー
ル100と中央プロセッサー7の間で必要とされ、キー電
話システムにおいて通信経路の迅速な制御を行う。こう
して、より特殊なインターフェースが提供され、前述の
如く、中央プロセッサー7による排他的使用に専用され
た一次バス10における32の時間スロットの全体で動作す
る、結合命令バイトは、ライト(W)信号の存在におい
てマルチプレクサー860を経て、バス863から4バイトFI
FO861にロードされる、FIFO861が4バイトを受信した
後、中央プロセッサー7は、バス866と一次バス10を経
て回路交換10へのデータの転送を開始するようにインタ
ーフェース回路に命令しなければならない。インターフ
ェース回路は、専用制御時間スロットの各発生により、
一次バス10のFIFO出力に出現するビット状態を主張す
る。情報転送が必要とされないならば、アイドル・コー
ドがバス863のおいて主張され、そしてこのためバス866
において続いて主張される。この手段により、最大32の
バイトの結合命令が、各フレーム中一次バスを経て転送
される。最大16バイトの問い合わせ情報と最大16バイト
の応答情報が、FIFOに2バイト問い合わせメッセージを
ロードすることにより、一次バス10を経て交換される。
第12図の機能的回路ブロックは、第11図に示された同一
プロセッサー・バッファ805を経て中央プロセッサーと
インターフェースする。第12図において、第5図に関し
て議論されたものに類似した時間スロット・アドレス生
成器880は、インターフェース回路8のための一次及び
二次バスにおいて時間スロット間隔発生の規定を提供す
る。特に、アドレス・レジスター881は、中央プロセッ
サー7からバッファ805を経て選択的にロードされ、RTS
のために注視される時間スロットと、SとS受信バッフ
ァ・レジスター810へのSとSメッセージ送信と認可さ
れた時間スロットと、CTSメッセージのためにSとSSTIM
ULUSメッセージの単一チャネル送信のために選択された
時間スロットとを規定する。
動作において、比較器装置882は、アドレス・レジスタ
ー881の内容と、生成器880からの時間スロット・アドレ
ス発生とを監視する。中央プロセッサー起点の命令と、
検出器815−817からの信号と組み合わされた一致の発生
は、シーケンスにおいて、かつ第11図に関した前述の如
く、タイミングにより、制御信号を生成するために使用
される。状態及び割り込み回路883は、タイムリーな割
り込み信号を生成するために、検出器と制御起点の信号
を参照して、SとSメッセージ転送、データ・バイト転
送、及び制御バイト転送の進行を監視し、これにより中
央プロセッサーは、情報交換機会と要求条件を通知され
る。
本発明の主なる特徴及び態様は以下のとおりである。
1.複数のポート(19)の間にデジタル信号通信経路を提
供し、かつ該ポートの任意と処理装置の間に信号及び監
視リンクを提供するためのキー電話システムにおいて、 n対の時分割多重送信(TDMT)と時分割多重受信(TDM
R)チャネルを提供するために動作する通信経路(11)
であって、各チャネルは、複数のビット位置を含み、少
なくとも1つのTDMT、TDMRチャネル対は、排他的に各ポ
ートに関連しかつ各々の該TDMTチャネルと該TDMRチャネ
ルは、該複数のビット位置において、信号及び監視(S
とS)ビット位置を含む通信経路(11)と、 処理装置によって命令された時、該SとSビット位置を
除いて、TDMT及びTDMRチャネルの間に通信経路を提供す
るために動作する交換手段(第9図)と、 選択されたTDMTチャネルのSとSビット位置から処理装
置に情報を転送し、そして交換手段によって提供された
通信経路とは独立に、処理装置からTDMRチャネルの少な
くとも1つのSとSビット位置に情報を転送するための
インターフェース手段(第11図)とを具備するキー電話
システム。
2.局装置とインターフェース装置の任意の結合のための
複数のポート(19)であって、該装置の各々は、該装置
の機能を制御するための処理装置を含む複数のポート
(19)と、 少なくとも1つの双方向通信チャネルと、各ポートにお
けるメッセージ・チャネルを提供するための同期通信媒
体(12)と、 制御信号に応答して双方向チャネルの選択されたものの
間で情報を転送するための同期交換手段(100)と、 該処理装置の1つからのメッセージが受信されるメッセ
ージ・チャネルを規則的に識別し、そして受信メッセー
ジに応答して、 a)該制御信号と、 b)該処理装置の対応するものに対するメッセージが予
定されたメッセージ・チャネルを規定するための少なく
とも1つのアドレスとの一方を少なくとも生成するため
の中央プロセッサー手段(7)と、 該メッセージを請求かつ受信するために、中央プロセッ
サー手段によって識別されたメッセージ・チャネルの1
つを特性とする第1所定信号に応答して、送信要求を検
出し、かつ中央プロセッサー手段によって命令された
時、予定メッセージをメッセージ・チャネルに転送する
ためのインターフェース手段(8)とを具備するキー電
話システム。
3.中央プロセッサー(7)と複数の局装置(13、14、1
5、17)を有するキー電話システムを動作させる方法で
あって、該局装置の各々は、使用者起点のキー制御作用
に応答して、かつ中央プロセッサーを経て受信されたメ
ッセージに応答して、局装置の機能を制御するための処
理装置を有する方法において、 a)局装置の各々に関連した少なくとも1つの双方向時
分割多重チャネルを提供する段階と、 b)局装置の各々に関連した少なくとも1つの時分割多
重メッセージ・チャネルを提供する段階と、 c)関連メッセージ・チャネルを経たメッセージの送信
のために該局装置の1つを規則的に選択する段階と、 d)中央プロセッサーと、起呼局装置と被呼局装置との
間でコール設定メッセージを交換する段階と、 e)被呼局装置からの所定メッセージに応答して、起呼
局及び被呼局装置に関連した双方向時分割多重チャネル
の間で情報を同期して交換する段階とを含む方法。
4.中央プロセッサー(7)と複数のポート(19)とを有
する電話システムにおける信号及び監視通信の方法であ
って、各ポートは、装置の結合のために利用され、各装
置は、装置の機能を制御するための処理装置と、ポート
の動作信号フォーマットにおいて信号を交換するための
インターフェース装置とを含む方法において、 a)ポートの各々に関連した少なくとも1つの時多重メ
ッセージ・チャネルを提供する段階と、 b)ポート関連メッセージ・チャネルを経た信号及び/
又は監視メッセージの送信のために該装置の1つを規則
的に選択する段階と、 c)中央プロセッサーと該装置との間で複数のメッセー
ジ・プロトコルの所定の1つにおいてメッセージを交換
する段階とを含む方法。
5.中央プロセッサーと複数のポートとを有する電話シス
テムにおける刺激及び機能的プロトコルにおいて信号及
び監視メッセージを通信する方法であって、ポートの各
々は、装置の結合のために利用され、各装置は、該刺激
及び機能的プロトコルの1つにおいて信号及び監視メッ
セージの受信の応答して装置の機能を制御するための処
理装置と、ポートの動作信号フォーマットにおいて信号
を交換するためのインターフェース装置とを含む方法に
おいて、 a)各ポートに関連した少なくとも1つの時多重メッセ
ージ・チャネルを提供する段階と、 b)関連装置からのメッセージの送信のために該ポート
の1つを規則的に選択し、そして中央プロセッサーにお
いて、選択された装置からメッセージを受信し、該メッ
セージは、該刺激及び機能的プロトコルの1つである段
階と、 c)中央プロセッサーにおいて、刺激メッセージと機能
的メッセージとを生成する段階と、 d)刺激メッセージが予定された装置に関連したメッセ
ージ・チャネルを経て該刺激メッセージの各々を送信す
る段階と、 e)複数のメッセージ・チャネルを経て該機能的メッセ
ージの各々を送信し、メッセージ・チャネルの少なくと
も1つは、機能的メッセージがアドレス指定された装置
に関連する段階とを含む方法。
6.電話システムを動作させる方法であって、この場合プ
ロトコルの高レベルと低レベルの信号及び監視メッセー
ジは、それぞれ、機能的端末装置と刺激端末装置に排他
的に互換性がある方法において、 a)電話システムに結合された各刺激端末装置のために
機能的端末をエミュレートする段階と、 b)段階a)と刺激端末装置の起呼又は被呼の間で排他
的に低レベル・プロトコルの信号及び監視メッセージを
交換する段階と、 c)該高レベル・プロトコル信号及び監視メッセージが
情報を含む刺激端末のための段階a)の実行を除いて、
端末装置の各々に高レベル・プロトコルの入り信号及び
監視メッセージを中継する段階とを含む方法。
7.該刺激端末装置が、所定の低レベル・プロトコル・ビ
ット・パターンを特徴とする信号及び監視メッセージに
単に応答する上記9に記載の電話システムを動作させる
方法。
8.段階a)が、所定の低プロトコル・ビット・パターン
を特徴とする入り信号及び監視メッセージに応答して呼
び出されれる上記7に記載の電話システムを動作させる
方法。
9.中央プロセッサー(7)と複数のポート(19)とを有
する電話システムにおける機構装置を使用する方法であ
って、ポートの各々は、装置の結合のために利用され、
各装置は、装置の機能を制御するための処理装置と、ポ
ートの動作信号フォーマットにおいて信号を交換するた
めのインターフェース装置とを含む方法において、 a)対応する複数の該ポートにおいて結合された複数の
該装置を提供し、該装置の少なくとも1つは、電話局装
置であり、そして別の装置は、該機構装置である段階
と、 b)ポートの各々に関連した少なくとも1つの時多重メ
ッセージ・チャネルを提供する段階と、 c)ポート関連メッセージ・チャネルを経て信号及び/
又は監視メッセージの送信のために該装置の1つを規則
的に選択する段階と、 b)該電話局装置における使用者の機構要求作用に応答
して、該電話局装置と、該機構装置と該中央プロセッサ
ーとの間で信号及び監視メッセージを交換する段階とを
含み、これによる該機構は、該電話局装置のために該機
構装置によって提供される方法。
10.電話システムにおいて1つのポート(19)において
別のポート(19)に結合された装置を再配置する方法で
あって、電話システムは、中央プロセッサー(7)と複
数の該ポートとを有し、ポートの各々は、装置の結合の
ために利用され、各装置は、装置の機能を制御するため
の処理装置と、ポートの動作信号フォーマットにおいて
信号を交換するためのインターフェース装置とを含む方
法において、 a)ポートの各々に関連した少なくとも1つの時多重メ
ッセージ・チャネルを提供する段階と、 b)結合された該装置の任意から信号及び監視メッセー
ジの送信のために該ポートの各々を規則的に選択する段
階と、 c)各ポート結合装置において、段階b)の第1発生に
応答して、該結合装置に一意的な識別子を含む信号及び
監視メッセージを送信する段階と、 d)電話システムにおける少なくとも1つの位置におい
て、かつ該メッセージ・チャネルを経て、ポート位置
と、該ポート結合装置の各々に関連した該一意的識別子
とのレコードを生成かつ維持する段階と、 e)段階c)の発生に応答して、かつ該一意的識別子が
段階d)におけるレコードである場合において、該装置
が再結合される現ポート位置を記録する段階とを含み、
これにより該装置は、物理的結合に応答して電話システ
ムにおける任意のポートにおいて自動的に再配置される
方法。
11.段階d)におけるレコードがまた、装置の特性、機
構、及び最終信号コール状態を含み、方法がさらに、 f)ポート関連メッセージ・チャネルを経て、該特性、
機構、及び最終信号コール状態を再配置された装置にダ
ウンロードし、かつ該コール状態がアクティブである場
合に、該コール状態を再活動化する段階とを含み、 これにより装置は、該特性、機構とコール状態をいづれ
も明らかに変更することなしに再配置される上記10に記
載の装置を再配置する方法。
12.段階f)が、該ポートの1つから切断された時間の
所定期間内に、該ポートの1つに物理的に再結合される
該装置に応答して呼び出される上記11に記載の装置を再
配置する方法。
13.電話システムの1つのポートにおいて、装置を別の
装置と置き換える方法であって、電話システムは、中央
プロセッサー(7)と複数の該ポート(19)とを有し、
ポートの各々は、装置の結合のために利用され、各装置
は、装置の機能を制御するための処理装置と、ポートの
動作信号フォーマットにおいて信号を交換するためのイ
ンターフェース装置とを含む方法において、 a)ポートの各々に関連した少なくとも1つの時多重メ
ッセージ・チャネルを提供する段階と、 b)結合された該装置の任意から信号及び監視メッセー
ジの送信のために該ポートの各々に規則的に選択する段
階と、 c)各ポート結合装置において、段階b)の第1発生に
応答して、該結合された装置に一意的な識別子と、該結
合された装置の所定形式に一意的な識別子とを含む信号
及び監視メッセージを送信する段階と、 d)電話システムにおける少なくとも1つの位置におい
て、電話システムのポートにおいて結合される装置の複
数の所定形式のディフォルト機構と特性のレコードを維
持する段階と、 e)電話システムにおける少なくとも1つの位置におい
て、かつ該メッセージ・チャネルを経て、ポート位置、
機構と特性のレコードを維持し、該一意的識別子と該形
式識別子は、各該ポート結合装置に関連する段階と、 f)段階c)の発生に応答して、かつ該一意的識別子
が、該ポートの任意に関連したものとは異なる場合に、 i)該形式識別子が、段階e)におけるレコードのモー
ドであった形式識別子に対応する場合に、現ポート結合
装置に該特性と機構をダウンロードし、そして段階e)
において、現ポート結合装置の一意的識別子に対応する
ために、一意的識別子のレコードを変更することと、 ii)形式識別子が、段階e)におけるレコードから作成
されたものと異なる場合に、段階d)において維持さ
れ、かつ現ポート結合装置の形式識別子に対応する形式
ディフォルト機構と特性をダウンロードし、そして段階
e)において、現ポート結合装置の識別子に対応するた
めに、一意的識別子と形式識別子のレコードを変更する
こととの一方を実行する段階とを含み、これにより1つ
のポート結合装置は、別の装置によって置き換えられ、
かつ電話システムにおいて自動的に動作する方法。
14.中央プロセッサー(7)と複数のポート(19)とを
有する電話システムにおいて刺激及び機能的プロトコル
において信号及び監視メッセージを通信する方法であっ
て、ポートの各々は、装置の結合のために利用され、各
装置は、該刺激及び機能的プロトコルの1つにおける信
号及び監視メッセージの受信に応答して装置の機能を制
御するための処理装置と、ポートの動作信号フォーマッ
トにおいて信号を交換するためのインターフェース装置
とを含む方法において、 a)各ポートに関連した少なくとも1つの時多重メッセ
ージ・チャネルを提供する段階と、 b)関連装置からメッセージの送信のために該ポートの
1つを規則的に選択し、そして中央プロセッサーにおい
て、選択された装置からメッセージを受信し、該メッセ
ージは、該刺激及び機能的プロトコルの1つである段階
と、 c)中央プロセッサーにおいて、刺激メッセージと機能
的メッセージを生成する段階と、 d)刺激メッセージが予定された装置に関連したメッセ
ージ・チャネルを経て、該刺激メッセージの各々に送信
する段階と、 e)中央プロセッサーからメッセージ・チャネルの各々
を経て、該機能的メッセージの各々を送信する段階とを
含む方法。
【図面の簡単な説明】
第1図は、発明によるキー電話システムのブロック図。 第2図は、第1図のキー電話システムにおけるFUNCTION
AL局装置をサポートするためのソフトウェア・アーキテ
クチャーのブロック図。 第3図は、第2図に示されたソフトウェア・アーキテク
チャーに類似するが、FUNCTIONAL局装置と共に、STIMUL
US局装置をサポートするケイパビリティを付加されたソ
フトウェア・アーキテクチャーのブロック図。 第4図は、第1図において使用された回路交換モジュー
ル内で生成されたタイミング・パルス及び/又は信号を
動作させるグラフ図。 第5図は、第4図において使用されたタイミング信号を
提供するための回路交換モジュールにおいて使用された
タイミング・シーケンス生成器のブロック図。 第6図は、第1図の回路交換モジュールにおいて使用さ
れ、かつ回路交換モジュールの動作のための時間スロッ
ト及びチャネル・アドレスを提供するように配置された
カウンターのブロック概略図。 第7図は、第1図の回路交換モジュールにおいて使用さ
れた変換器回路のブロック概略図。 第8図は、第7図の変換器回路の動作において使用され
た多様なタイミング信号のグラフ図。 第9図は、キー電話システムにおいて回路交換通信経路
を提供するために、第1図の回路交換モジュールにおい
て使用された時間交換回路のブロック概略図。 第10図は、キー電話システムにおいて会議機構を提供す
るために、第9図の時間交換回路と組み合わされて使用
された、回路交換モジュールにおける時間交換会議回路
のブロック概略図。 第11図は、第1図に示されたキー電話システムにおいて
使用されたインターフェース回路のブロック概略図。 第12図は、第1図に示されたキー電話システムにおいて
使用されたプロセッサー・インターフェース回路のブロ
ック概略図。 7……中央プロセッサ 10……パラレル時分割多重バス 11……通信経路 12……同期通信媒体 13,14,15,17……局装置 19……ポート 23……回線、中継回路 26……トーン・ソース 100……同期交換手段
───────────────────────────────────────────────────── フロントページの続き (72)発明者 アラン・スタンレイ・ジヨン・チヤプマン カナダ国ケイ2ケイ1ブイ5・オンタリ オ・カナタ・ペントランドクレセント 50 (72)発明者 テレンス・ニール・トマス カナダ国ケイ2シー3エイチ2・オンタリ オ・ネピアン・ケロウナストリート 6 (72)発明者 ナデイール・ニザムツデイン カナダ国ケイ2エム1エム6・オンタリ オ・カナタ・チツカソークレセント 39 (72)発明者 ジヨン・ウイリアム・ジヨセフ・ウイリア ムス カナダ国ケイ2ケイ1ピー4・オンタリ オ・カナタ・バンチングクレセント 18 (72)発明者 アラン・モリス・レドモンド カナダ国ケイ2エム1エス4・オンタリ オ・カナタ・シエトランドウエイ 57 (72)発明者 ロバート・サミユエル・モーレイ カナダ国ケイ1エヌ6ダブリユー1・オン タリオ・オタワ・サマーセツトストリート イースト 304

Claims (10)

    【特許請求の範囲】
  1. 【請求項1】複数のポートの間にデジタル信号通信経路
    を提供し、かつ該ポートの任意と処理装置の間に信号及
    び監視リンクを提供するためのキー電話システムにおい
    て、 n対の時分割多重送信(TDMT)と時分割多重受信(TDM
    R)チャネルを提供するために動作する通信経路であっ
    て、各チャネルは、複数のビット位置を含み、少なくと
    も1つのTDMT、TDMRチャネル対は、排他的に各ポートに
    関連し、かつ各々の該TDMTチャネルと該TDMRチャネル
    は、該複数のビット位置において、信号及び監視(Sと
    S)ビット位置を含む通信経路と、 処理装置によって命令された時、該SとSビット位置を
    除いて、TDMT及びTDMRチャネルの間に通信経路を提供す
    るために動作する交換手段と、 選択されたTDMTチャネルのSとSビット位置から処理装
    置に情報を転送し、そして交換手段によって提供された
    通信経路とは独立に、処理装置からTDMRチャネルの少な
    くとも1つのSとSビット位置に情報を転送するための
    インターフェース手段とを具備することを特徴とするキ
    ー電話システム。
  2. 【請求項2】局装置とインターフェース装置の任意の結
    合のための複数のポートであって、該装置の各々は、該
    装置の機能を制御するための処理装置を含む複数のポー
    トと、 少なくとも1つの双方向通信チャネルと、各ポートにお
    けるメッセージ・チャネルを提供するための同期通信媒
    体と、 制御信号に応答して双方向チャネルの選択されたものの
    間で情報を転送するための同期交換手段と、該処理装置
    の1つからのメッセージが受信されるメッセージ・チャ
    ネルを規則的に識別し、そして受信メッセージに応答し
    て、 a)該制御信号と、 b)該処理装置の対応するものに対するメッセージが予
    定されたメッセージ・チャネルを規定するための少なく
    とも1つのアドレスとの一方を少なくとも生成するため
    の中央プロセッサー手段と、該メッセージを請求かつ受
    信するために、中央プロセッサー手段によって識別され
    たメッセージ・チャネルの1つを特性とする第1所定信
    号に応答して、送信要求を検出し、かつ中央プロセッサ
    ー手段によって命令された時、予定メッセージをメッセ
    ージ・チャネルに転送するためのインターフェース手段
    とを具備することを特徴とするキー電話システム。
  3. 【請求項3】中央プロセッサーと複数の局装置を有する
    キー電話システムを動作させる方法であって、該局装置
    の各々は、使用者起点のキー制御作用に応答して、かつ
    チャネルを経て受信されたメッセージに応答して、局装
    置の機能を制御するための処理装置を有する方法におい
    て、 a)局装置の各々に関連した少なくとも1つの双方向時
    分割多重チャネルを提供する段階と、 b)局装置の各々に関連した少なくとも1つの時分割多
    重メッセージ・チャネルを提供する段階と、 c)関連メッセージ・チャネルを経たメッセージの送信
    のために該局装置の1つを規則的に選択する段階と、 d)中央プロセッサーと、起呼局装置と被呼局装置との
    間でコール設定メッセージを交換する段階と、 e)被呼局装置からの所定メッセージに応答して、起呼
    局及び被呼局装置に関連した双方向時分割多重チャネル
    の間で情報を同期して交換する段階とを含むことを特徴
    とする方法。
  4. 【請求項4】中央プロセッサーと複数のポートとを有す
    る電話システムにおける信号及び監視通信の方法であっ
    て、各ポートは、装置の結合のために利用され、各装置
    は、装置の機能を制御するための処理装置と、ポートの
    動作信号フォーマットにおいて信号を交換するためのイ
    ンターフェース装置とを含む方法において、 a)ポートの各々に関連した少なくとも1つの時多重メ
    ッセージ・チャネルを提供する段階と、 b)ポート関連メッセージ・チャネルを経た信号及び/
    又は監視メッセージの送信のために該装置の1つを規則
    的に選択する段階と、 c)中央プロセッサーと該装置との間で複数のメッセー
    ジ・プロトコルの所定の1つにおいてメッセージを交換
    する段階とを含むことを特徴とする方法。
  5. 【請求項5】中央プロセッサーと複数のポートとを有す
    る電話システムにおける刺激及び機能的プロトコルにお
    いて信号及び監視メッセージを通信する方法であって、
    ポートの各々は、装置の結合のために利用され、各装置
    は、該刺激及び機能的プロトコルの1つにおいて信号及
    び監視メッセージの受信に応答して装置の機能を制御す
    るための処理装置と、ポートの動作信号フォーマットに
    おいて信号を交換するためのインターフェース装置とを
    含む方法において、 a)各ポートに関連した少なくとも1つの時多重メッセ
    ージ・チャネルを提供する段階と、 b)関連装置からのメッセージの送信のために該ポート
    の1つを規則的に選択し、そして中央プロセッサーにお
    いて、選択された装置からメッセージを受信し、該メッ
    セージは、該刺激及び機能的プロトコルの1つである段
    階と、 c)中央プロセッサーにおいて、刺激メッセージと機能
    的メッセージとを生成する段階と、 d)刺激メッセージが予定された装置に関連したメッセ
    ージ・チャネルを経て該刺激メッセージの各々に送信す
    る段階と、 e)複数のメッセージ・チャネルを経て該機能的メッセ
    ージの各々を送信し、メッセージ・チャネルの少なくと
    も1つは、機能的メッセージがアドレス指定された装置
    に関連する段階とを含むことを特徴とする方法。
  6. 【請求項6】電話システムを動作させる方法であって、
    プロトコルの高レベルと低レベルの信号及び監視メッセ
    ージは、それぞれ、機能的端末装置と刺激端末装置に排
    他的に互換性がある方法において、 a)電話システムに結合された各刺激端末装置のために
    機能的端末をエミュレートする段階と、 b)段階a)と刺激端末装置の起呼又は被呼の間で排他
    的に低レベル・プロトコルの信号及び監視メッセージを
    交換する段階と、 c)該高レベル・プロトコル信号及び監視メッセージが
    情報を含む刺激端末のための段階a)の実行を除いて、
    端末装置の各々に高レベル・プロトコルの入り信号及び
    監視メッセージを中継する段階とを含むことを特徴とす
    る方法。
  7. 【請求項7】中央プロセッサーと複数のポートとを有す
    る電話システムにおける機構装置を使用する方法であっ
    て、ポートの各々は、装置の結合のために利用され、各
    装置は、装置の機能を制御するための処理装置と、ポー
    トの動作信号をフォーマットにおいて信号を交換するた
    めのインターフェース装置とを含む方法において、 a)対応する複数の該ポートにおいて結合された複数の
    該装置を提供し、該装置の少なくとも1つは、電話局装
    置であり、そして別の装置は、該機構装置である段階
    と、 b)ポートの各々に関連した少なくとも1つの時多重メ
    ッセージ・チャネルを提供する段階と、 c)ポート関連メッセージ・チャネルを得て信号及び/
    又は監視メッセージの送信のために該装置の1つを規則
    的に選択する段階と、 d)該電話局装置における使用者の機構要求作用に応答
    して、該電話局装置と、該機構装置と該中央プロセッサ
    ーとの間で信号及び監視メッセージを交換する段階とを
    含み、これにより該機構は、該電話局装置のために該機
    構装置によって提供されることを特徴とする方法。
  8. 【請求項8】電話システムにおいて1つのポートにおい
    て別のポートに結合された装置を再配置する方法であっ
    て、電話システムは、中央プロセッサーと複数の該ポー
    トとを有し、ポートの各々は、装置の結合のために利用
    され、各装置は、装置の機能を制御するための処理装置
    と、ポートの動作信号フォーマットにおいて信号を交換
    するためのインターフェース装置とを含む方法におい
    て、 a)ポートの各々に関連した少なくとも1つの時多重メ
    ッセージ・チャネルを提供する段階と、 b)結合された該装置の任意から信号及び監視メッセー
    ジの送信のために該ポートの各々を規則的に選択する段
    階と、 c)各ポート結合装置において、段階b)の第1発生に
    応答して、該結合装置に一意的な識別子を含む信号及び
    監視メッセージを送信する段階と、 d)電話システムにおける少なくとも1つの位置におい
    て、かつ該メッセージ・チャネルを経て、ポート位置
    と、該ポート結合装置の各々に関連した該一意的識別子
    とのレコードを生成かつ維持する段階と、 e)段階c)の発生に応答して、かつ該一意的識別子が
    段階d)におけるレコードである場合において、該装置
    が再結合される現ポート位置を記録する段階とを含み、
    これによる該装置は、物理的結合を応答して電話システ
    ムにおける任意のポートにおいて自動的に再配置される
    ことを特徴とする方法。
  9. 【請求項9】電話システムの一つのポートにおいて、装
    置を別の装置と置き換える方法であって、電話システム
    は、中央プロセッサーと複数の該ポートとを有し、ポー
    トの各々は、装置の結合のために利用され、各装置は、
    装置の機能を制御するための処理装置と、ポートの動作
    信号フォーマットにおいて信号を交換するためのインタ
    ーフェース装置とを含む方法において、 a)ポートの各々に関連して少なくとも1つの時多重メ
    ッセージ・チャネルを提供する段階と、 b)結合された該装置の任意から信号及び監視メッセー
    ジの送信のために該ポートの各々を規則的に選択する段
    階と、 c)各ポート結合装置において、段階b)の第1発生に
    応答して、該結合された装置に一意的な識別子と、該結
    合された装置の所定形式に一意的な識別子とを含む信号
    及び監視メッセージを送信する段階と、 d)電話システムにおける少なくとも1つの位置におい
    て、電話システムのポートにおいて結合される装置の複
    数の所定形式のディフォルト機構と特性のレコードを維
    持する段階と、 e)電話システムにおける少なとも1つの位置におい
    て、かつ該メッセージ・チャネルを経て、ポート位置、
    機構と特性のレコードを維持し、該一意的識別子と該形
    式識別子は、各該ポート結合装置に関連する段階と、 f)段階c)の発生に応答して、かつ該一意的識別子
    が、該ポートの任意に関連したものとは異なる場合に、 i)該形式識別子が、段階e)におけレコードのモード
    であった形式識別子に対応する場合に、現ポート結合装
    置に該特性と機構をダウンロードし、そして段階e)に
    おいて、現ポート結合装置の一意的識別子に対応するた
    めに、一意的識別子のレコードを変更することと、 ii)形式識別子が、段階e)におけるレコードから作成
    されたものと異なる場合に、段階d)において維持さ
    れ、かつ現ポート結合装置の形式識別子に対応する形式
    ディフォルト機構と特性をダウンロードし、そして段階
    e)において、現ポート結合装置の識別子に対応するた
    めに、一意的識別子と形式識別子のレコードを変更する
    こととの一方を実行する段階とを含み、これにより1つ
    のポート結合装置は、別の装置によって置き換えられ、
    かつ電話システムにおいて自動的に動作することを特徴
    とする方法。
  10. 【請求項10】中央プロセッサーと複数のポートとを有
    する電話システムにおいて刺激及び機能的プロトコルに
    おいて信号及び監視メッセージを通信する方法であっ
    て、ポートの各々は、装置の結合のために利用され、各
    装置は、該刺激及び機能的プロトコルの1つにおける信
    号及び監視メッセージの受信に応答して装置の機能を制
    御するための処理装置と、ポートの動作信号フォーマッ
    トにおいて信号を交換するためのインターフェース装置
    とを含む方法において、 a)各ポートに関連した少なくとも1つの時多重メッセ
    ージ・チャネルを提供する段階と、 b)関連装置からメッセージの送信のために該ポートの
    1つを規則的に選択し、そして中央プロセッサーにおい
    て、選択された装置からメッセージを受信し、該メッセ
    ージは、刺激及び機能的プロトコルの1つである段階
    と、 c)中央プロセッサーにおいて、刺激メッセージと機能
    的メッセージを生成する段階と、 d)刺激メッセージが予定された装置に関連したメッセ
    ージ・チャネルを経て、該刺激メッセージの各々を送信
    する段階と、 e)中央プロセッサーからメッセージ・チャネルの各々
    を経て、該機能的メッセージの各々を送信する段階とを
    含むことを特徴とする方法。
JP63296412A 1988-03-10 1988-11-25 デジタル・キー電話システム Expired - Fee Related JPH0744716B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/166,345 US4893310A (en) 1987-11-30 1988-03-10 Digital key telephone system
US166345 1998-10-05

Publications (2)

Publication Number Publication Date
JPH01241294A JPH01241294A (ja) 1989-09-26
JPH0744716B2 true JPH0744716B2 (ja) 1995-05-15

Family

ID=22602888

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63296412A Expired - Fee Related JPH0744716B2 (ja) 1988-03-10 1988-11-25 デジタル・キー電話システム

Country Status (12)

Country Link
EP (1) EP0331838B2 (ja)
JP (1) JPH0744716B2 (ja)
CN (1) CN1013466B (ja)
AT (1) ATE86813T1 (ja)
AU (2) AU611499B2 (ja)
CA (1) CA1311286C (ja)
DE (1) DE3879175T2 (ja)
DK (1) DK661988A (ja)
ES (1) ES2039647T5 (ja)
NO (2) NO890730L (ja)
NZ (1) NZ227092A (ja)
PT (1) PT89159A (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4873682A (en) * 1987-11-30 1989-10-10 Northern Telecom Limited Digital key telephone system
CA2073066C (en) * 1990-04-12 1998-07-21 Albert George Offers Private telephone system with simplified command feature
US5463682A (en) 1992-08-25 1995-10-31 Bell Communications Research, Inc. Method of creating user-defined call processing procedures
US5511116A (en) 1992-08-25 1996-04-23 Bell Communications Research Inc. Method of creating and accessing value tables in a telecommunication service creation and execution environment
US5442690A (en) 1992-08-25 1995-08-15 Bell Communications Research, Inc. Telecommunication service record structure and method of execution
WO1994005112A1 (en) 1992-08-25 1994-03-03 Bell Communications Research, Inc. System and method for creating, transferring, and monitoring services in a telecommunication system
US5455853A (en) 1992-08-25 1995-10-03 Bell Communications Research, Inc. Method of creating a telecommunication service template
CN1036106C (zh) * 1993-09-29 1997-10-08 冶金工业部包头钢铁设计研究院 程控企业通信系统
US5892823A (en) 1996-03-27 1999-04-06 Hello Direct, Inc. Smart interface technology
US6343126B1 (en) 1996-03-27 2002-01-29 Hello Direct, Inc. Method and apparatus for interfacing analog telephone apparatus to a digital, analog or hybrid telephone switching system
US5912964A (en) * 1996-03-27 1999-06-15 Hello Direct, Inc. Adaptive telephone handset interface

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2047048B (en) * 1979-04-20 1983-04-20 Gen Electric Co Ltd Telephone systems
US4292474A (en) * 1979-08-13 1981-09-29 Oki Electronics Of America, Inc. Electronic key telephone system with bi-directional serial data stream station control
US4363936A (en) * 1980-02-11 1982-12-14 Stromberg-Carlson Corporation Telephone network including common equipment with message information and control information circuits for connecting to stations having multifunction telephones
JPS58198986A (ja) * 1982-05-17 1983-11-19 Tamura Electric Works Ltd ボタン電話装置の信号伝送方式
JPH0646824B2 (ja) * 1983-09-20 1994-06-15 日本電気株式会社 ボタン電話装置
US4534023A (en) * 1983-10-07 1985-08-06 At&T Information Systems Inc. Plural communication channel protocol support systems
US4730304A (en) * 1985-10-02 1988-03-08 American Telephone And Telegraph Company, At&T Bell Laboratories Data base creation in stored program controlled switching systems

Also Published As

Publication number Publication date
NO890731L (no) 1989-09-11
DE3879175T2 (de) 1996-09-19
AU2491588A (en) 1989-09-14
AU611499B2 (en) 1991-06-13
DK661988A (da) 1989-09-11
AU619423B2 (en) 1992-01-23
NO890730L (no) 1989-09-11
AU6846290A (en) 1991-03-07
NO890730D0 (no) 1989-02-21
JPH01241294A (ja) 1989-09-26
ATE86813T1 (de) 1993-03-15
ES2039647T5 (es) 1996-10-16
EP0331838A2 (en) 1989-09-13
DK661988D0 (da) 1988-11-25
DE3879175D1 (de) 1993-04-15
EP0331838B2 (en) 1996-06-12
PT89159A (pt) 1989-11-10
EP0331838A3 (en) 1990-05-30
CN1043055A (zh) 1990-06-13
NZ227092A (en) 1990-11-27
CA1311286C (en) 1992-12-08
NO890731D0 (no) 1989-02-21
EP0331838B1 (en) 1993-03-10
CN1013466B (zh) 1991-08-07
ES2039647T3 (es) 1993-10-01

Similar Documents

Publication Publication Date Title
US4322843A (en) Control information communication arrangement for a time division switching system
US4479195A (en) Data conference system
CA2095508C (en) Digital switching system connecting buses with incompatible protocols and telephone answering system and private automatic branch exchange with integrated voice and textual message recording
CA1150805A (en) Time division switching system control arrangement
EP0148175B1 (en) Control information communication arrangement for a time division switching system
JPS61502092A (ja) パケット交換回線交換統合交換機
JPH0667019B2 (ja) 交換機制御方式
JPS5915598B2 (ja) ボタン電話交換システム
US4140877A (en) Muliple highway time division multiplexed PABX communication system
JPH0318399B2 (ja)
EP0114822B1 (en) Communication arrangements for distributed control systems
JPH0744716B2 (ja) デジタル・キー電話システム
US4484324A (en) Control information communication arrangement for a time division switching system
KR970002743B1 (ko) 디지탈 키 전화 시스템
US4594712A (en) Remote data link transmit data formatter
JP2654026B2 (ja) ディジタルボタン電話装置
EP0319139A2 (en) Digital key telephone system
NZ234379A (en) Digital key telephone system: communicating signalling and supervision messages
CN1017860B (zh) 数字键控电话系统
JPS6370652A (ja) パケツト会議交換方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees