JPH07287698A - マイクロコンピュータのリセット回路 - Google Patents

マイクロコンピュータのリセット回路

Info

Publication number
JPH07287698A
JPH07287698A JP6104740A JP10474094A JPH07287698A JP H07287698 A JPH07287698 A JP H07287698A JP 6104740 A JP6104740 A JP 6104740A JP 10474094 A JP10474094 A JP 10474094A JP H07287698 A JPH07287698 A JP H07287698A
Authority
JP
Japan
Prior art keywords
microcomputer
transistor
switch
reset
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6104740A
Other languages
English (en)
Inventor
Hiroshi Shirakawa
浩 白川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP6104740A priority Critical patent/JPH07287698A/ja
Publication of JPH07287698A publication Critical patent/JPH07287698A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Microcomputers (AREA)

Abstract

(57)【要約】 【目的】 リセット端子のないマイクロコンピュータの
リセットを実現する。 【構成】 マイクロコンピュータ12の電源端子VDD
と、その電源23との間に、コレクタ・エミッタ間が直
列接続されたトランジスタ25を設ける。このトランジ
スタ25をオン状態にバイアスする抵抗器26と、操作
されたとき、トランジスタ25をオフ状態に制御するス
イッチ28とを設ける。このスイッチ28が操作されて
いないときには、電源23の電圧V23が、トランジスタ
25を通じてマイクロコンピュータ12にその動作電圧
として供給される。スイッチ28が操作されたときに
は、マイクロコンピュータ12に動作電圧として供給さ
れる電源の電圧V23が、トランジスタ25によりオフと
されてマイクロコンピュータ12がリセットされる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、マイクロコンピュー
タのリセット回路に関する。
【0002】
【従来の技術】例えば、シンセサイザ受信機において
は、受信周波数などを制御するためにマイクロコンピュ
ータが使用されているが、この場合、そのマイクロコン
ピュータは1チップIC化されているのが普通である。
【0003】
【発明が解決しようとする課題】ところで、マイクロコ
ンピュータが暴走したり、ハングアップしたときには、
そのマイクロコンピュータをリセットする必要がある。
【0004】しかし、シンセサイザ受信機などに使用さ
れるマイクロコンピュータを1チップIC化した場合、
そのICにリセット端子を設ける余裕のないことが多
い。したがって、シンセサイザ受信機にマイクロコンピ
ュータを設けるときには、そのマイクロコンピュータが
絶対に暴走したり、ハングアップしないようにプログラ
ムを組む必要があるが、そのようなプログラミングは無
理である。
【0005】この発明は、このような問題点を解決しよ
うとするものである。
【0006】
【課題を解決するための手段】このため、この発明にお
いては、各部の参照符号を後述の実施例に対応させる
と、1チップIC化されるとともに、リセット端子の設
けられていないマイクロコンピュータ12と、このマイ
クロコンピュータ12の電源端子VDDと、その電源23
との間に、コレクタ・エミッタ間が直列接続されたトラ
ンジスタ25と、このトランジスタ25をオン状態にバ
イアスする抵抗器26と、操作されたとき、トランジス
タ25をオフ状態に制御するスイッチ28とを設ける。
そして、このスイッチ28が操作されていないときに
は、電源23の電圧V23が、トランジスタ25を通じて
マイクロコンピュータ12にその動作電圧として供給さ
れ、スイッチ28が操作されたときには、マイクロコン
ピュータ12に動作電圧として供給される電源の電圧V
23が、トランジスタ25によりオフとされてマイクロコ
ンピュータ12がリセットされるようにしたものであ
る。
【0007】
【作用】スイッチ28をオンにすると、トランジスタ2
5がオフとなってマイクロコンピュータ12はリセット
される。
【0008】
【実施例】図1は、この発明をシンセサイザ受信機に適
用した場合の一例を示し、この図において、11はスー
パーヘテロダイン方式およびシンセサイザ方式に構成さ
れた受信回路、12はシステム制御用のマイクロコンピ
ュータを示す。このマイクロコンピュータ12は、図示
はしないが、CPU、ROM、RAM、ポートなどを有
して1チップIC化されているものである。また、この
マイクロコンピュータ12を構成するICには、上記の
ようにリセット端子が設けられていない。
【0009】そして、受信回路11と、マイクロコンピ
ュータ12との間で各種の信号がアクセスされるととも
に、マイクロコンピュータ12には各種の操作キー13
が接続される。こうして、キー13を操作すると、その
キー操作に対応して受信回路11が制御され、選局など
が行われる。
【0010】また、21は電源用の電池、22はACア
ダプタ(図示せず)の出力プラグが接続されるAC入力
ジャックを示す。この例においては、電池21の公称出
力電圧は6Vである。そして、電池21の+側電極が、
ジャック22のスイッチ接点22Bに接続されるととも
に、ジャック22のホット側接点22Aが受信回路11
の電源ラインに接続される。また、電池21の−側電極
が接地されるとともに、ジャック22のコールド側接点
22Cも接地される。
【0011】したがって、ジャック22にACアダプタ
の出力プラグが差し込まれていない場合には、電池21
の出力電圧が、ジャック22の接点22B、22Aを通
じて受信回路11にその動作電圧として供給される。ま
た、ジャック22にACアダプタの出力プラグが差し込
まれている場合には、その出力プラグからの直流電圧
が、接点22Aを通じて受信回路11にその動作電圧と
して供給される。
【0012】そして、キー13のうちの電源キーを操作
すると、マイクロコンピュータ12により、受信回路1
1の電源のオンオフが切り換えられる。また、マイクロ
コンピュータ12も、電源キーをオフにした場合には、
パワーダウンモード(スリープモード)となってキー入
力だけを受け付けるとともに、消費電力が最小になり、
電源キーをオンにした場合には、ノーマルモードとなっ
てすべての処理を行うものである。
【0013】さらに、接点22Aに得られる直流電圧
が、定電圧回路23に供給されて例えば3Vの電圧V23
に安定化される。そして、定電圧回路23の出力端と接
地との間に、電池交換時のバックアップ用の大容量のコ
ンデンサ24が接続される。そして、定電圧回路23の
出力端が、トランジスタ25のエミッタ・コレクタ間を
通じてマイクロコンピュータ12を構成するICの+側
の電源端子VDDに接続され、このICの−側電源端子
(共通端子)VSSが接地される。
【0014】また、トランジスタ25のベースと接地と
の間に、バイアス用の抵抗器26が接続されるととも
に、トランジスタ25のエミッタとベースとの間に、抵
抗器27とスイッチ28との直列回路が接続される。な
お、この場合、抵抗器27は、抵抗器26に比べて十分
に小さい値とされる。また、スイッチ28は、ノンロッ
クタイプの常開スイッチとされるとともに、いつもは操
作しにくい場所に設けられる。例えば、スイッチ28は
タクトスイッチとされるとともに、電池21を電池ボッ
クスから出したときに、ボールペンの先端などにより押
すことのできる場所に配置される。
【0015】このような構成によれば、いつもはスイッ
チ28がオフであり、トランジスタ25は抵抗器26に
よりバイアスされてオンなので、定電圧回路23の出力
電圧V23が、トランジスタ25を通じてマイクロコンピ
ュータ12にその動作電圧として供給され、マイクロコ
ンピュータ12は正常に動作する。
【0016】しかし、電池21を抜いてスイッチ28を
オンにすると、抵抗器27によりトランジスタ25のベ
ースには、電圧V23が供給されてトランジスタ25はオ
フとなり、出力電圧V23はマイクロコンピュータ12に
供給されなくなる。
【0017】そして、その後、スイッチ28をオフにす
ると、トランジスタ25がオンとなってマイクロコンピ
ュータ12に電圧V23が動作電圧として供給されるよう
になる。したがって、このとき、マイクロコンピュータ
12のCPUは、ROMのプログラムを最初から実行す
ることになり、これはリセットを行った場合と等価であ
る。
【0018】したがって、マイクロコンピュータ12が
暴走したり、ハングアップしたような場合、スイッチ2
8を一時的にオンにすれば、マイクロコンピュータ12
をリセットすることができる。
【0019】なお、マイクロコンピュータ12のリセッ
ト時、マイクロコンピュータ12の電源をオフにしてい
るので、マイクロコンピュータ12のRAMに記憶され
ているデータが初期化されてしまうが、リセット端子を
使用してリセットを行う場合にも、各部が初期化されて
RAMのデータも初期化されるので、問題はない。
【0020】
【発明の効果】上述のように、この発明によれば、マイ
クロコンピュータ12を構成しているICにリセット端
子がなくても、リセットを行うことができる。
【0021】また、単にマイクロコンピュータ12をリ
セットするだけなら、トランジスタ25を設ける代わり
に、コンデンサ24と並列に、常開スイッチと、保護用
の抵抗器との直列回路を接続しておき、その常開スイッ
チをオンにすることより、マイクロコンピュータ12に
供給される電圧V23をオフとし、この結果、マイクロコ
ンピュータ12をリセットすることもできる。
【0022】しかし、この場合には、その常開スイッチ
が電池21を抜かないと操作できないような場所に設け
てあっても、ACアダプタが接続されている場合には、
ACアダプタに過大な電流が流れ、ACアダプタを破壊
する危険がある。また、コンデンサ24は、電池21の
交換時にマイクロコンピュータ12のデータをバックア
ップするためかなりの大容量とされているので、コンデ
ンサ24がカラになるまで、その常開スイッチを十分な
時間にわたってオンにしている必要があり、リセットに
時間がかかってしまう。
【0023】しかし、この発明によれば、電池21やA
Cアダプタが接続されていても、それらに過大な電流が
流れることがなく、破壊する危険がない。また、スイッ
チ28を一時的にオンにするだけで、マイクロコンピュ
ータ12をリセットすることができ、リセットに時間が
かからない。しかも、図からも明きらかように、構成が
簡単である。
【0024】さらに、抵抗器26にトランジスタ25の
ベース電流が流れるが、トランジスタ25として電流増
幅率の十分に大きいものを使用することにより、トラン
ジスタ25のベース電流を無視することができる。
【図面の簡単な説明】
【図1】この発明の一例を示す接続図である。
【符号の説明】
11 受信回路 12 マイクロコンピュータ 21 電池 22 AC入力ジャック 23 定電圧回路 25 トランジスタ 28 リセット用スイッチ

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】1チップIC化されるとともに、リセット
    端子の設けられていないマイクロコンピュータと、 このマイクロコンピュータの電源端子と、その電源との
    間に、コレクタ・エミッタ間が直列接続されたトランジ
    スタと、 このトランジスタをオン状態にバイアスする抵抗器と、 操作されたとき、上記トランジスタをオフ状態に制御す
    るスイッチとを有し、 このスイッチが操作されていないときには、上記電源の
    電圧が、上記トランジスタを通じて上記マイクロコンピ
    ュータにその動作電圧として供給され、 上記スイッチが操作されたときには、上記マイクロコン
    ピュータに上記動作電圧として供給される上記電源の電
    圧が、上記トランジスタによりオフとされて上記マイク
    ロコンピュータがリセットされるようにしたマイクロコ
    ンピュータのリセット回路。
  2. 【請求項2】請求項1に記載のマイクロコンピュータの
    リセット回路において、 上記スイッチはノンロックタイプの常開スイッチとさ
    れ、 このスイッチが、上記トランジスタのベース・エミッタ
    間に並列に接続されるようにしたマイクロコンピュータ
    のリセット回路。
JP6104740A 1994-04-19 1994-04-19 マイクロコンピュータのリセット回路 Pending JPH07287698A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6104740A JPH07287698A (ja) 1994-04-19 1994-04-19 マイクロコンピュータのリセット回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6104740A JPH07287698A (ja) 1994-04-19 1994-04-19 マイクロコンピュータのリセット回路

Publications (1)

Publication Number Publication Date
JPH07287698A true JPH07287698A (ja) 1995-10-31

Family

ID=14388902

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6104740A Pending JPH07287698A (ja) 1994-04-19 1994-04-19 マイクロコンピュータのリセット回路

Country Status (1)

Country Link
JP (1) JPH07287698A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012008630A (ja) * 2010-06-22 2012-01-12 Nec Access Technica Ltd シリアルメモリ・コントロールシステム、方法およびプログラム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012008630A (ja) * 2010-06-22 2012-01-12 Nec Access Technica Ltd シリアルメモリ・コントロールシステム、方法およびプログラム

Similar Documents

Publication Publication Date Title
EP0008501A1 (en) Power supply circuit for a data processor
US5692203A (en) Power up/power down for electronic hardware which conserves electric power
US8200997B2 (en) Computer wake up circuit includes a switch configured to prevent a control signals from an I/O controller being transmitted to south-bridge
US20010015637A1 (en) Power supply circuit in which ripple reducing ability is maintained even when power supply voltage drops
JPH07287698A (ja) マイクロコンピュータのリセット回路
US7583556B2 (en) Switching circuit for CMOS circuit
JP4599774B2 (ja) 電子機器
KR0138768B1 (ko) 소멸성 메모리 보존 시스템
KR100691040B1 (ko) 메모리 카드 탑재 기능을 갖는 전자 기기의 절전 회로
US7400900B2 (en) Mobile terminal
CN218214614U (zh) 一种控制电路及电子设备
JPH0620181Y2 (ja) リセット装置
JPH0124656Y2 (ja)
JPH08111932A (ja) 電源装置
JPH06253531A (ja) Lcdバイアス電源回路
JP2517442B2 (ja) 電子機器の盗難防止装置及び盗難防止機能内蔵半導体集積回路
JPS63288309A (ja) 電子機器の電源スイッチング制御回路
JPH0119479Y2 (ja)
JP3412026B2 (ja) 交直両用形電子機器の電源選択装置
JPH04190412A (ja) マイクロコンピュータの電源供給装置
KR20020054596A (ko) 전력 소모 절감 장치와 그 방법
JP2732677B2 (ja) メモリバックアップ用電圧検出回路
JPH07141065A (ja) 集積回路装置
JPS6330835B2 (ja)
JPH03196319A (ja) バックアップ電源装置