JPH07202702A - D/a conversion circuit - Google Patents

D/a conversion circuit

Info

Publication number
JPH07202702A
JPH07202702A JP5333999A JP33399993A JPH07202702A JP H07202702 A JPH07202702 A JP H07202702A JP 5333999 A JP5333999 A JP 5333999A JP 33399993 A JP33399993 A JP 33399993A JP H07202702 A JPH07202702 A JP H07202702A
Authority
JP
Japan
Prior art keywords
circuit
peak
hold circuit
pulse
pulse signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5333999A
Other languages
Japanese (ja)
Inventor
Takuji Mizukami
拓二 水上
Nobuo Sakai
宣夫 坂井
Kanta Motoki
幹太 元木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP5333999A priority Critical patent/JPH07202702A/en
Publication of JPH07202702A publication Critical patent/JPH07202702A/en
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

PURPOSE:To obtain a highly precision D/A conversion circuit in which the response and the stability are established in a compatible way. CONSTITUTION:A pulse signal generating circuit 21 generates a PWM signal proportional to a received digital value for a prescribed period. When a pulse of the PWM signal is received at a charging input terminal, a 1st peak hold circuit 22 is charged by said PWM signal as a power supply and holds a peak level of the charged voltage and discharged when a succeeding pulse is given to a discharge input terminal. The charging, peak holding and discharging are repeated alternately. A 2nd peak hold circuit 23 repeats alternately the charging, peak holding, discharging of the PWM signal alternately but implements the process in a reverse timing to that of the 1st peak hold circuit 22. A switch circuit 24 selects a holding output voltage of the 1st peak hold circuit 22 and the 2nd peak hold circuit 23 to provide an output of the selected voltage as an analog voltage.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、ディジタル−アナロ
グ変換回路に関し、さらに詳しくは、応答性と安定性と
を両立させ得るディジタル−アナログ変換回路に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digital-analog conversion circuit, and more particularly, it relates to a digital-analog conversion circuit capable of achieving both responsiveness and stability.

【0002】[0002]

【従来の技術】図7は、従来のディジタル−アナログ変
換回路の一例の構成ブロック図である。このディジタル
−アナログ変換回路50は、PWM回路21により、一
定の周期と,一定の振幅と,入力されたディジタル値に
応じたパルス幅とを持つパルス信号を生成し、そのパル
ス信号をLPF回路52で平滑化し、アナログ電圧を出
力するものである。
2. Description of the Related Art FIG. 7 is a block diagram showing an example of a conventional digital-analog conversion circuit. The digital-analog conversion circuit 50 uses the PWM circuit 21 to generate a pulse signal having a constant cycle, a constant amplitude, and a pulse width according to the input digital value, and the pulse signal is generated by the LPF circuit 52. The output voltage is smoothed and output as an analog voltage.

【0003】[0003]

【発明が解決しようとする課題】上記従来のディジタル
−アナログ変換回路50では、LPF回路52の時定数
の設定が難しく、応答性と安定性とを両立させることが
困難な問題点がある。すなわち、パルス信号の周期τに
対するLPF回路52の時定数を小さくすると、応答性
は良くなるが、図8に示すように、パルス信号の周期τ
でアナログ電圧が変動してしまう。一方、パルス信号の
周期τに対するLPF回路52の時定数を大きくする
と、安定性は良くなるが、図9に実線で示すように、ア
ナログ電圧の応答性が悪くなる(なお、点線は応答性が
良い場合を示す)。そこで、この発明の目的は、応答性
と安定性とを両立させ得るディジタル−アナログ変換回
路を提供することにある。
In the above conventional digital-analog conversion circuit 50, it is difficult to set the time constant of the LPF circuit 52, and it is difficult to achieve both responsiveness and stability. That is, if the time constant of the LPF circuit 52 with respect to the period τ of the pulse signal is reduced, the response is improved, but as shown in FIG.
Causes the analog voltage to fluctuate. On the other hand, when the time constant of the LPF circuit 52 with respect to the period τ of the pulse signal is increased, the stability is improved, but the responsiveness of the analog voltage is deteriorated as shown by the solid line in FIG. Show good cases). Therefore, an object of the present invention is to provide a digital-analog conversion circuit that can achieve both responsiveness and stability.

【0004】[0004]

【課題を解決するための手段】この発明のディジタル−
アナログ変換回路は、入力されたディジタル値に応じた
振幅・時間積のパルス信号を所定期間ごとに生成するパ
ルス信号生成回路と、前記所定期間ごとに前記パルス信
号の充電およびピーク・ホールドと放電とを交互に繰り
返す第1のピーク・ホールド回路と、その第1のピーク
・ホールド回路の充放電のタイミングと逆のタイミング
で前記パルス信号の充電およびピーク・ホールドと放電
とを交互に繰り返す第2のピーク・ホールド回路と、前
記第1のピーク・ホールド回路の出力電圧および前記第
2のピーク・ホールド回路の出力電圧のうちホールドさ
れた方を交互に選んでアナログ電圧を出力するスイッチ
回路とを具備してなることを構成上の特徴とするもので
ある。
DISCLOSURE OF THE INVENTION Digital of the Invention
The analog conversion circuit includes a pulse signal generation circuit that generates a pulse signal having an amplitude-time product corresponding to an input digital value for each predetermined period, and charging, peak hold, and discharge of the pulse signal for each predetermined period. And a second peak-and-hold circuit for alternately repeating charging and discharging of the pulse signal at a timing opposite to the charging and discharging timing of the first peak-and-hold circuit. A peak hold circuit; and a switch circuit that alternately selects the held output voltage of the first peak hold circuit and the output voltage of the second peak hold circuit to output an analog voltage. What is done is a structural feature.

【0005】上記構成において、パルス信号生成回路と
しては、PWM回路やPAM回路のような時分割型のD
/A変換器や,積分型のD/A変換器などを用いること
が出来る。
In the above structure, the pulse signal generating circuit is a time division type D such as a PWM circuit or a PAM circuit.
An A / A converter or an integral type D / A converter can be used.

【0006】[0006]

【作用】この発明のディジタル−アナログ変換回路で
は、パルス信号生成回路が、入力されたディジタル値に
応じた振幅・時間積のパルス信号を所定周期で生成し、
第1のピーク・ホールド回路および第2のピーク・ホー
ルド回路へ入力する。第1のピーク・ホールド回路は、
パルス信号が入力されると、当該パルス信号を電源とし
て充電し、充電電圧のピーク・ホールドを行う。そし
て、次にパルス信号が入力されると、放電を行う。この
ように、パルス信号の入力を契機として、パルス信号の
充電およびピーク・ホールドと、その放電とを交互に繰
り返す。一方、第2のピーク・ホールド回路も、パルス
信号の入力を契機として、パルス信号の充電およびピー
ク・ホールドと、その放電とを交互に繰り返す。ただ
し、そのタイミングは、第1のピーク・ホールド回路と
逆になっている。そして、スイッチ回路は、前記第1の
ピーク・ホールド回路のホールド電圧と、前記第2のピ
ーク・ホールド回路のホールド電圧のうちのホールドし
た方を選択し、アナログ電圧として出力する。
In the digital-analog conversion circuit of the present invention, the pulse signal generation circuit generates the pulse signal of the amplitude-time product according to the input digital value at a predetermined cycle,
Input to the first peak-hold circuit and the second peak-hold circuit. The first peak hold circuit is
When the pulse signal is input, the pulse signal is charged as a power source to perform peak hold of the charging voltage. Then, when a pulse signal is next input, discharge is performed. In this way, the charging and peak-holding of the pulse signal and the discharging thereof are alternately repeated with the input of the pulse signal as a trigger. On the other hand, the second peak-hold circuit also repeats charging and peak-holding of the pulse signal and discharging thereof, triggered by the input of the pulse signal. However, the timing is opposite to that of the first peak hold circuit. Then, the switch circuit selects one of the hold voltage of the first peak hold circuit and the hold voltage of the second peak hold circuit, which is held, and outputs it as an analog voltage.

【0007】さて、パルス信号の生成周期τに対するピ
ーク・ホールド回路の充電時定数を小さくすると、応答
性が良くなる。ただし、従来の技術で説明した理由によ
り、1つのピーク・ホールド回路だけでは、安定性は悪
くなる。ところが、逆のタイミングで動作する2つのピ
ーク・ホールド回路を使用し、ホールドしたホールド電
圧の方を選択して出力するから、見掛け上、アナログ電
圧は安定したものとなる。従って、応答性と安定性とを
両立させることが出来る。
By reducing the charging time constant of the peak hold circuit with respect to the pulse signal generation period τ, the response is improved. However, due to the reason explained in the prior art, the stability becomes poor with only one peak hold circuit. However, since the two peak hold circuits that operate at opposite timings are used and the held voltage that is held is selected and output, the analog voltage is apparently stable. Therefore, both responsiveness and stability can be achieved.

【0008】[0008]

【実施例】以下、図に示す実施例によりこの発明をさら
に詳細に説明する。なお、これによりこの発明が限定さ
れるものではない。図1は、この発明のディジタル−ア
ナログ変換回路の一実施例のブロック図である。このデ
ィジタル−アナログ変換回路20は、入力されたディジ
タル値に応じた振幅・時間積のパルス信号を所定周期で
生成するパルス信号生成回路21と、充電用入力端子に
入力されたパルス信号(図3のエ)を電源として充電し
ピーク・ホールドを行うと共にその次に放電用入力端子
にパルス信号(図3のキ)が入力されると放電を行うこ
とを繰り返す第1のピーク・ホールド回路22と、その
第1のピーク・ホールド回路22とは逆相のタイミング
で前記充電およびピーク・ホールドとその放電とを繰り
返す第2のピーク・ホールド回路23と、前記第1のピ
ーク・ホールド回路22のホールド電圧と前記第2のピ
ーク・ホールド回路23のホールド電圧のうちのホール
ドした方を選択しアナログ電圧として出力するスイッチ
回路24と、前記第1のピーク・ホールド回路22,第
2のピーク・ホールド回路23およびスイッチ回路24
の作動を制御する制御回路25とを具備して構成されて
いる。
The present invention will be described in more detail with reference to the embodiments shown in the drawings. The present invention is not limited to this. FIG. 1 is a block diagram of an embodiment of a digital-analog conversion circuit of the present invention. The digital-analog conversion circuit 20 includes a pulse signal generation circuit 21 that generates a pulse signal having an amplitude-time product corresponding to an input digital value in a predetermined cycle, and a pulse signal input to a charging input terminal (see FIG. 3). D) is charged as a power source to perform peak hold, and then discharges again when a pulse signal (key in FIG. 3) is input to the discharge input terminal. , A second peak-hold circuit 23 that repeats the charging and peak-holding and discharging at the timing opposite to that of the first peak-holding circuit 22, and a hold of the first peak-holding circuit 22. A switch circuit 24 for selecting the held voltage or the held voltage of the second peak hold circuit 23 and outputting it as an analog voltage; The first peak hold circuit 22, the second peak hold circuit 23 and the switch circuit 24
And a control circuit 25 for controlling the operation of.

【0009】図2は、前記ディジタル−アナログ変換回
路20の詳細な回路例である。パルス信号生成回路21
は、PWM回路21により構成される。第1のピーク・
ホールド回路22は、AND回路G1と、充電用抵抗R
1と、ダイオードD1と、コンデンサC1と、放電用ト
ランジスタT1とにより構成される。第2のピーク・ホ
ールド回路23は、AND回路G2と、充電用抵抗R2
と、ダイオードD2と、コンデンサC2と、放電用トラ
ンジスタT2とにより構成される。スイッチ回路24
は、2つのアナログスイッチAS1,AS2により構成
される。制御回路25は、2つのフリップフロップ25
1,256と、2つのNOT回路252,255と、2
つのAND回路253,254とにより構成される。
FIG. 2 is a detailed circuit example of the digital-analog conversion circuit 20. Pulse signal generation circuit 21
Is constituted by the PWM circuit 21. First peak
The hold circuit 22 includes an AND circuit G1 and a charging resistor R.
1, a diode D1, a capacitor C1, and a discharging transistor T1. The second peak hold circuit 23 includes an AND circuit G2 and a charging resistor R2.
, A diode D2, a capacitor C2, and a discharging transistor T2. Switch circuit 24
Is composed of two analog switches AS1 and AS2. The control circuit 25 has two flip-flops 25.
1, 256, two NOT circuits 252, 255, and 2
It is composed of two AND circuits 253 and 254.

【0010】次に、前記ディジタル−アナログ変換回路
20の動作を説明する。まず、パルス信号生成回路21
は、図3のアに示すように、一定の周期τと,一定の振
幅Aと,入力されたディジタル値に応じたパルス幅Wと
を持つパルス信号PWMを生成する。フリップフロップ
251は、クロック信号により出力を反転するように接
続されており、パルス信号PWMをクロック信号として
入力されているので、図3のイ,ウに示すように、FF
信号1Q,not1Qを出力する。
Next, the operation of the digital-analog conversion circuit 20 will be described. First, the pulse signal generation circuit 21
Generates a pulse signal PWM having a constant period τ, a constant amplitude A, and a pulse width W according to the input digital value, as shown in FIG. The flip-flop 251 is connected so as to invert the output according to the clock signal and receives the pulse signal PWM as the clock signal. Therefore, as shown in (a) and (c) of FIG.
The signals 1Q and not1Q are output.

【0011】AND回路G1には、パルス信号PWMお
よびFF信号1Qが入力される。そこで、AND回路G
1は、図3のエに示すように、パルス信号PWMの1つ
飛びのパルスを出力する。このパルスは、抵抗R1,ダ
イオードD1を介してコンデンサC1を充電する。AN
D回路G2には、パルス信号PWMおよびFF信号not
1Qが入力される。そこで、AND回路G2は、図3の
オに示すように、パルス信号PWMの1つ飛びのパルス
を出力する。このパルスは、図3のエとは逆相である。
そして、このパルスは、抵抗R2,ダイオードD2を介
してコンデンサC2を充電する。
The pulse signal PWM and the FF signal 1Q are input to the AND circuit G1. Therefore, the AND circuit G
As shown in FIG. 3D, 1 outputs a pulse every other pulse of the pulse signal PWM. This pulse charges the capacitor C1 via the resistor R1 and the diode D1. AN
The D circuit G2 has a pulse signal PWM and an FF signal not.
1Q is input. Therefore, the AND circuit G2 outputs a pulse every other pulse of the pulse signal PWM, as shown in FIG. This pulse has an opposite phase to that in FIG.
Then, this pulse charges the capacitor C2 via the resistor R2 and the diode D2.

【0012】NOT回路252は、図3のカに示すよう
に、パルス信号PWMを反転した反転パルス信号notP
WMを出力する。
The NOT circuit 252, as shown in FIG. 3F, has an inverted pulse signal notP obtained by inverting the pulse signal PWM.
Output WM.

【0013】AND回路253には、反転パルス信号n
otPWMおよびFF信号not1Qが入力される。そこ
で、AND回路253は、図3のキに示すように、図3
のエのパルスの立上がりから図3のオのパルスの立下が
りまでLで、図3のオのパルスの立下がりから図3のエ
のパルスの立上がりまでHのパルスを出力する。このパ
ルスは、Lのとき放電用トランジスタT1をオフさせ、
Hのとき放電用トランジスタT1をオンさせる。従っ
て、放電用トランジスタT1は、コンデンサC1の充電
開始時からコンデンサC2の充電終了時まで、オフであ
る。また、コンデンサC2の充電終了時からコンデンサ
C1の充電開始時まで、オンであり、この間にコンデン
サC1を放電させる。そこで、コンデンサC1の電圧V
1は、図4の(a)に示すように変化する。
The AND circuit 253 has an inverted pulse signal n.
The otPWM and the FF signal not1Q are input. Therefore, the AND circuit 253, as shown in FIG.
3 is output from the rising edge of the pulse in FIG. 3 to the falling edge of the pulse in FIG. 3E, and the H pulse is output from the falling edge of the pulse in FIG. 3E to the rising edge of the pulse in FIG. When this pulse is L, the discharge transistor T1 is turned off,
When it is H, the discharging transistor T1 is turned on. Therefore, the discharging transistor T1 is off from the start of charging the capacitor C1 to the end of charging the capacitor C2. Further, it is on from the end of charging the capacitor C2 to the start of charging the capacitor C1, and the capacitor C1 is discharged during this period. Therefore, the voltage V of the capacitor C1
1 changes as shown in FIG.

【0014】AND回路254には、反転パルス信号n
otPWMおよびFF信号1Qが入力される。そこで、
AND回路254は、図3のクに示すように、図3のエ
のパルスの立下がりから図3のオのパルスの立上がりま
でHで、図3のオのパルスの立上がりから図3のエのパ
ルスの立下がりまでLのパルスを出力する。このパルス
は、Hのとき放電用トランジスタT2をオンさせ、Lの
とき放電用トランジスタT2をオフさせる。従って、放
電用トランジスタT2は、コンデンサC2の充電開始時
からコンデンサC1の充電終了時まで、オフである。ま
た、コンデンサC1の充電終了時からコンデンサC2の
充電開始時まで、オンであり、この間にコンデンサC2
を放電させる。そこで、コンデンサC2の電圧V2は、
図4の(b)に示すように変化する。
The AND circuit 254 has an inverted pulse signal n
The otPWM and the FF signal 1Q are input. Therefore,
As shown in FIG. 3C, the AND circuit 254 is H from the fall of the pulse of FIG. 3E to the rise of the pulse of E of FIG. 3, and from the rise of the pulse of E of FIG. The L pulse is output until the pulse falls. When this pulse is H, the discharging transistor T2 is turned on, and when it is L, the discharging transistor T2 is turned off. Therefore, the discharging transistor T2 is off from the start of charging the capacitor C2 to the end of charging the capacitor C1. Further, it is on from the end of charging the capacitor C1 to the start of charging the capacitor C2, and the capacitor C2 is in the meantime.
To discharge. Therefore, the voltage V2 of the capacitor C2 is
It changes as shown in FIG.

【0015】NOT回路255は、図3のケに示すよう
に、図3のキのパルスを反転したパルスを出力する。
The NOT circuit 255 outputs a pulse obtained by inverting the pulse indicated by X in FIG. 3, as shown in FIG.

【0016】フリップフロップ256は、図3のケのパ
ルスのLによりクリアされ、図3のクのパルスの立上が
りによりHになるように接続されているので、図3の
コ,サに示すように、FF信号2Q,not2Qを出力す
る。アナログスイッチAS1は、FF信号2QがHのと
きオンとなり、Lのときオフになる。アナログスイッチ
AS2は、FF信号not2QがHのときオンとなり、L
のときオフになる。従って、出力されるアナログ電圧
は、図4の(c)に示す太線のように、電圧V1,V2
のホールドした方を選択した電圧信号となる。
Since the flip-flop 256 is connected so that it is cleared by the L of the pulse shown in FIG. 3 and becomes H by the rise of the pulse of K shown in FIG. 3, as shown in FIGS. , FF signals 2Q and not2Q are output. The analog switch AS1 is turned on when the FF signal 2Q is H, and turned off when the FF signal 2Q is L. The analog switch AS2 is turned on when the FF signal not2Q is H, and L
It turns off when. Therefore, the output analog voltage is the voltage V1, V2 as shown by the thick line in FIG.
The held voltage becomes the selected voltage signal.

【0017】以上のディジタル−アナログ変換回路20
によれば、パルス信号PWMの周期τに対するピーク・
ホールド回路22,23の時定数(R1*C1,R2*
C2)を小さくして良好な応答性を得られると共に、電
圧V1,V2の安定した方を選択して出力するから良好
な安定性をも得られる。すなわち、図5に示すように、
パルス信号の周期τでアナログ電圧が変動することがな
く、また、図6に示すように、入力されたディジタル値
の変化が急な場合でも、出力されるアナログ電圧の応答
性が良くなる。
The above digital-analog conversion circuit 20
According to, according to
Time constants of the hold circuits 22 and 23 (R1 * C1, R2 *
Good response can be obtained by reducing C2), and good stability can be obtained because the stable one of the voltages V1 and V2 is selected and output. That is, as shown in FIG.
The analog voltage does not fluctuate in the cycle τ of the pulse signal, and as shown in FIG. 6, the responsiveness of the output analog voltage improves even when the input digital value changes abruptly.

【0018】[0018]

【発明の効果】この発明のディジタル−アナログ変換回
路によれば、応答性と安定性とを両立させることが出来
る。従って、高精度のディジタル−アナログ変換回路を
得ることが出来る。
According to the digital-analog conversion circuit of the present invention, both responsiveness and stability can be achieved. Therefore, a highly accurate digital-analog conversion circuit can be obtained.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明のディジタル−アナログ変換回路の一
実施例のブロック図である。
FIG. 1 is a block diagram of an embodiment of a digital-analog conversion circuit of the present invention.

【図2】図1のディジタル−アナログ変換回路の詳細回
路図である。
FIG. 2 is a detailed circuit diagram of the digital-analog conversion circuit of FIG.

【図3】図2の回路の各部の波形図である。FIG. 3 is a waveform diagram of each part of the circuit of FIG.

【図4】ホールド電圧とアナログ電圧の関係の説明図で
ある。
FIG. 4 is an explanatory diagram of a relationship between a hold voltage and an analog voltage.

【図5】パルス信号周期程度の短い期間で見たアナログ
電圧の変化のグラフである。
FIG. 5 is a graph showing a change in analog voltage observed in a short period of about a pulse signal period.

【図6】パルス信号の周期より十分長い期間で見たアナ
ログ電圧の変化のグラフである。
FIG. 6 is a graph showing changes in analog voltage observed during a period sufficiently longer than the period of a pulse signal.

【図7】従来のディジタル−アナログ変換回路の一例の
ブロック図である。
FIG. 7 is a block diagram of an example of a conventional digital-analog conversion circuit.

【図8】パルス信号周期程度の短い期間で見たアナログ
電圧の変化のグラフである。
FIG. 8 is a graph showing a change in analog voltage observed in a short period of about a pulse signal cycle.

【図9】パルス信号の周期より十分長い期間で見たアナ
ログ電圧の変化のグラフである。
FIG. 9 is a graph of changes in analog voltage observed during a period sufficiently longer than the period of a pulse signal.

【符号の説明】[Explanation of symbols]

20 ディジタル−アナログ変換回路 21 アナログ信号生成回路 22 第1のピーク・ホールド回路 23 第2のピーク・ホールド回路 24 スイッチ回路 25 制御回路 20 Digital-Analog Converter Circuit 21 Analog Signal Generation Circuit 22 First Peak-Hold Circuit 23 Second Peak-Hold Circuit 24 Switch Circuit 25 Control Circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 入力されたディジタル値に応じた振幅・
時間積のパルス信号を所定期間ごとに生成するパルス信
号生成回路と、前記所定期間ごとに前記パルス信号の充
電およびピーク・ホールドと放電とを交互に繰り返す第
1のピーク・ホールド回路と、その第1のピーク・ホー
ルド回路の充放電のタイミングと逆のタイミングで前記
パルス信号の充電およびピーク・ホールドと放電とを交
互に繰り返す第2のピーク・ホールド回路と、前記第1
のピーク・ホールド回路の出力電圧および前記第2のピ
ーク・ホールド回路の出力電圧のうちホールドされた方
を交互に選んでアナログ電圧を出力するスイッチ回路と
を具備してなることを特徴とするディジタル−アナログ
変換回路。
1. Amplitude according to an input digital value
A pulse signal generation circuit that generates a pulse signal of a time product for each predetermined period, a first peak hold circuit that alternately repeats charging, peak hold, and discharge of the pulse signal for each predetermined period, and a first peak hold circuit for the first peak hold circuit. A second peak and hold circuit which alternately repeats charging and peak holding and discharging of the pulse signal at a timing opposite to the charging and discharging timing of the first peak and hold circuit;
Of the output voltage of the peak-hold circuit and the output voltage of the second peak-hold circuit are alternately selected to output an analog voltage. -Analog conversion circuit.
JP5333999A 1993-12-28 1993-12-28 D/a conversion circuit Pending JPH07202702A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5333999A JPH07202702A (en) 1993-12-28 1993-12-28 D/a conversion circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5333999A JPH07202702A (en) 1993-12-28 1993-12-28 D/a conversion circuit

Publications (1)

Publication Number Publication Date
JPH07202702A true JPH07202702A (en) 1995-08-04

Family

ID=18272368

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5333999A Pending JPH07202702A (en) 1993-12-28 1993-12-28 D/a conversion circuit

Country Status (1)

Country Link
JP (1) JPH07202702A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001257530A (en) * 2000-03-09 2001-09-21 Seiko Epson Corp Temperature compensated oscillator, communication equipment and electronic appliance
KR100434146B1 (en) * 2002-02-28 2004-06-04 엘지산전 주식회사 Precision improvement method for analog output of controller

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001257530A (en) * 2000-03-09 2001-09-21 Seiko Epson Corp Temperature compensated oscillator, communication equipment and electronic appliance
KR100434146B1 (en) * 2002-02-28 2004-06-04 엘지산전 주식회사 Precision improvement method for analog output of controller

Similar Documents

Publication Publication Date Title
US6181269B1 (en) Method for controlling an analog/digital converter
JP2000188528A (en) Pulse generator
JPH06252718A (en) Pulse-width modulated pulse generator
JP2003008404A (en) Oscillation circuit
US20050029994A1 (en) Pulse-width modulation circuit and switching amplifier using the same
JP2004282352A (en) Saw-tooth wave generator circuit
JPH07202702A (en) D/a conversion circuit
JPH0350646B2 (en)
JPS6351574B2 (en)
JP2979934B2 (en) Digital temperature compensated oscillator
JP3345209B2 (en) Multiplier circuit
JP3222308B2 (en) Electric signal delay circuit
JP2000091891A (en) Pulse generation circuit
JPH06224705A (en) Oscillating circuit
JPH04267620A (en) Triangle wave oscillation circuit
JPH05275995A (en) Feedback type pulse width modulating circuit
JP2513285B2 (en) Sampling pulse generation circuit
JP2000013193A (en) Constant current circuit and pulse width conversion circuit
JP3098531B2 (en) Pulse width conversion circuit
KR100344223B1 (en) A generating circuit of minus voltage
US8294496B2 (en) Sawtooth oscillator
JPH0526825Y2 (en)
JP2001169541A (en) Pwm wave forming circuit
CN113395059A (en) Triangular wave generating circuit applied to analog jitter frequency technology
JP2021033989A (en) Exponential function generating circuit

Legal Events

Date Code Title Description
A977 Report on retrieval

Effective date: 20050713

Free format text: JAPANESE INTERMEDIATE CODE: A971007

A131 Notification of reasons for refusal

Effective date: 20050803

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050916

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051027

A61 First payment of annual fees (during grant procedure)

Effective date: 20051109

Free format text: JAPANESE INTERMEDIATE CODE: A61

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 4

Free format text: PAYMENT UNTIL: 20091125

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091125

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 4

Free format text: PAYMENT UNTIL: 20091125

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101125

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 5

Free format text: PAYMENT UNTIL: 20101125

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 6

Free format text: PAYMENT UNTIL: 20111125

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 6

Free format text: PAYMENT UNTIL: 20111125

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121125

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20121125

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20121125

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121125

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121125

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131125

Year of fee payment: 8

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250