JPH07201692A - Wafer - Google Patents

Wafer

Info

Publication number
JPH07201692A
JPH07201692A JP378195A JP378195A JPH07201692A JP H07201692 A JPH07201692 A JP H07201692A JP 378195 A JP378195 A JP 378195A JP 378195 A JP378195 A JP 378195A JP H07201692 A JPH07201692 A JP H07201692A
Authority
JP
Japan
Prior art keywords
wafer
chamfering
chamfered
chipping
orientation flat
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP378195A
Other languages
Japanese (ja)
Inventor
Hiroshi Maejima
央 前島
Hiroshi Nishizuka
弘 西塚
Susumu Komoriya
進 小森谷
Etsuro Egashira
悦郎 江頭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP378195A priority Critical patent/JPH07201692A/en
Publication of JPH07201692A publication Critical patent/JPH07201692A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54493Peripheral marks on wafers, e.g. orientation flats, notches, lot number

Abstract

PURPOSE:To provide a wafer capable of preventing the generation of foreign matter due to chipping of a junction part between a contour line of a wafer and a wafer cutout part, and the generation of other various fails. CONSTITUTION:A junction part between a contour line and a cutout part 8 of a wafer 1 is chamfered. Thus, as there does not exist an acute angle part or a bent part in the junction part between the positioning cutout part 8 of the wafer 1 and the contour line of the wafer 1, it is possible to remarkably reduce fails caused by existence of the acute angle part or bent part such as foreign matter fails, carrying fails, and resist film thickness fails due to chipping of the wafer 1.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はウェハ特に、ウェハの外
形線と切り欠き部との接合部のチッピング等の不良を防
止することのできるウェハに関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a wafer, and more particularly to a wafer capable of preventing defects such as chipping at the joint between the contour of the wafer and the notch.

【0002】[0002]

【従来の技術】一般に、トランジスタ,集積回路(I
C)および大規模集積回路(LSI)の如き半導体装置
の製造において、シリコン(Si)等の半導体材料より
なるウェハに対し、拡散,レジスト塗布,エッチング,
蒸着等の処理を施こす場合、ウェハの表面に微少なゴミ
やチッピング片等の異物が付着すると、ウェハ表面にス
クラッチ傷が付いたり、膜厚の不均一あるいは搬送不良
等の不良発生原因となってしまう。
2. Description of the Related Art Generally, transistors, integrated circuits (I
C) and the manufacture of semiconductor devices such as large scale integrated circuits (LSI), diffusion, resist coating, etching, etc. are performed on wafers made of semiconductor materials such as silicon (Si).
When processing such as vapor deposition, if foreign matter such as minute dust or chipping pieces adheres to the surface of the wafer, it may cause scratches on the surface of the wafer, uneven film thickness or defective transfer. Will end up.

【0003】このような異物の発生の原因は種々のもの
があるが、その1つとして、たとえばウェハの搬送時に
ウェハの外周部が何らかの搬送機構と衝突したりあるい
はウェハどうしが接触することによりそのウェハ外周部
自体の一部が欠損を生じることが知られており、その欠
損によるチッピング片は異物としてウェハ表面に付着し
て各種不良を引き起こす。そこで、従来、この種のウェ
ハ外周部の欠損を防止するため、ウェハ外周部の両主表
面を機械的または化学的手段により面取りすることが提
案されている。
There are various causes for the generation of such foreign matters. One of them is, for example, when the outer periphery of the wafer collides with some transport mechanism or the wafers come into contact with each other when the wafer is transported. It is known that a part of the outer peripheral portion of the wafer itself is damaged, and the chipping pieces caused by the damage adhere to the surface of the wafer as foreign matter, causing various defects. Therefore, it has been conventionally proposed to chamfer both main surfaces of the outer peripheral portion of the wafer by mechanical or chemical means in order to prevent such a defect in the outer peripheral portion of the wafer.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、このよ
うにウェハ外周部の両主表面の面取りを行なうだけでは
ウェハのチッピングを未だ完全に防止することができな
い。
However, the chipping of the wafer cannot be completely prevented only by chamfering both main surfaces of the outer peripheral portion of the wafer in this manner.

【0005】そこで、本発明者等がそのようなチッピン
グの原因追及のために鋭意研究を重ねた結果、次のよう
な重大な事実が判明した。すなわち、ウェハには一般に
その結晶軸方向を示しかつ位置決めを行なうために一部
を直線状に切り取って、オリエンテーションフラット
(主フラット)と呼ばれるフラット部を形成することが
行なわれる。ところが、このようなフラット部の形成に
より、該フラット部とウェハの外形線との接合部に鋭角
的屈曲部が形成されてしまう。その結果、この接合部が
チッピングを起こし易く、ウェハの搬送時に該接合部が
エアベアリングのガイドに衝突したり、他のウェハと接
触したりすることにより、該接合部が欠損してチッピン
グ片を生じることになるものである。
Therefore, as a result of the inventors of the present invention having conducted extensive studies to investigate the cause of such chipping, the following important facts have been found. That is, a flat portion called an orientation flat (main flat) is generally formed on a wafer by showing a crystal axis direction of the wafer and cutting a part of the wafer into a linear shape for positioning. However, due to the formation of such a flat portion, an acute-angled bent portion is formed at the joint between the flat portion and the outline of the wafer. As a result, the bonding portion is apt to cause chipping, and when the wafer is transported, the bonding portion collides with the guide of the air bearing or comes into contact with another wafer, so that the bonding portion is damaged and the chipping piece is removed. It will happen.

【0006】又、ウェハの位置決め用として、上記のよ
うに直線状に切り取る以外に、ウェハの一部に切欠き部
を設ける場合も、ウェハの外形線と該切り欠き部との接
合部に鋭角的屈曲部が形成され、上記と同様な問題が発
生する。
In addition to the linear cutting as described above for positioning the wafer, when a cutout is provided in a part of the wafer, an acute angle is formed at the joint between the outline of the wafer and the cutout. A bent portion is formed, and the same problem as described above occurs.

【0007】特に、本発明は、切り欠き部を用いるウェ
ハを対象とするもので有り、したがって、本発明の目的
は、ウェハ外形線と切り欠き部との接合部のチッピング
による異物の発生およびその他の各種不良の発生を防止
することのできるウェハを提供することにある。
[0007] In particular, the present invention is directed to a wafer using a cutout portion. Therefore, the object of the present invention is to generate foreign matter due to chipping of the joint between the wafer outline and the cutout portion, and the like. It is an object of the present invention to provide a wafer capable of preventing the occurrence of various types of defects.

【0008】[0008]

【課題を解決するための手段】本願において開示される
発明のうち代表的なものの概要を簡単に説明すれば、下
記のとおりである。
The outline of the representative ones of the inventions disclosed in the present application will be briefly described as follows.

【0009】すなわち、ウェハの外形線と切り欠き部と
の接合部が平面形状において面取り加工されているウェ
ハとするものである。
That is, the wafer is such that the joint between the outline of the wafer and the notch is chamfered in a plan view.

【0010】[0010]

【作用】上記した手段によれば、ウェハの外形線と切り
欠き部との接合部が面取り加工されているためそれらに
鋭角的角部または屈曲部が存在せず、上記接合部はチッ
ピングを起こさない。従って、チッピングによる異物の
発生およびその他の各種不良の発生を防止することがで
きる。
According to the above-mentioned means, since the joint portion between the contour line of the wafer and the cutout portion is chamfered, there are no sharp corners or bent portions, and the joint portion causes chipping. Absent. Therefore, it is possible to prevent the generation of foreign matter and various other defects due to chipping.

【0011】[0011]

【実施例】以下、本発明を、図面に示す実施例にしたが
って詳細に説明する。
The present invention will be described in detail below with reference to the embodiments shown in the drawings.

【0012】図1及び図2は本発明によるウェハの一実
施例を示すもので、図1はその平面図、図2は拡大断面
図である。
1 and 2 show an embodiment of a wafer according to the present invention. FIG. 1 is its plan view and FIG. 2 is an enlarged sectional view.

【0013】本実施例のウェハ1はたとえばシリコン
(Si)の単結晶をスライスすることにより作られた円
形形状を有し、その一部分は結晶軸の方向を示しかつ各
種処理におけるウェハ1の位置決めを行なうための位置
決め用除去部として主フラットすなわちオリエンテーシ
ョンフラット(O.F.)2が直線状に切断形成されて
いる。
The wafer 1 of the present embodiment has a circular shape formed by slicing a single crystal of silicon (Si), for example, a part of which shows the direction of the crystal axis and serves to position the wafer 1 in various processes. A main flat, that is, an orientation flat (O.F.) 2 is linearly cut and formed as a positioning removing portion for performing.

【0014】また、ウェハ1の外周部3は図2からわか
るようにたとえば円弧状に面取りされている。この面取
りによりウェハ外周部の欠損を防ぎ、ウェハ外周部での
チッピングを防止している。
The outer peripheral portion 3 of the wafer 1 is chamfered, for example, in an arc shape, as can be seen from FIG. This chamfering prevents damage to the outer peripheral portion of the wafer and prevents chipping at the outer peripheral portion of the wafer.

【0015】さらに、この実施例におけるウェハ1は前
記オリエンテーションフラット2の両端と該ウェハ1の
外形線との接合部4において二点鎖線で示す角部領域を
実線で示す円弧状に面取りされ、この接合部4の角部領
域がウェハ1の各種処理中にチッピングを起こし、欠損
によるチッピング片として異物を発生すること等の不良
を防止するよう構成されている。すなわち、図1の実施
例における接合部4の面取り領域5は二点鎖線とで囲ま
れた領域であり、この面取り領域5の内縁はウェハ1の
外形線とオリエンテーションフラット2とに内接する共
通内接円の円弧により画定されている。
Further, the wafer 1 in this embodiment is chamfered in an arc shape in which a corner area indicated by a chain double-dashed line is indicated by a solid line at a joint 4 between both ends of the orientation flat 2 and the outline of the wafer 1. The corner area of the bonding portion 4 is configured to prevent defects such as chipping during various processing of the wafer 1 and generation of foreign matter as chipping pieces due to chipping. That is, the chamfered region 5 of the bonding portion 4 in the embodiment of FIG. 1 is a region surrounded by a chain double-dashed line, and the inner edge of this chamfered region 5 is a common inner portion that is inscribed in the contour line of the wafer 1 and the orientation flat 2. It is defined by the arc of a tangent circle.

【0016】この接合部4の円弧状の面取りを行なう場
合、面取り領域5の好ましい面取り範囲は次のように決
定され、それについて図3に関し詳細に説明する。
When chamfering the arcuate shape of the joint portion 4, a preferable chamfering range of the chamfering region 5 is determined as follows, which will be described in detail with reference to FIG.

【0017】図3において、ウェハ1の半径はRであ
り、その中心はO1とする。この中心O1からオリエンテ
ーションフラット2までの距離をyとし、O1からオリ
エンテーションフラット2に垂線を下ろすと、その交点
Pはオリエンテーションフラット2の中間点であり、該
オリエンテーションフラット2の面取り加工前の全長の
半分すなわち点Pから該オリエンテーションフラット2
とウェハ1の外形線との接合部4までの距離はbとす
る。
In FIG. 3, the radius of the wafer 1 is R and its center is O 1 . When the distance from the center O 1 to the orientation flat 2 is y and a perpendicular is drawn from O 1 to the orientation flat 2, the intersection point P is the midpoint of the orientation flat 2 and the entire length of the orientation flat 2 before chamfering. Orientation flat 2 from half
The distance from the contour line of the wafer 1 to the bonding portion 4 is b.

【0018】オリエンテーションフラット2の長さおよ
びウェハ1の厚さとウェハの直径との関係はミラーウェ
ハ(鏡面ウェハ)状態で表1に示すようになることがS
EMI規格において定められている。
The relationship between the length of the orientation flat 2 and the thickness of the wafer 1 and the diameter of the wafer may be as shown in Table 1 in a mirror wafer (mirror surface wafer) state.
It is defined in the EMI standard.

【0019】[0019]

【表1】 [Table 1]

【0020】一方、オリエンテーションフラット2を利
用してウェハ1の位置合せを行なう必要上、オリエンテ
ーションフラット2には正確な位置合せのために最低限
有していなければならないフラット部の長さがあり、そ
の長さの半分をaとすると、長さaは点Pから共通内接
円とオリエンテーションフラット2との内接点i1まで
の距離である。符号6は位置合せ用のローラであるが、
位置合せ手段としてはそれ以外に光電変換素子等を用い
てもよい。
On the other hand, since it is necessary to align the wafer 1 using the orientation flat 2, the orientation flat 2 has a minimum length of a flat portion that must be provided for accurate alignment. If half of the length is a, the length a is the distance from the point P to the inner contact point i 1 between the common inscribed circle and the orientation flat 2. Reference numeral 6 is a positioning roller,
Other than that, a photoelectric conversion element or the like may be used as the alignment means.

【0021】また、共通内接円とウェハ1の外形線との
内接点はi2とすると、共通内接円の中心O2はウェハ1
の中心O1と内接点i2を結ぶ直線状にあり、この直線と
直線O1Pとの角度はθで表わされる。
When the inner contact point between the common inscribed circle and the outline of the wafer 1 is i 2 , the center O 2 of the common inscribed circle is the wafer 1
Is a straight line connecting the center O 1 of the and the inner contact i 2 and the angle between this straight line and the straight line O 1 P is represented by θ.

【0022】したがって、ウェハ1の外形線およびオリ
エンテーションフラット2の両方に内接する共通内接円
の半径rは次のようにして求められる。
Therefore, the radius r of the common inscribed circle inscribed in both the outline of the wafer 1 and the orientation flat 2 is obtained as follows.

【0023】まず、ローラ6による位置合せのために最
低限有していなければならない長さ、すなわちオリエン
テーションフラット2のうち面取り加工されないフラッ
ト部の長さa(a=Pi2)は
First, the minimum length that the roller 6 must have for alignment, that is, the length a (a = Pi 2 ) of the flat portion of the orientation flat 2 that is not chamfered is

【0024】[0024]

【数1】 [Equation 1]

【0025】次に、ウェハ1の中心O1からオリエンテ
ーションフラット2への垂直O1Pの長さyは
Next, the length y of the vertical O 1 P from the center O 1 of the wafer 1 to the orientation flat 2 is

【0026】[0026]

【数2】 [Equation 2]

【0027】また、直角三角形O1P4より、y2=R2
−b2であるから、
From the right-angled triangle O 1 P4, y 2 = R 2
Since it is −b 2 ,

【0028】[0028]

【数3】 [Equation 3]

【0029】(数2)式に(数3)式を代入すると、Substituting the equation (3) into the equation (2),

【0030】[0030]

【数4】 [Equation 4]

【0031】(数1)式よりFrom the equation (1),

【0032】[0032]

【数5】 [Equation 5]

【0033】sin2θ+cos2θ=1より、(数
4),(数5)式から
From sin 2 θ + cos 2 θ = 1, from (Equation 4) and (Equation 5),

【0034】[0034]

【数6】 [Equation 6]

【0035】(数6)式を整理すると、Organizing equation (6),

【0036】[0036]

【数7】 [Equation 7]

【0037】したがって、本実施例においては、ウェハ
1の外形線とオリエンテーションフラット2との接合領
域における面取り領域5は図2に斜線で示すように、
(数7)式の半径rの共通内接円の円弧またはそれより
も外側の領域内であれば、どのような半径の円弧に沿っ
て面取り加工してもよい。
Therefore, in the present embodiment, the chamfered region 5 in the joining region between the contour line of the wafer 1 and the orientation flat 2 is as shown by the diagonal lines in FIG.
The chamfering may be performed along the circular arc of any radius as long as it is within the circular arc of the common inscribed circle having the radius r of the formula (7) or the region outside thereof.

【0038】すなわち、ウェハ1の外形線およびオリエ
ンテーションフラット2の両方との共通内接円の半径r
は次式に示す範囲内であればよく、この半径rの範囲内
で円弧状に面取り加工すればよい。
That is, the radius r of the inscribed circle common to both the outline of the wafer 1 and the orientation flat 2
Is within the range shown by the following formula, and chamfering may be performed in an arc shape within the range of the radius r.

【0039】[0039]

【数8】 [Equation 8]

【0040】その結果、本実施例によれば、ウェハ1の
外形線とオリエンテーションフラット2との接合領域に
は、鋭角的な角部または屈曲部が全く存在しないので、
この接合領域がウェハ1の搬送時にたとえばエアベアリ
ングのガイドに衝突したり、他のウェハと接触したりす
ることにより欠損してチッピング片を発生することを防
止できる。また、このようなチッピング片の発生による
異物不良の他に、搬送時に鋭角的角部がエアベアリング
のガイド等に引っ掛ることによる搬送不良、さらにレジ
スト塗布時に鋭角的角部で気流が乱れることによりレジ
ストの膜厚が部分的にばらつくことによるレジスト膜厚
不良等の不良を著しく低減することができ、大径のウェ
ハにとって特に好適である。
As a result, according to the present embodiment, since no sharp corners or bent portions are present in the joining region between the outline of the wafer 1 and the orientation flat 2,
It is possible to prevent a chipping piece from being generated due to the bonding area colliding with a guide of an air bearing or being in contact with another wafer when the wafer 1 is transferred, for example. In addition to the foreign matter defect due to the generation of such chipping pieces, the conveyance failure due to the sharp corner portion being caught by the guide of the air bearing during the conveyance, and the air flow being disturbed at the sharp corner portion during the resist coating, It is possible to remarkably reduce defects such as a resist film thickness defect due to a partial variation of the resist film thickness, which is particularly suitable for a large-diameter wafer.

【0041】図4は本発明によるウェハの他の1つの実
施例を示す平面図である。
FIG. 4 is a plan view showing another embodiment of the wafer according to the present invention.

【0042】この実施例においては、ウェハ1の外形線
とオリエンテーションフラット2との接合領域を斜線で
示す面取り領域5の範囲内で直線的に面取り加工する。
この場合、面取り領域5の最大面取り範囲は、図3に関
して前記したように、ウェハ1の外形線およびオリエン
テーションフラット2の両方との共通内接円の内接点i
1とi2とを結ぶ直線により画定される。この共通内接円
の半径rは前記(数8)式に示すものと同じ範囲内で選
択できる。
In this embodiment, the bonding area between the contour line of the wafer 1 and the orientation flat 2 is linearly chamfered within the range of the chamfered area 5.
In this case, the maximum chamfering range of the chamfered region 5 is, as described above with reference to FIG. 3, the inner contact i of the common inscribed circle with both the outline of the wafer 1 and the orientation flat 2.
It is defined by the straight line connecting 1 and i 2 . The radius r of this common inscribed circle can be selected within the same range as shown in the above formula (Equation 8).

【0043】本実施例の場合にも、ウェハ1の外形線と
オリエンテーションフラット2との接合部4における鋭
角的角部または屈曲部がなくなるので、チッピング片の
発生による異物不良、搬送不良、レジスト膜厚不良等を
大巾に低減できる。
Also in this embodiment, since there is no sharp corner or bent portion at the joint 4 between the outline of the wafer 1 and the orientation flat 2, defective foreign matter due to chipping pieces, defective conveyance, resist film. Thickness defects and the like can be greatly reduced.

【0044】なお、本発明による面取り加工は前記実施
例の円弧状または直線状の他、様々な曲線形状または多
角形状等、鋭角的角部をなくすことのできるものであれ
ば、どのような面取り形状にもすることができる。ま
た、本発明は前記した主フラットすなわちオリエンテー
ションフラットの他に、副フラットすなわち第2フラッ
トを設ける場合にも適用できる。すなわち、この場合に
は、図5に示すようにオリエンテーションフラット2の
両端とウェハ1の外形線との接合領域の面取り領域5を
面取り加工すると共に、第2フラット7の両端とウェハ
1の外形線との接合領域も5aで示す範囲の如く、第2
フラット7およびウェハ1の外形線の両方と内接する共
通内接円の円弧または内接点どうしを結ぶ直線に沿って
あるいはその外側の領域において面取り加工する。
The chamfering process according to the present invention is not limited to the arc shape or the linear shape of the above-described embodiment, but may be any chamfering shape as long as it can eliminate sharp corners such as various curved shapes or polygonal shapes. It can also be shaped. The present invention can also be applied to the case where a sub-flat, that is, a second flat is provided in addition to the above-mentioned main flat, that is, the orientation flat. That is, in this case, as shown in FIG. 5, the chamfering region 5 in the joining region between the both ends of the orientation flat 2 and the outline of the wafer 1 is chamfered, and both ends of the second flat 7 and the outline of the wafer 1 are processed. The joint area with the
A chamfering process is performed along an arc of a common inscribed circle that inscribes both the flat 7 and the outline of the wafer 1 or a straight line connecting the inner contacts or in an area outside thereof.

【0045】さらに、オリエンテーションフラット2お
よび第2フラット7の如きフラット部以外に、図5に符
号8で例示するように曲線状の位置決め用切欠きをウェ
ハ1に形成する場合にも本発明を適用することができ
る。すなわち、この場合、位置決め用切欠き8の両端と
ウェハ1の外形線との接合領域を、5bで示す範囲の如
く、該位置決め用切欠き8およびウェハ1の外形線の両
方に内接する共通内接円の円弧または内接点どうしを結
ぶ直線に沿ってあるいはその外側の領域において面取り
加工すればよい。
Further, in addition to the flat portions such as the orientation flat 2 and the second flat 7, the present invention is also applied to the case where a curved positioning notch is formed on the wafer 1 as illustrated by reference numeral 8 in FIG. can do. That is, in this case, the joint area between the both ends of the positioning notch 8 and the contour line of the wafer 1 is inscribed in both the positioning notch 8 and the contour line of the wafer 1 as shown by 5b. The chamfering may be performed along the arc of the tangent circle or the straight line connecting the inner contact points or in the area outside thereof.

【0046】本発明の面取り加工はオリエンテーション
フラット2の形成と同時に行なってもよく、あるいは外
周部3の厚さ方向の面取り加工と同時に行なってもよ
く、このような同時的面取り加工は作業効率的に非常に
良好であるが、別々に面取り加工してもよい。勿論、本
発明はウェハ1の外周部3の厚さ方向の面取り加工は必
ずしも必要とするものではない。
The chamfering process of the present invention may be performed simultaneously with the formation of the orientation flat 2 or the chamfering process of the outer peripheral portion 3 in the thickness direction. Such simultaneous chamfering process is work-efficient. Very good, but may be chamfered separately. Of course, the present invention does not necessarily require chamfering of the outer peripheral portion 3 of the wafer 1 in the thickness direction.

【0047】なお、本発明により面取り加工を行なう場
合に用いることのできる装置としては様々なものが考え
られるが、図6〜図8にその一例を示す。
Various devices are conceivable as the device that can be used for chamfering according to the present invention, and FIGS. 6 to 8 show an example thereof.

【0048】図6の面取り装置はいわゆる形状倣い型の
もので、直線溝9を持つ砥石8を回転させながら水平方
向および垂直方向に移動させて面取り加工を行ない、ま
たウェハ1の外周部3の厚さ方向の面取り加工も行なう
ことができる。
The chamfering device shown in FIG. 6 is of a so-called shape copying type. The grindstone 8 having the linear groove 9 is moved in the horizontal and vertical directions while being rotated to perform the chamfering process. Chamfering in the thickness direction can also be performed.

【0049】図7の面取り装置はいわゆる形状転写型の
もので、ウェハ1の外周部3の厚さ方向の面取り形状に
合せた湾曲溝11を有する砥石10を回転させながら水
平方向に移動させることにより、ウェハ1の外周部3を
図2に示す如く面取り加工する他、図3〜図5に示す面
取り領域5,5a,5bも面取り加工することができ
る。
The chamfering device of FIG. 7 is of a so-called shape transfer type, and the grindstone 10 having the curved groove 11 matching the chamfered shape in the thickness direction of the outer peripheral portion 3 of the wafer 1 is moved horizontally while being rotated. Thus, the outer peripheral portion 3 of the wafer 1 can be chamfered as shown in FIG. 2, and the chamfered regions 5, 5a, 5b shown in FIGS. 3 to 5 can be chamfered.

【0050】このように、図6および図7の面取り装置
は面取り領域5,5a,5bの面取り加工およびウェハ
1の外周部3の面取り加工のいずれも行なうことができ
るので、これらの機械的面取り加工は別々に行なっても
よいが、同時に行なうのが効率的である。
As described above, the chamfering device of FIGS. 6 and 7 can perform both the chamfering of the chamfered regions 5, 5a and 5b and the chamfering of the outer peripheral portion 3 of the wafer 1. The processing may be performed separately, but it is efficient to perform them simultaneously.

【0051】また、図8の面取り装置は化学的に面取り
加工を行なうもので、多数のウェハ1を回転指持体12
に挟んでエッチング槽13内のエッチング液14中に沈
め、回転指持体12と共に回転させながらエッチング液
14でウェハ1の外周部のエッチングを行なう。この場
合には、面取り領域5,5a,5bのみの面取り加工を
行なうためにはウェハ1の他の外周部をエッチング液1
4に触れないようマスクする必要があるが、面取り領域
5,5a,5bを予め機械的研削で面取り加工した後、
エッチング液で外周部全体の角部を厚さ方向に化学的に
面取り加工してもよい。図8の場合はウェハ1に対する
機械的衝撃を軽減できる。
The chamfering device shown in FIG. 8 chemically chamfers, and a large number of wafers 1 are attached to the rotary finger holder 12.
It is submerged in the etching solution 14 in the etching tank 13 by sandwiching it between the two, and the outer peripheral portion of the wafer 1 is etched by the etching solution 14 while being rotated together with the rotary finger holder 12. In this case, in order to perform the chamfering process only on the chamfered regions 5, 5a, 5b, the other outer peripheral portion of the wafer 1 is etched with the etching solution 1.
Although it is necessary to mask so as not to touch 4, the chamfered regions 5, 5a and 5b are chamfered by mechanical grinding in advance,
The corners of the entire outer peripheral portion may be chemically chamfered in the thickness direction with an etching solution. In the case of FIG. 8, the mechanical impact on the wafer 1 can be reduced.

【0052】なお、本発明はシリコン(Si)よりなる
ウェハに限らず、ゲルマニウム(Ge)、あるいはガリ
ウム・砒素(GaAs),ガリウム・ガーネットの如き
各種化合物半導体材料よりなるウェハにも適用できる。
The present invention is not limited to wafers made of silicon (Si) but can be applied to wafers made of germanium (Ge) or various compound semiconductor materials such as gallium arsenide (GaAs) and gallium garnet.

【0053】[0053]

【発明の効果】以上説明したように、本発明によれば、
ウェハの位置決め用切欠き部とウェハの外形線との接合
部に鋭角的角部または屈曲部が存在しないので、ウェハ
のチッピングによる異物不良,搬送不良,レジスト膜厚
不良の如き、鋭角的角部または屈曲部の存在に起因する
不良を著しく低減できる。
As described above, according to the present invention,
Since there are no sharp corners or bends in the joint between the wafer positioning notch and the wafer outline, there are no sharp corners such as foreign matter defects due to wafer chipping, conveyance defects, or resist film thickness defects. Alternatively, defects due to the presence of the bent portion can be significantly reduced.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明によるウェハの一実施例の平面図。FIG. 1 is a plan view of an embodiment of a wafer according to the present invention.

【図2】図1のウェハの拡大断面図。FIG. 2 is an enlarged cross-sectional view of the wafer of FIG.

【図3】図1のウェハにおける面取り領域の決定につい
て説明するための平面図。
FIG. 3 is a plan view for explaining determination of a chamfered area in the wafer of FIG.

【図4】本発明によるウェハの他の1つの実施例の平面
図。
FIG. 4 is a plan view of another embodiment of the wafer according to the present invention.

【図5】本発明のさらに他の実施例を示す平面図。FIG. 5 is a plan view showing still another embodiment of the present invention.

【図6】本発明によるウェハの加工方法を実施するため
に使用できる面取り装置の例を示す図。
FIG. 6 is a view showing an example of a chamfering device that can be used for carrying out the wafer processing method according to the present invention.

【図7】本発明によるウェハの加工方法を実施するため
に使用できる面取り装置の例を示す図。
FIG. 7 is a view showing an example of a chamfering device that can be used for carrying out the wafer processing method according to the present invention.

【図8】本発明によるウェハの加工方法を実施するため
に使用できる面取り装置の例を示す図。
FIG. 8 is a view showing an example of a chamfering device that can be used to carry out the wafer processing method according to the present invention.

【符号の説明】[Explanation of symbols]

1…ウェハ、2…オリエンテーションフラット、3…外
周部、4…面取り加工前のウェハの外形線とオリエンテ
ーションフラットとの接合部、5,5a,5b…面取り
領域、6…位置決め用のローラ、7…第2フラット、8
…位置決め用切欠き。
DESCRIPTION OF SYMBOLS 1 ... Wafer, 2 ... Orientation flat, 3 ... Outer peripheral part, 4 ... Joining part of the wafer outline and orientation flat before chamfering, 5, 5a, 5b ... Chamfering area, 6 ... Positioning roller, 7 ... 2nd flat, 8
… Notches for positioning.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 江頭 悦郎 山梨県中巨摩郡竜王町西八幡(無番地)株 式会社日立製作所武蔵工場甲府分工場内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Etsuro Etsuka Nishinachiman, Ryuo-cho, Nakakoma-gun, Yamanashi (No. No.) Ltd. Hitachi, Ltd. Musashi Factory Kofu Branch Factory

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】ウェハの外形線と該ウェハの外形に対する
切り欠き部との接合部が平面形状において面取り加工さ
れていることを特徴とするウェハ。
1. A wafer, characterized in that a joint between a contour line of the wafer and a cutout portion with respect to the contour of the wafer is chamfered in a planar shape.
【請求項2】面取り加工は、ウェハの外形線および前記
切り欠き部の共通内接円に沿ってまたはそれよりも外側
の領域において曲線状に行われていることを特徴とする
請求項1記載のウェハ。
2. The chamfering process is performed in a curved shape along a contour line of the wafer and a common inscribed circle of the cutout portion or in a region outside thereof. Wafer.
【請求項3】面取り加工は、ウェハの外形線および前記
切り欠き部の共通内接円の内接点間を結ぶ線に沿ってま
たはそれよりも外側の領域において直線状に行なわれる
ことを特徴とする請求項1記載のウェハ。
3. The chamfering process is performed linearly along a line connecting a contour line of a wafer and an inner contact point of a common inscribed circle of the cutout portion or in a region outside thereof. The wafer according to claim 1, wherein
JP378195A 1995-01-13 1995-01-13 Wafer Pending JPH07201692A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP378195A JPH07201692A (en) 1995-01-13 1995-01-13 Wafer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP378195A JPH07201692A (en) 1995-01-13 1995-01-13 Wafer

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP22258292A Division JPH0777187B2 (en) 1992-08-21 1992-08-21 Wafer

Publications (1)

Publication Number Publication Date
JPH07201692A true JPH07201692A (en) 1995-08-04

Family

ID=11566740

Family Applications (1)

Application Number Title Priority Date Filing Date
JP378195A Pending JPH07201692A (en) 1995-01-13 1995-01-13 Wafer

Country Status (1)

Country Link
JP (1) JPH07201692A (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5823430A (en) * 1981-08-04 1983-02-12 Nec Kyushu Ltd Semiconductor wafer

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5823430A (en) * 1981-08-04 1983-02-12 Nec Kyushu Ltd Semiconductor wafer

Similar Documents

Publication Publication Date Title
JPH0624199B2 (en) Wafer processing method
JPH02275613A (en) Semiconductor silicon wafer and its manufacture
KR102158900B1 (en) Photomask substrate, photomask blank, photomask, method for manufacturing photomask substrate, method for manufacturing photomask, and method for manufacturing display device
US5230747A (en) Wafer having chamfered bend portions in the joint regions between the contour of the wafer and the cut-away portion of the wafer
US5279992A (en) Method of producing a wafer having a curved notch
JP2009135128A (en) Clamp ring for wafer and method of manufacturing semiconductor apparatus
JP2892959B2 (en) Wafer processing method
JPH0777187B2 (en) Wafer
JPH11109607A (en) Glass substrate for electronic device and its production
JPH07201692A (en) Wafer
JP2892958B2 (en) Wafer
JPH11219923A (en) Semiconductor wafer and manufacture of the same, and manufacture of semiconductor device
US11698506B2 (en) Carrier mechanism for cleaning and handling
JPS6058579B2 (en) Method of manufacturing semiconductor wafers
JP2001135557A (en) Chemical compound semiconductor wafer
JPH11207583A (en) Manufacture of semiconductor substrate, and manufacturing device for the same
JP2001196333A (en) Semiconductor wafer with off-angle
US20240038571A1 (en) Vacuum chuck
JP2000208392A (en) Alignment mark structure having protective dummy pattern for production of semiconductor
TWI665718B (en) Epitaxy substrate
JPS62159441A (en) Alignment mark
JP2002052448A (en) Semiconductor wafer and its machining method
JPH0714756A (en) Wafer
JPS607120A (en) Method for positioning semiconductor wafer
JPH05190650A (en) Semiconductor substrate